实验三 集成触发器及其应用2.doc_第1页
实验三 集成触发器及其应用2.doc_第2页
实验三 集成触发器及其应用2.doc_第3页
实验三 集成触发器及其应用2.doc_第4页
实验三 集成触发器及其应用2.doc_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验七 集成触发器及其应用 一、实验目的: 1、学习用与非门组成基本RS触发器、验证基本RS触发器的逻辑功能 2、熟悉D触发器及JK触发器的外形和引线排列,弄清它们的触发方式和逻辑功能 3、学习简单时序逻辑电路的设计和调试方法二、实验设备及芯片 74LS00四2输入与非门 . 74LS74上升沿触发的D边沿触发器 74LS112 下降沿触发的JK边沿触发器三、预习要求 1、复习各种触发器的逻辑功能及不同结构的电路形式、触发方式 2、复习各种触发器的应用,如由触发器构成计数器、寄存器等的有关内容 3、根据实验内容画出逻辑图和所必要的实验方案及表格四、实验内容及步骤 1、用与非门组成一个基本RS触发器如图2-7所示,并用万用表测试其逻辑功能,同学自己拟定测试方案和能够反映RS触发器功能的数据记录表格输 入输 出0 1 1 01 0 0 10 01 1 2、验证D触发器的逻辑功能 (1)直接置位端和的功能检测,同学自己拟定测试方案和能够反映和功能的数据记录表格 (2)D触发器功能的测试,注意时钟信号的输入改变,同学自己拟定测试方案和能够反映D触发器功能的数据记录表格输 入输 出D0 1 1 01 0 0 10 0 1 1 1101 1 00 11 1 图2-5 74LS74的引脚排列图2-4 D触发器的逻辑符号图2-2 74LSll2型双JK触发器引脚图2-3 JK触发器逻辑符号输 入输 出JK0 1 1 01 0 0 10 0 1 1 0 01 1 1 0 1 01 1 0 1 0 11 1 1 11 1 3、验证JK触发器的逻辑功能 (1)直接置位端和的功能检测,同学自己拟定测试方案和能够反映和功能的数据记录表格 (2)JK触发器功能的测试,注意时钟信号的输入改变,同学自己拟定测试方案和能够反映JK触发器功能的数据记录表格 * 4、用D触发器设计一个四位移位寄存器,画出设计电路图,并拟定数据记录表格表7-5测试条件测试结果 1 10 1 01 10 1 01 1 0 0 表7-6 表7-JKCPQn+1Qn=0Qn=1 0 001 0 010 0 101 0 110 1 001 1 010 1 101 1 110DCPQn+1Qn=0Qn=1 001 010 101 110 五、实验报告 1、整理实验数据,画出实验电路图,并对实验数据

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论