1位全加器VHDL文本输入设计.doc_第1页
1位全加器VHDL文本输入设计.doc_第2页
1位全加器VHDL文本输入设计.doc_第3页
1位全加器VHDL文本输入设计.doc_第4页
1位全加器VHDL文本输入设计.doc_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

物理与电子科学学院实验报告湖南文理学院姓名: 彭仕林 学号:201111020205 成绩: 批阅教师签字: 组号: 2 学院:物理与电子科学学院 年级: 大三 专业:电子信息科学与技术 课程名称: EDA技术实验 日期:_一、实验名称 1位全加器VHDL文本输入设计二、实验目的学习QuartusII软件的应用软件的应用,以及元件例化语句,进一步熟悉VHDL设计技术。三、实验仪器 QuartusII软件、E-Play-SOPC教学实验箱四、实验原理及原理图 五、实验程序半加器:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY half_adder IS PORT (a,b : IN STD_LOGIC; s,co: OUT STD_LOGIC); END half_adder;ARCHITECTURE half1 OF half_adder ISSIGNAL c,d : STD_LOGIC;BEGIN c=a OR b; d=a NAND b; co=NOT d; s=c AND d;END half1;全加器:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY fulladder IS PORT (a, b, cin: IN STD_LOGIC; sum, co : OUT STD_LOGIC; M : out std_logic_vector(3 downto 0); END fulladder;ARCHITECTURE full1 OF fulladder ISCOMPONENT half_adder PORT (a,b :IN STD_LOGIC; s,co:OUT STD_LOGIC);END COMPONENT ;SIGNAL u0_co,u0_s,u1_co : STD_LOGIC;BEGIN M = 0001; U0: half_adder PORT MAP(a,b,u0_s,u0_co); U1: half_adder PORT MAP(u0_s, cin, sum, u1_co); co=u0_co OR u1_co;END full1;六、实验步骤 (1)、打开QuartusII软件。(2)、选择路径。选择File/New Project Wizard,指定工作目录,指定工程和顶层设计实体称。 (3)、添加设计文件。将设计文件加入工程中。单击“Next”,如果有已经建立好的VHDL或者原理图等文件可以在File name中选择路径然后添加,或者选择Add All添加所有可以添加的设计文件(.VHDL ,.Verilog原理图等)。(4)、选择FPGA器件。Family选择Cyclone II,Available device选EP2C35F484C8,Packge选择Any,Pin Count 选择484,Speed grade选择Any;点击“Next”。(5)、选择外部综合器、仿真器和时序分析器。默认使用Quartus II自带的工具。(6)、结束设置。单击“Next”,弹出“工程设置统计”窗口,上面列出了工程的相关设置情况。最后单击“Finish”,结束工程设置。(7)、建立VHDL原文件。选择菜单“File”“New”。VHDL原文件编辑完后,选择File/Save,选择和工程相同的文件名。点击“保存”,文件就被添加进工程当中。(8)、添加文件到工程中。VHDL原文件编辑完后,选择File/Save,选择和工程相同的文件名。点击“保存”,文件就被添加进工程当中。(9)、编译。选择Processing/Start/Start Analysis&Synthesis,进行综合。(10)仿真结果(11)、添加管脚信息。选择Assignments/Assignment Editor在Edit中选择Node Fider,在Node Fider中选择List显示所有节点信息,然后全部选中。为每个节点分配引脚。(12)、下载。下载可以选择JTAG方式,选择Tool/Programmer,选择JTAG下载方式,选择Add File,添加.sof文件,并选中Program/Configure, 点击“S

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论