收集一些电子方面知识.doc_第1页
收集一些电子方面知识.doc_第2页
收集一些电子方面知识.doc_第3页
收集一些电子方面知识.doc_第4页
收集一些电子方面知识.doc_第5页
免费预览已结束,剩余26页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、0欧姆电阻作用1、在电路中没有任何功能,只是在PCB上为了调试方便或兼容设计等原因。2、可以做跳线用,如果某段线路不用,直接不贴该电阻即可(不影响外观)3、在匹配电路参数不确定的时候,以0欧姆代替,实际调试的时候,确定参数,再以具体数值的元 件代替。4、想测某部分电路的耗电流的时候,可以去掉0ohm电阻,接上电流表,这样方便测耗电流。5、在布线时,如果实在布不过去了,也可以加一个0欧的电阻6、在高频信号下,充当电感或电容。(与外部电路特性有关)电感用,主要是解决EMC问题。如地与地,电源和IC Pin间7、单点接地(指保护接地、工作接地、直流接地在设备上相互分开,各自成为独立系统。)8、熔丝作用二、PCB Layout中的走线策略布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。1 直角走线直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。其实不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI。传输线的直角带来的寄生电容可以由下面这个经验公式来计算:C=61W(Er)1/2/Z0 在上式中,C就是指拐角的等效电容(单位:pF),W指走线的宽度(单位:inch),r指介质的介电常数,Z0就是传输线的特征阻抗。举个例子,对于一个4Mils的50欧姆传输线(r为4.3)来说,一个直角带来的电容量大概为0.0101pF,进而可以估算由此引起的上升时间变化量:T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps通过计算可以看出,直角走线带来的电容效应是极其微小的。 由于直角走线的线宽增加,该处的阻抗将减小,于是会产生一定的信号反射现象,我们可以根据传输线章节中提到的阻抗计算公式来算出线宽增加后的等效阻抗,然后根据经验公式计算反射系数:=(Zs-Z0)/(Zs+Z0),一般直角走线导致的阻抗变化在7%-20%之间,因而反射系数最大为0.1左右。而且,从下图可以看到,在W/2线长的时间内传输线阻抗变化到最小,再经过W/2时间又恢复到正常的阻抗,整个发生阻抗变化的时间极短,往往在10ps之内,这样快而且微小的变化对一般的信号传输来说几乎是可以忽略的。很多人对直角走线都有这样的理解,认为尖端容易发射或接收电磁波,产生EMI,这也成为许多人认为不能直角走线的理由之一。然而很多实际测试的结果显示,直角走线并不会比直线产生很明显的EMI。也许目前的仪器性能,测试水平制约了测试的精确性,但至少说明了一个问题,直角走线的辐射已经小于仪器本身的测量误差。总的说来,直角走线并不是想象中的那么可怕。至少在GHz以下的应用中,其产生的任何诸如电容,反射,EMI等效应在TDR测试中几乎体现不出来,高速PCB设计工程师的重点还是应该放在布局,电源/地设计,走线设计,过孔等其他方面。当然,尽管直角走线带来的影响不是很严重,但并不是说我们以后都可以走直角线,注意细节是每个优秀工程师必备的基本素质,而且,随着数字电路的飞速发展,PCB工程师处理的信号频率也会不断提高,到10GHz以上的RF设计领域,这些小小的直角都可能成为高速问题的重点对象。 2 差分走线差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线。差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。 b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。目前流行的LVDS(low voltage differential signaling)就是指这种小振幅差分信号技术。对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。也许只要是接触过Layout的人都会了解差分走线的一般要求,那就是“等长、等距”。等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。“尽量靠近原则”有时候也是差分走线的要求之一。但所有这些规则都不是用来生搬硬套的,不少工程师似乎还不了解高速差分信号传输的本质。下面重点讨论一下PCB差分信号设计中几个常见的误区。误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径。造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够深入。从图1-8-15的接收端的结构可以看到,晶体管Q3,Q4的发射极电流是等值,反向的,他们在接地处的电流正好相互抵消(I1=0),因而差分电路对于类似地弹以及其它可能存在于电源和地平面上的噪音信号是不敏感的。地平面的部分回流抵消并不代表差分电路就不以参考平面作为信号返回路径,其实在信号回流分析上,差分走线和普通的单端走线的机理是一致的,即高频信号总是沿着电感最小的回路进行回流,最大的区别在于差分线除了有对地的耦合之外,还存在相互之间的耦合,哪一种耦合强,那一种就成为主要的回流通路,图1-8-16是单端信号和差分信号的地磁场分布示意图。在PCB电路设计中,一般差分走线之间的耦合较小,往往只占1020%的耦合度,更多的还是对地的耦合,所以差分走线的主要回流路径还是存在于地平面。当地平面发生不连续的时候,无参考平面的区域,差分走线之间的耦合才会提供主要的回流通路,见图1-8-17所示。尽管参考平面的不连续对差分走线的影响没有对普通的单端走线来的严重,但还是会降低差分信号的质量,增加EMI,要尽量避免。也有些设计人员认为,可以去掉差分走线下方的参考平面,以抑制差分传输中的部分共模信号,但从理论上看这种做法是不可取的,阻抗如何控制?不给共模信号提供地阻抗回路,势必会造成EMI辐射,这种做法弊大于利。误区二:认为保持等间距比匹配线长更重要。在实际的PCB布线中,往往不能同时满足差分设计的要求。由于管脚分布,过孔,以及走线空间等因素存在,必须通过适当的绕线才能达到线长匹配的目的,但带来的结果必然是差分对的部分区域无法平行,这时候我们该如何取舍呢?在下结论之前我们先看看下面一个仿真结果。从上面的仿真结果看来,方案1和方案2波形几乎是重合的,也就是说,间距不等造成的影响是微乎其微的,相比较而言,线长不匹配对时序的影响要大得多(方案3)。再从理论分析来看,间距不一致虽然会导致差分阻抗发生变化,但因为差分对之间的耦合本身就不显著,所以阻抗变化范围也是很小的,通常在10%以内,只相当于一个过孔造成的反射,这对信号传输不会造成明显的影响。而线长一旦不匹配,除了时序上会发生偏移,还给差分信号中引入了共模的成分,降低信号的质量,增加了EMI。可以这么说,PCB差分走线的设计中最重要的规则就是匹配线长,其它的规则都可以根据设计要求和实际应用进行灵活处理。误区三:认为差分走线一定要靠的很近。让差分走线靠近无非是为了增强他们的耦合,既可以提高对噪声的免疫力,还能充分利用磁场的相反极性来抵消对外界的电磁干扰。虽说这种做法在大多数情况下是非常有利的,但不是绝对的,如果能保证让它们得到充分的屏蔽,不受外界干扰,那么我们也就不需要再让通过彼此的强耦合达到抗干扰和抑制EMI的目的了。如何才能保证差分走线具有良好的隔离和屏蔽呢?增大与其它信号走线的间距是最基本的途径之一,电磁场能量是随着距离呈平方关系递减的,一般线间距超过4倍线宽时,它们之间的干扰就极其微弱了,基本可以忽略。此外,通过地平面的隔离也可以起到很好的屏蔽作用,这种结构在高频的(10G以上)IC封装PCB设计中经常会用采用,被称为CPW结构,可以保证严格的差分阻抗控制(2Z0),如图1-8-19。差分走线也可以走在不同的信号层中,但一般不建议这种走法,因为不同的层产生的诸如阻抗、过孔的差别会破坏差模传输的效果,引入共模噪声。此外,如果相邻两层耦合不够紧密的话,会降低差分走线抵抗噪声的能力,但如果能保持和周围走线适当的间距,串扰就不是个问题。在一般频率(GHz以下),EMI也不会是很严重的问题,实验表明,相距500Mils的差分走线,在3米之外的辐射能量衰减已经达到60dB,足以满足FCC的电磁辐射标准,所以设计者根本不用过分担心差分线耦合不够而造成电磁不兼容问题。3 蛇形线蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。那么,蛇形线对信号传输有什么影响呢?走线时要注意些什么呢?其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S),如图1-8-21所示。很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大。可能会导致传输延时减小,以及由于串扰而大大降低信号的质量,其机理可以参考第三章对共模和差模串扰的分析。下面是给Layout工程师处理蛇形线时的几点建议:1 尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。通俗的说就是 绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。2 减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。3 带状线(Strip-Line)或者埋式微带线(Embedded Micro-strip)的蛇形线引起的信号传输延时小于 微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。4 高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿蜒走线。5 可以经常采用任意角度的蛇形走线,如图1-8-20中的C结构,能有效的减少相互间的耦合。6 高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信号质量,所以只作时序 匹配之用而无其它目的。7 有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果要优于正常的蛇形走线。三、PCB工艺的一些小原则印刷导线宽度选择依据: 印刷导线的最小宽度与流过导线的电流大小有关: 1、线宽太小刚印刷导线电阻大,线上的电压降也就大,影响电路的性能, 线宽太宽,则布线密度不高,板面积增加,除了增加成本外,也不利于小型化. 如果电流负荷以20A/平方毫米计算,当覆铜箔厚度为0.5MM时,(一般为这么多,)则1MM(约40MIL)线宽的电流负荷为1A, 因此,线宽取1-2.54MM(40-100MIL)能满足一般的应用要求,大功率设备板上的地线和电源,根据功率大小,可适当增加线宽,而在小功率的数字电路上,为了提高布线密度,最小线宽取0.254-1.27MM(10-15MIL)就能满足. 同一电路板中,电源线.地线比信号线粗. 2、线间距当为1.5MM(约为60MIL)时,线间绝缘电阻大于20M欧,线间最大耐压可达300V, 当线间距为1MM(40MIL)时,线间最大耐压为200V,因此,在中低压(线间电压不大于200V)的电路板上,线间距取1.0-1.5MM (40-60MIL)在低压电路,如数字电路系统中,不必考虑击穿电压,只要生产工艺允许,可以很小. 3、焊盘对于1/8W的电阻来说,焊盘引线直径为28MIL就足够了, 而对于1/2W的来说,直径为32MIL,引线孔偏大,焊盘铜环宽度相对减小,导致焊盘的附着力下降.容易脱落, 引线孔太小,元件播装困难. 4、画电路边框边框线与元件引脚焊盘最短距离不能小于2MM,(一般取5MM较合理)否则下料困难. 5、元件布局原则一般原则:在PCB设计中,如果电路系统同时存在数字电路和模拟电路.以及大电流电路,则必须分开布局,使各系统之间藕合达到最小在同一类型电路中,按信号流向及功能,分块,分区放置元件. 输入信号处理单元,输出信号驱动元件应靠近电路板边,使输入输出信号线尽可能短,以减小输入输出的干扰. 元件放置方向: 元件只能沿水平和垂直两个方向排列.否则不得于插件. 元件间距.对于中等密度板,小元件,如小功率电阻,电容,二极管,等分立元件彼此的间距与插件,焊接工艺有关, 波峰焊接时,元件间距可以取50-100MIL(1.27-2.54MM)手工可以大些,如取100MIL,集成电路芯片,元件间距一般为100-150MIL 当元件间电位差较大时,元件间距应足够大,防止出现放电现象. 在而已进IC去藕电容要靠近芯片的电源秋地线引脚.不然滤波效果会变差.在数字电路中,为保证数字电路系统可靠工作, 在每一数字集成电路芯片的电源和地之间均放置IC去藕电容.去藕电容一般采用瓷片电容,容量为0.010.1UF去藕电容容量的选择一般按系统工作频率F的倒数选择.此外,在电路电源的入口处的电源线和地线之间也需加接一个10UF的电容, 以及一个0.01UF的瓷片电容. 时针电路元件尽量靠近单片机芯片的时钟信号引脚,以减小时钟电路的连线长度.且下面最好不要走线. 四、PCB设计基本概念1、“层(Layer)”的概念与字处理或其它许多软件中为实现图、文、色彩等的嵌套与合成而引入的“层”的概念有所同,Protel的“层”不是虚拟的,而是印刷板材料本身实实在在的各铜箔层。现今,由于电子线路的元件密集安装。防干扰和布线等特殊要求,一些较新的电子产品中所用的印刷板不仅有上下两面供走线,在板的中间还设有能被特殊加工的夹层铜箔,例如,现在的计算机主板所用的印板材料多在4层以上。这些层因加工相对较难而大多用于设置走线较为简单的电源布线层(如软件中的GroundDever和PowerDever),并常用大面积填充的办法来布线(如软件中的ExternaIP1a11e和Fill)。上下位置的表面层与中间各层需要连通的地方用软件中提到的所谓“过孔(Via)”来沟通。有了以上解释,就不难理解“多层焊盘”和“布线层设置”的有关概念了。举个简单的例子,不少人布线完成,到打印出来时方才发现很多连线的终端都没有焊盘,其实这是自己添加器件库时忽略了“层”的概念,没把自己绘制封装的焊盘特性定义为”多层(Mulii一Layer)的缘故。要提醒的是,一旦选定了所用印板的层数,务必关闭那些未被使用的层,免得惹事生非走弯路。2、过孔(Via)为连通各层之间的线路,在各层需要连通的导线的文汇处钻上一个公共孔,这就是过孔。工艺上在过孔的孔壁圆柱面上用化学沉积的方法镀上一层金属,用以连通中间各层需要连通的铜箔,而过孔的上下两面做成普通的焊盘形状,可直接与上下两面的线路相通,也可不连。一般而言,设计线路时对过孔的处理有以下原则:(1)尽量少用过孔,一旦选用了过孔,务必处理好它与周边各实体的间隙,特别是容易被忽视的中间各层与过孔不相连的线与过孔的间隙,如果是自动布线,可在“过孔数量最小化”(ViaMinimiz8tion)子菜单里选择“on”项来自动解决。(2)需要的载流量越大,所需的过孔尺寸越大,如电源层和地层与其它层联接所用的过孔就要大一些。3、丝印层(Overlay)为方便电路的安装和维修等,在印刷板的上下两表面印刷上所需要的标志图案和文字代号等,例如元件标号和标称值、元件外廓形状和厂家标志、生产日期等等。不少初学者设计丝印层的有关内容时,只注意文字符号放置得整齐美观,忽略了实际制出的PCB效果。他们设计的印板上,字符不是被元件挡住就是侵入了助焊区域被抹赊,还有的把元件标号打在相邻元件上,如此种种的设计都将会给装配和维修带来很大不便。正确的丝印层字符布置原则是:”不出歧义,见缝插针,美观大方”。4、SMD的特殊性Protel封装库内有大量SMD封装,即表面焊装器件。这类器件除体积小巧之外的最大特点是单面分布元引脚孔。因此,选用这类器件要定义好器件所在面,以免“丢失引脚(MissingPlns)”。另外,这类元件的有关文字标注只能随元件所在面放置。5、网格状填充区(ExternalPlane)和填充区(Fill)正如两者的名字那样,网络状填充区是把大面积的铜箔处理成网状的,填充区仅是完整保留铜箔。初学者设计过程中在计算机上往往看不到二者的区别,实质上,只要你把图面放大后就一目了然了。正是由于平常不容易看出二者的区别,所以使用时更不注意对二者的区分,要强调的是,前者在电路特性上有较强的抑制高频干扰的作用,适用于需做大面积填充的地方,特别是把某些区域当做屏蔽区、分割区或大电流的电源线时尤为合适。后者多用于一般的线端部或转折区等需要小面积填充的地方。6、焊盘(Pad)焊盘是PCB设计中最常接触也是最重要的概念,但初学者却容易忽视它的选择和修正,在设计中千篇一律地使用圆形焊盘。选择元件的焊盘类型要综合考虑该元件的形状、大小、布置形式、振动和受热情况、受力方向等因素。Protel在封装库中给出了一系列不同大小和形状的焊盘,如圆、方、八角、圆方和定位用焊盘等,但有时这还不够用,需要自己编辑。例如,对发热且受力较大、电流较大的焊盘,可自行设计成“泪滴状”,在大家熟悉的彩电PCB的行输出变压器引脚焊盘的设计中,不少厂家正是采用的这种形式。一般而言,自行编辑焊盘时除了以上所讲的以外,还要考虑以下原则:(1)形状上长短不一致时要考虑连线宽度与焊盘特定边长的大小差异不能过大;(2)需要在元件引角之间走线时选用长短不对称的焊盘往往事半功倍;(3)各元件焊盘孔的大小要按元件引脚粗细分别编辑确定,原则是孔的尺寸比引脚直径大02-04毫米。7、各类膜(Mask)这些膜不仅是PcB制作工艺过程中必不可少的,而且更是元件焊装的必要条件。按“膜”所处的位置及其作用,“膜”可分为元件面(或焊接面)助焊膜(ToporBottom和元件面(或焊接面)阻焊膜(ToporBottomPasteMask)两类。顾名思义,助焊膜是涂于焊盘上,提高可焊性能的一层膜,也就是在绿色板子上比焊盘略大的各浅色圆斑。阻焊膜的情况正好相反,为了使制成的板子适应波峰焊等焊接形式,要求板子上非焊盘处的铜箔不能粘锡,因此在焊盘以外的各部位都要涂覆一层涂料,用于阻止这些部位上锡。可见,这两种膜是一种互补关系。由此讨论,就不难确定菜单中类似“solderMaskEn1argement”等项目的设置了。8、飞线,飞线有两重含义:(1)自动布线时供观察用的类似橡皮筋的网络连线,在通过网络表调入元件并做了初步布局后,用“Show命令就可以看到该布局下的网络连线的交叉状况,不断调整元件的位置使这种交叉最少,以获得最大的自动布线的布通率。这一步很重要,可以说是磨刀不误砍柴功,多花些时间,值!另外,自动布线结束,还有哪些网络尚未布通,也可通过该功能来查找。找出未布通网络之后,可用手工补偿,实在补偿不了就要用到“飞线”的第二层含义,就是在将来的印板上用导线连通这些网络。要交待的是,如果该电路板是大批量自动线生产,可将这种飞线视为0欧阻值、具有统一焊盘间距的电阻元件来进行设计.五、Protel 零件库中常用的零器件及封装类别 名称 零件名称 零件英文名称 常用编号 封 装 封装说明 电阻 RES1/RES2 R? AXIAL0.3-AXIAL1.0 数字表示焊盘间距 电阻排 RESPACK1/RESPACK2 RESPACK3/RESPACK4 可变电阻 RES3/RES4 电位器 POT1或POT2 VR1- VR 5 数字表示管脚形状 电感 INDUCTOR L? AXIAL0.3 用电阻封装代替 继电器 RELAY-DPDT/ RELAY-DPST RELAY-SPDT/ RELAY-SPST 无极性电容 CAP C? RAD0.1-RAD0.4 数字表示电容量 电解电容 CAPACITOR POL RB.2/.4或 RB.3/.6或 RB.4/.8或 RB.5/1.0或 斜杠前数字表示焊盘间距,斜杠后数字表电容外直径。 有极性电容 ELECTRO1或ELECTRO2 一般二极管 DIODE D? DIODE0.4或 DIODE0.7 数字表示焊盘间距 稳压管 ZENER/DIODE SCHOTTKY 发光二极管 LED 光电管 PHOTO 集成块(含运放) 8031/UA555/LM324等 U? DIPx (x为偶数,x为4-64) x表示集成块管脚数 运放、与非门常封装成DIP14 与非门 74LS04/OR/AND等 三极管 NPN或PNP或NPN1或PNP1 Q? TO系列 TO-92A或TO-92B或TO-3或TO-18 或TO-220 TO-92A管脚为三角形,TO-92B管脚为直线形。 单结晶体管 SCR Q? TO46 电桥(整流桥) BRIDGE D? FLY-4或FLY4 4表示管脚数 晶振 CRYSTAL或XTAL Y? XTAL1 电池 BATTERY BT? D系列 D-37 或D-38 连接器 CON? J? SIPx x表示集成块管脚数 16/20/26/34/40/50 PIN RP? IDCx x表示集成块管脚数 4针连接器 4 HEADER或HEADER 4 JP? POWER4或FLY4 DB连接器 DB9或DB15或DB25或DB37 J? DB-x/M x为9、15、25、37 单刀开关 SW-SPST S? KAIGUAN(制作) 自己制作 按钮 SW-PB ANNIU(制作)六、耳机基础知识入门一、耳机是如何分类的按换能原理(Transducer)分主要是动圈(Dynamic)和静电(Electrostatic)耳机两大类,虽然除这二类之外尚有等磁式等数种,但或是已被淘汰或是用于专业用途市场占有量极少,在此不做讨论。动圈耳机原理:目前绝大多数(大约99%以上)的耳机耳塞都属此类,原理类似于普通音箱,处于永磁场中的线圈与振膜相连,线圈在信号电流驱动下带动振膜发声。静电耳机:振膜处于变化的电场中,振膜极薄、精确到几微米级(目前STAX新一代的静电耳机振膜已精确到1.35微米),线圈在电场力的驱动下带动振膜发声。二、按开放程度分主要是开放式、半开放式、封闭式(密闭式)开放式的耳机一般听感自然,佩带舒适,常见于家用欣赏的HIFI耳机,声音可以泄露、反之同样也可以听到外界的声音,耳机对耳朵的压迫较小。半开放式:没有严格的规定,声音可以只进不出亦可以只出不进,根据需要而做出相应的调整封闭式:耳罩对耳朵压迫较大以防止声音出入,声音正确定位清晰,专业监听领域中多见此类,但这类耳机有一个缺点就是低音音染严重,W100就是一个明显的例子。三、耳机一些相关参数和音质术语分别代表什么意义1.耳机相关参数(1)阻抗(Impedance):注意与电阻含义的区别,在直流电(DC)的世界中,物体对电流阻碍的作 用叫做电阻,但是在交流电(AC)的领域中则除了电阻会阻碍电流以外,电容及电感也会阻碍电流的流动,这种作用就称之为电抗,而我们日常所说的阻抗是电阻与电抗在向量上的和。一般说,低阻抗的耳机比较好推,不过在使用时一定先要把音量调低再插上耳机,再一点点把音量调上去,这样可以防止耳机过载将耳机烧坏或是音圈变形错位造成破音,因此随身听等便携、省电的机器应选择低阻抗耳机,同时还要注意灵敏度要高,对随身听来说灵敏度指标更加重要。(2)灵敏度(Sensitivity):指向耳机输入1毫瓦的功率时耳机所能发出的声压级(声压的单位是分贝,声压越大音量越大),所以一般灵敏度越高、阻抗越小,耳机越容易出声、越容易驱动。(3)频率响应(Frequency Response):频率所对应的灵敏度数值就是频率响应,绘制成图象就是频率响应曲线,人类听觉所能达到的范围大约在20Hz-20000Hz,目前成熟的耳机工艺都已达到了这种要求。2.音质评价术语音域:乐器或人声所能达到最高音与最低音之间的范围。音色:又称音品,声音的基本属性之一,比如二胡、琵琶就是不同的音色。音染:音乐自然中性的对立面,即声音染上了节目本身没有的一些特性,例如对着一个罐子讲话得到的那种声音就是典型的音染。音染表明重放的信号中多出了(或者是减少了)某些成分,这显然是一种失真。失真:设备的输出不能完全复现其输入,产生了波形的畸变或者信号成分的增减。动态:允许记录最大信息与最小信息的比值。瞬态响应:器材对音乐中突发信号的跟随能力。瞬态响应好的器材应当是信号一来就立即响应,信号一停就嘎然而止,决不拖泥带水。(典型乐器:钢琴)信噪比:又称为讯噪比,信号的有用成份与杂音的强弱对比,常常用分贝数表示。设备的信噪比越高表明它产生的杂音越少。空气感:用于表示高音的开阔,或是声场中在乐器之间有空间间隔的声学术语。此时,高频响应可延伸到15kHz-20kHz。反义词有“灰暗(dull)”和“厚重(thick)”。 低频延伸:指音响器材所能重放的最低频率。系用于测定在重放低音时音响系统或音箱所能下潜到什么程度的尺度。比方说,小型超低音音箱的低频延伸可以到40Hz,而大型超低音音箱则下潜到16Hz。明亮:指突出4kHz-8kHz的高频段,此时谐波相对强于基波。明亮本身并没什么问题,现场演奏的音乐会皆有明亮的声音,问题是明亮得掌握好分寸,过于明亮(甚至啸叫)便让人讨厌。 四、关于耳机线材大多数耳机线都以铜为原料,一般的纯度(一般用几N表示,比如4N、6N)越高导电性越好,信号失真越小,常见的有:TPC(电解铜):纯度为99.5%OFC(无氧铜):纯度为99.995%LC-OFC(线形结晶无氧铜或结晶无氧铜):纯度在99.995%以上OCC(单晶无氧铜):纯度最高,在99.996%以上,又分为PC-OCC和UP-OCC七、PROTEL的一些快捷键del删除点取的元件(1个)ctrl+del删除选取的元件(2个或2个以上)x+a取消所有被选取图件的选取状态x将浮动图件左右翻转y将浮动图件上下翻转space将浮动图件旋转90度 alt+backspace恢复前一次的操作ctrl+backspace取消前一次的恢复crtl+g跳转到指定的位置crtl+f寻找指定的文字spacebar绘制导线,直线或总线时,改变走线模式v+d缩放视图,以显示整张电路图v+f缩放视图,以显示所有电路部件home以光标位置为中心,刷新屏幕ctrl+tab在打开的各个设计文件文档之间切换ctrl+1以零件原来的尺寸的大小显示图纸ctrl+2以零件原来的尺寸的200%显示图纸ctrl+4以零件原来的尺寸的400%显示图纸ctrl+5以零件原来的尺寸的50%显示图纸ctrl+f查找指定字符ctrl+g查找替换字符ctrl+b将选定对象以下边缘为基准,底部对齐ctrl+t将选定对象以上边缘为基准,顶部对齐ctrl+l将选定对象以左边缘为基准,*左对齐ctrl+r将选定对象以右边缘为基准,*右对齐ctrl+h将选定对象以左右边缘的中心线为基准,水平居中排列ctrl+v将选定对象以上下边缘的中心线为基准,垂直居中排列ctrl+shift+h将选定对象在左右边缘之间,水平均布ctrl+shift+v将选定对象在上下边缘之间,垂直均布按ctrl后移动或拖动移动对象时,不受电器格点限制按alt后移动或拖动移动对象时,保持垂直方向按shift+alt后移动或拖动移动对象时,保持水平方向八、Protel软件在高频电路布线中的技巧数字器件正朝着高速、低耗、小体积、高抗干扰性的方向发展,这一发展趋势对印刷电路板的设计提出了很多新要求。Protel软件在国内的应用已相当普遍,然而,不少设计者仅仅关注于Protel软件的“布通率”,对Protel软件为适应器件特性的变化所做的改进并未用于设计中,这不仅使得软件资源浪费较严重,更使得很多新器件的优异性能难以发挥。本文拟在简介高频电路布线一般要求的同时,以Protel for Windows V1.5软件为例来介绍一下高频电路布线时Protel软件能提供的一些特殊对策。(1)高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须的,也是降低干扰的有效手段。 Protel for Windows V1.5能提供 16个铜线层和4个电源层,合理选择层数能大幅度降低印板尺寸,能充分利用中间层来设置屏蔽,能更好地实现就近接地,能有效地降低寄生电感,能有效缩短信号的传输长度,能大幅度地降低信号间的交叉干扰等等,所有这些都对高频电路的可靠工作有利。有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,板层数越高,制造工艺越复杂,成本越高。(2)高速电路器件管脚间的引线弯折越少越好。高频电路布线的引线最好采用全直线,需要转折,可用45度折线或圆弧转折,这种要求在低频电路中仅仅用于提高钢箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合。用Protel布线时可在以下两处预先设置,一是在“Options”菜单的“Track Mode”子菜单中预约以 4590 Line或 90 ArcLine方式布线,二是在“Auto”菜单的“Setup Autorouter”项所打开的Routing Passes”对话框中选定“Add Arcs”,以便自动布线结束时使转角圆弧化。(3)高频电路器件管脚间的引线越短越好。Protel满足布线最短化的最有效手段是在自动市线前对个别重点的高速网络进行“布线”预约。首先,打开“Netlst”菜单的“Edit Net”子菜单,会出现一个“Change Net”对话框,把此对话框中的“OptimizeMethod(布线优化模式)”选为“Shortest(最短化)”Rp可。其次,从整体考虑,元件布局时用“Auto”中Placement ToolsShove和“Auto”中的“Density(密度检查)”来对比调整,使元件排列紧凑,并配合“Netlist”菜单中的“Length”功能和“Info”菜单中的Lengthof selection”功能,对所选定的需最短化的重点网络进行布线长度测量。(4)高频电路器件管脚间的引线层间交替越少越好。所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好,据测,一个过孔可带来约0.5 pF的分布电容,减少过孔数能显著提高速度。Protel软件专门提供了这一功能,它在 Auto菜单的Setup Autorouter”项所打开的Routing Passes”对话框中,有一个“Advanced”栏目,把其中的“Smoothing”设为接通即可。(5)高频电路布线要注意信号线近距离平行走线所引入的“交叉干扰”,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅度减少干扰。同一层内的平行走线几乎无法避免,但是在相邻的两个层,走线的方向务必取为相互垂直,这在Protel中不难办到但却容易忽视。在“Auto”菜单的“Setup Autorouter项所打开的Routing Lagers对话框中允许对每一层的走线方向进行预定,供预选的方向有三种:“Horizontal、Vertical和 No Preference”,不少用户习惯选用“No Preference(无特定取向)”,认为这样布通率高,但是,在高频电路布线中最好在相邻层分别取水平和竖直布线交替进行。同一层内的平行走线无法避免,但可以在印板反面大面积敷设地线来降低干扰(这是针对常用的双面板而言,多层板可利用中间的电源层来实现这一功能),Protel软件过去只提供了简单的“Fill”功能来应付这种需求,现在Windows下的Protel除此之外还在“Edit”菜单的“Place”选项中提供了更强大的放置“Polygon Plane”的功能,即:多边形栅格(条)铜箔面,如果在放置它时就把多边形取为整个印板的一个面,并把此栅格(条)与电路的GND网络连通,那么,该功能将能实现整块电路板的某一面的“铺铜”操作,经过“铺铜”的电路板除能提高刚才所讲的高频抗干扰能力外,还对散热、印板强度等有很大好处,另外,在电路板金属机箱上的固定处若加上镀锡栅条,不仅可以提高固定强度,保障接触良好,更可利用金属机箱构成合适的公共线。在软件菜单中打开此功能后可见到一个“Place Polygon Plane对话框,它会问你是否要把所放置的多边形栅格(条)与网络接通(connect net),若接通该项,退出对话框时将提示你给出欲接通的网络名,给定接通GND网络将能起到屏蔽层的作用。同时还会问你“铺铜”的图案是用水平条(horizonta)、竖直条(vertica)还是栅格(两者都选即可)。选用栅格将会有较好的屏蔽效果,同时,栅格网的尺寸(习惯称作为“目”)确定依据所要重点屏蔽的干扰频率而定。(6)对特别重要的信号线或局部单元实施地线包围的措施。该措施在Protel软件中也能自动实现,它就是“Edit”菜单的“Place”下的“Outline Selected Items”,即:绘制所选对象的外轮廓线。利用此功能,可以自动地对所选定的重要信号线进行所谓的“包地”处理,当然,把此功能用于时钟等单元局部进行包地处理对高速系统也将非常有益。(7)各类信号走线不能形成环路,地线也不能形成电流环路。Protel自动布线的走线原则除了前面所讲的最短化原则外,还有基于X方向、基于Y方向和菊花状(daisy)走线方式,采用菊花状走线能有效避免布线时形成环路。具体可打开Netlist”菜单的“Edit Net”子菜单,出现一个“Change Net”对话框,把此对话框中的“Optimize Method(布线优化模式)”选为“Daisy Chain”即可。(8)每个集成电路块的附近应设置一个高频退耦电容。由于Protel软件在自动放置元件时并不考虑退耦电容与被退耦的集成电路间的位置关系,任由软件放置,使两者相距太远,退耦效果大打折扣,这时必须用手工移动元件(“ Edit”、“ Move”“component”)的办法事先干预两者位置,使之靠近。(9)模拟地线、数字地线等接往公共地线时要用高频扼流环节。在实际装配高频扼流环节时用的往往是中心孔穿有导线的高频铁氧体磁珠,在电路原理图上对它一般不予表达,由此形成的网络表(netlist)就不包含这类元件,布线时就会因此而忽略它的存在。针对此现实,可在原理图中把它当作电感,在PCB元件库中单独为它定义一个元件封装,布线前把它手工移动到靠近公共地线汇合点的合适位置上。九、表面贴装元件的焊接技巧现在越来越多的电路板采用表面贴装元件,同传统的封装相比,它可以减少电路板的面积,易于大批量加工,布线密度高。贴片电阻和电容的引线电感大大减少,在高频电路中具有很大的优越性。表面贴装元件的不方便之处是不便于手工焊接。为此,本文以常见的封装芯片为例,介绍表面贴装元件的基本焊接方法。一、所需的工具和材料焊接工具需要有的铜头小烙铁,有条件的可使用温度可调和带保护的焊台,注意烙铁尖要细,顶部的宽度不能大于。一把尖头镊子可以用来移动和固定芯片以及检查电路。还要准备细焊丝和助焊剂、异丙基酒精等。使用助焊剂的目的主要是增加焊锡的流动性,这样焊锡可以用烙铁牵引,并依靠表面张力的作用光滑地包裹在引脚和焊盘上。在焊接后用酒精清除板上的焊剂。二、焊接方法 在焊接之前先在焊盘上涂上助焊剂,用烙铁处理一遍,以免焊盘镀锡不良或被氧化,造成不好焊,芯片则一般不需处理。 用镊子小心地将芯片放到板上,注意不要损坏引脚。使其与焊盘对齐,要保证芯片的放置方向正确。把烙铁的温度调到多摄氏度,将烙铁头尖沾上少量的焊锡,用工具向下按住已对准位置的芯片,在两个对角位置的引脚上加少量的焊剂,仍然向下按住芯片,焊接两个对角位置上的引脚,使芯片固定而不能移动。在焊完对角后重新检查芯片的位置是否对准。如有必要可进行调整或拆除并重新在板上对准位置。 开始焊接所有的引脚时,应在烙铁尖上加上焊锡,将所有的引脚涂上焊剂使引脚保持湿润。用烙铁尖接触芯片每个引脚的末端,直到看见焊锡流入引脚。在焊接时要保持烙铁尖与被焊引脚并行,防止因焊锡过量发生搭接。 焊完所有的引脚后,用焊剂浸湿所有引脚以便清洗焊锡。在需要的地方吸掉多余的焊锡,以消除任何短路和搭接。最后用镊子检查是否有虚焊,检查完成后,从电路板上清除焊剂,将硬毛刷浸上酒精沿引脚方向仔细擦拭,直到焊剂消失为止。贴片阻容元件则相对容易焊一些,可以先在一个焊点上点上锡,然后放上元件的一头,用镊子夹住元件,焊上一头之后,再看看是否放正了;如果已放正,就再焊上另外一头。要真正掌握焊接技巧需要大量的实践.十、判断三极管的口诀三极管的管型及管脚的判别是电子技术初学者的一项基本功,为了帮助读者迅速掌握测判方法,笔者总结出四句口诀:“三颠倒,找基极;PN结,定管型;顺箭头,偏转大;测不准,动嘴巴。”下面让我们逐句进行解释吧。一、 三颠倒,找基极大家知道,三极管是含有两个PN结的半导体器件。根据两个PN结连接方式不同,可以分为NPN型和PNP型两种不同导电类型的三极管,图1是它们的电路符号和等效电路。测试三极管要使用万用电表的欧姆挡,并选择R100或R1k挡位。图2绘出了万用电表欧姆挡的等效电路。由图可见,红表笔所连接的是表内电池的负极,黑表笔则连接着表内电池的正极。假定我们并不知道被测三极管是NPN型还是PNP型,也分不清各管脚是什么电极。测试的第一步是判断哪个管脚是基极。这时,我们任取两个电极(如这两个电极为1、2),用万用电表两支表笔颠倒测量它的正、反向电阻,观察表针的偏转角度;接着,再取1、3两个电极和2、3两个电极,分别颠倒测量它们的正、反向电阻,观察表针的偏转角度。在这三次颠倒测量中,必然有两次测量结果相近:即颠倒测量中表针一次偏转大,一次偏转小;剩下一次必然是颠倒测量前后指针偏转角度都很小,这一次未测的那只管脚就是我们要寻找的基极(参看图1、图2不难理解它的道理)。二、 PN结,定管型找出三极管的基极后,我们就可以根据基极与另外两个电极之间PN结的方向来确定管子的导电类型(图1)。将万用表的黑表笔接触基极,红表笔接触另外两个电极中的任一电极,若表头指针偏转角度很大,则说明被测三极管为NPN型管;若表头指针偏转角度很小,则被测管即为PNP型。三、 顺箭头,偏转大找出了基极b,另外两个电极哪个是集电极c,哪个是发射极e呢?这时我们可以用测穿透电流ICEO的方法确定集电极c和发射极e。(1) 对于NPN型三极管,穿透电流的测量电路如图3所示。根据这个原理,用万用电表的黑、红表笔颠倒测量两极间的正、反向电阻Rce和Rec,虽然两次测量中万用表指针偏转角度都很小,但仔细观察,总会有一次偏转角度稍大,此时电流的流向一定是:黑表笔c极b极e极红表笔,电流流向正好与三极管符号中的箭头方向一致(“顺箭头”),所以此时黑表笔所接的一定是集电极c,红表笔所接的一定是发射极e。(2) 对于PNP型的三极管,道理也类似于NPN型,其电流流向一定是:黑表笔e极b极c极红表笔,其电流流向也与三极管符号中的箭头方向一致,所以此时黑表笔所接的一定是发射极e,红表笔所接的一定是集电极c(参看图1、图3可知)。四、 测不出,动嘴巴若在“顺箭头,偏转大”的测量过程中,若由于颠倒前后的两次测量指针偏转均太小难以区分时,就要“动嘴巴”了。具体方法是:在“顺箭头,偏转大”的两次测量中,用两只手分别捏住两表笔与管脚的结合部,用嘴巴含住(或用舌头抵住)基电极b,仍用“顺箭头,偏转大”的判别方法即可区分开集电极c与发射极e。其中人体起到直流偏置电阻的作用,目的是使效果更加明显。十一、万用表的使用技巧一、指针表和数字表的选用: 1、指针表读取精度较差,但指针摆动的过程比较直观,其摆动速度幅度有时也能比较客观地反映了被测量的大小(比如测电视机数据总线(SDL)在传送数据时的轻微抖动);数字表读数直观,但数字变化的过程看起来很杂乱,不太容易观看。 2、指针表内一般有两块电池,一块低电压的1.5V,一块是高电压的9V或15V,其黑表笔相对红表笔来说是正端。数字表则常用一块6V或9V的电池。在电阻档,指针表的表笔输出电流相对数字表来说要大很多,用R1档可以使扬声器发出响亮的“哒”声,用R10k档甚至可以点亮发光二极管(LED)。 3、在电压档,指针表内阻相对数字表来说比较小,测量精度相比较差。某些高电压微电流的场合甚至无法测准,因为其内阻会对被测电路造成影响(

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论