cpu引脚针定义.doc_第1页
cpu引脚针定义.doc_第2页
cpu引脚针定义.doc_第3页
cpu引脚针定义.doc_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

cpu引脚针定义摘要:cpu引脚定义如下图对应的AthlonXPdatasheet如下图下面是socketA的针脚定义。SocketA针脚如图。我们把它分为A、B、C、D四个部分。下面对应的阵脚定义:A和B,C和D。我们先就针脚做一些解释。其中SYSCLK、SYSCLK#负责clock频率部分;SDATA63:0#、SDATAINCLK3:0#、SDATAOUTCLK3:0#、SDATAINVALID#、SDATAOUTVALID#、SFILLVALID#负责Data数据输入输出部分;SADDIN14:2#、SADDINCLK#负责probe/sysCMD部分;SDADDOUT14:2#、目录cpu引脚定义如下图 对应的Athlon XP data sheet如下图 下面是socketA的针脚定义。SocketA针脚如图。 我们把它分为A、B、C、D四个部分。下面对应的阵脚定义:A和B,C和D。 我们先就针脚做一些解释。其中SYSCLK、SYSCLK#负责clock频率部分;SDATA63:0#、SDATAINCLK3:0#、SDATAOUTCLK3:0#、SDATAINVALID#、SDATAOUTVALID#、SFILLVALID#负责Data数据输入输出部分;SADDIN14:2#、SADDINCLK#负责probe/sysCMD部分;SDADDOUT14:2#、SADDOUTCLK#为Request部分;PROCRDY、CLKPWDRST、CONNECT、STPCLK#、RESET为电源管理和初始化部分;VID4:0、COREFB、COREFB#、PWROK为电压控制部分;FID3:0为频率控制部分;FSB_SENSE1:0为前端总线控制部分;THERMDA、THERMDC为热敏二极管;PICCLK、PICD1:0为APIC部分;FREE、IGNNE#、INIT#、INTR、NMI、A20M#、SMI#、FLUSH#这里定义为legacy,功能不详。我们来看金桥的定义:L1:是调节倍频的前提。处于通路状态,可以为下一步调节倍频做准备。L2:设置L2 cache容量。L3:倍频设置。L4:关于倍频设置,在新的Athlon XP中整和到L中。L5:SMP支持定义L6:Mobile相关。L7:取消,新核心以前的用于softvid设置。L8:Mobile用softvid设置。L9:取消L10:取消。L11:电压设置。L12:FSB设置。 因为各组金桥的不

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论