MSP430F5529 中断系统原理_第1页
MSP430F5529 中断系统原理_第2页
MSP430F5529 中断系统原理_第3页
MSP430F5529 中断系统原理_第4页
MSP430F5529 中断系统原理_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

硬件项目综合设计实践 中断系统 杭州电子科技大学通信工程学院黄怡2020年4月15日星期三 中断系统 中断的定义 中断是指暂停CPU正在运行的程序 转去执行相应的中断服务程序 完毕后返回被中断的程序继续运行 中断源 引起中断的原因 发出中断请求的信号源 中断向量 中断服务程序的入口地址 定义中断服务程序的方法 中断响应过程 执行完当前正在执行的指令 将PC压入堆栈 PC指向下一条指令 将SR压入堆栈 SR保存了当前程序执行的状态 如果有多个中断源请求中断 选择最高优先级 并挂起当前的程序 清除中断标志位 如果有多个中断请求源 则予以保留等待下一步处理 将中断服务程序入口地址加载给PC 转向执行中断服务子程序 中断返回过程 从堆栈中弹出之前保存的状态寄存器给SR 从堆栈中弹出之前保存的程序计数器给PC 继续执行中断发生时的下一条指令 P1 P2口寄存器 PxREN上拉 下拉电阻使能寄存器配置内部虚拟上拉 下拉电阻 该寄存器需和寄存器配合使用 才能完成上拉 下拉电阻的配置 Bit 0 上拉 下拉电阻禁止 Bit 1 上拉 下拉电阻使能 例 P2REN BIT1 P2 1上拉 下拉电阻使能P2OUT BIT1 P2 1电阻上拉 P1 P2口寄存器 PxIE中断使能寄存器Px口的每一个引脚都有一位用以控制该引脚是否允许中断 Bit 0 禁止中断 Bit 1 允许中断 例 P1IE BIT2 P1 2允许中断P1IE P1 3禁止中断 P1 P2口寄存器 PxIES中断触发边沿选择寄存器如果允许Px口的某个引脚中断 还需定义该引脚的中断触发沿 Bit 0 上升沿触发 Bit 1 下降沿触发 例 P1IES BIT2 P1 2中断下降沿触发P1IES P1 2中断上升沿触发 P1 P2口寄存器 PxIFG中断标志寄存器Bit 0 没有中断请求 Bit 1 有中

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论