实验报告模板实验一学习EDA6000实验仪的使用.doc_第1页
实验报告模板实验一学习EDA6000实验仪的使用.doc_第2页
实验报告模板实验一学习EDA6000实验仪的使用.doc_第3页
实验报告模板实验一学习EDA6000实验仪的使用.doc_第4页
实验报告模板实验一学习EDA6000实验仪的使用.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电子设计自动化实验报告 20132014学年 第 二 学期 2011级 电子信息工程 专业班级: 2011145 学号: 201114505 姓名:石盛迄 实验一 实验系统的构成,软件环境的操作【实验目的】1 学习QUARTUSII 软件的基本操作;2 学习使用原理图、文本文件进行设计输入;3 初步掌握器件设计、编译、仿真和编程的过程;4 学习掌握EDA6000实验仪的使用方法;【实验内容】1 编写简单的Verilog程序; 2 使用QUARTUSII开发环境综合、适配、下载和运行程序 ;3 使用EDA6000实验仪测试程序的运行;【实验步骤】(一)编辑输入设计文件:(1) 首先利用Windows资源管理器新建一个文件夹,取名DFF2,放入D盘内,其路径为D:DFF2。(2)输入源程序。打开Quartus II,选择FileNew命令。在New窗口中的Design Files栏选择Verilog HDL File选项。(3)文件存盘。打开Files中的Save as,找到文件夹d:DFF2,存盘的文件名为DFF2.v。(二)创建工程:(1) 打开并建立新的工程管理窗口。选择FileNew Project Wizard命令;找到文件夹D:DFF2,选中文件DFF2.v 。(2) 将设计文件加入工程中。(3) 选择目标芯片。选择Cyclone III系列。(4) 工具设置。EDA design entry/synthesis tool,用于选择输入的HDL类型和综合工具;EDA simulation tool,用于选择仿真工具;EDA timing analysis tool,用于选择时序分析工具。(5) 结束设置。全程编译前约束项目设置: 选择FPGA目标芯片;选择配置器件的工作方式;选择配置器件和编程方式;选择目标器件引脚 端口状态;选择确认Verilog语言版本。全程综合与编译: 编译前首先选择ProcessingStart Compilation命令,启动全程编译。仿真测试: 打开波形编辑器;设置仿真时间区域;波形文件存盘;将工程CET1的端口信号节点选入波形编 辑器中;编辑输入波形(输入激励信号);总线数据格式设置和参数设置;仿真器参数设置;启动仿真器; 观察仿真结果。引脚锁定:选择AssignmentsAssignment Editor命令,即进入Assignment Editor编辑窗口;双击TO栏的new,选择Node Finder,单击List按钮找到并锁定引脚名。编辑文件下载:打开编程窗和配置文件;设置编程器,向FPGA下载文件;硬件测试。【程序源代码】module DFF2 (CLK,D,Q,RST);outputQ;inputCLK,D,RST;regQ;always(posedgeCLK)if(RST=1)Q=0;else if(RST=0)Q=D;elseQ=Q;endmodule【写出测试结果】【实验心得和体会】在实验一中,我掌握了QUARTUSII 软件的安装及其基本操作,并且可以运用

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论