




已阅读5页,还剩37页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
沈 阳 工 程 学 院课 程 设 计设计题目: 闹钟电路 系 别 信息工程系 班级 通信本101 学生姓名 朱泽文 学号 2010416121 指导教师 于源/秦宏 职称 讲师/副教授 起止日期: 2012年 6月11日起至2012年6月21日止沈阳工程学院课程设计任务书课程设计题目: 闹钟电路 系 别 信息工程系 班级 通信本101班 学生姓名 朱泽文 袁勇军 宋玮 苏政 学号 201041612 2009412113 20104161012010416138 指导教师 于源/秦宏 职称 讲师/副教授 课程设计进行地点: B座419 任 务 下 达 时 间: 2012年 5月25日起止日期:2012 年 6月11日起至 2012年 6月21日止教研室主任 曲延华 2012年 5月7日批准闹钟电路1 设计主要内容及要求1.1 设计目的(1)掌握数字钟的构成、原理与设计方法;(2)熟悉集成电路的使用方法。1.2 基本要求(1)能显示预置的时间;(2)能进行分、小时的计时电路,有独立的时间电路;(3)倒时灯光、声音提示或模式切换1.3 发挥部分(1) 时间以及闹钟清零电路。(2) 时钟显示和闹钟显示自由切换电路2 设计过程及论文的基本要求2.1 设计过程的基本要求(1)基本部分必须完成,发挥部分可任选2个方向:(2)符合设计要求的报告一份,其中包括逻辑电路图、印刷电路板图各一份;(3)设计过程的资料、草稿要求保留并随设计报告一起上交;报告的电子档需在规定时间内在单独在网络教学平台上交。2.2 课程设计论文的基本要求(1)参照毕业设计论文规范打印,文字中的小图需打印。项目齐全、不许涂改,不少于3000字。图纸为A3,附录中的大图可以手绘,所有插图不允许复印。(2)装订顺序:封面、任务书、成绩评审意见表、中文摘要、关键词、目录、正文(设计题目、设计任务、设计思路、设计框图、各部分电路及参数计算(重要)、工作过程分析、元器件清单、主要器件介绍)、小结、参考文献、附录(逻辑电路图与印刷电路板图)。3 时间进度安排顺序阶段日期计 划 完 成 内 容备注12012.6.11布置课设题目讲解,分组打分22012.6.12开题答辩打分32012.6.13小组查找资料开始设计原理图打分42012.6.14仿真软件学习,绘制原理图打分52012.6.15仿真软件学习,绘制原理图打分62012.6.18完成原理图主体打分72012.6.19原理图仿真运行打分82012.6.20布置报告要求打分92012.6.21正式答辩打分102012.6.22上交报告打分沈 阳 工 程 学 院数字电子技术 课程设计成绩评定表系(部): 信息工程系 班级: 通信本101班 学生姓名: 朱泽文 指 导 教 师 评 审 意 见评价内容具 体 要 求权重评 分加权分调研论证能独立查阅文献,收集资料;能制定课程设计方案和日程安排。0.15432工作能力态度工作态度认真,遵守纪律,出勤情况是否良好,能够独立完成设计工作, 0.25432工作量按期圆满完成规定的设计任务,工作量饱满,难度适宜。0.25432说明书的质量说明书立论正确,论述充分,结论严谨合理,文字通顺,技术用语准确,符号统一,编号齐全,图表完备,书写工整规范。0.55432指导教师评审成绩(加权分合计乘以12) 分加权分合计指 导 教 师 签 名: 年 月 日评 阅 教 师 评 审 意 见评价内容具 体 要 求权重评 分加权分查阅文献查阅文献有一定广泛性;有综合归纳资料的能力0.25432工作量工作量饱满,难度适中。0.55432说明书的质量说明书立论正确,论述充分,结论严谨合理,文字通顺,技术用语准确,符号统一,编号齐全,图表完备,书写工整规范。0.35432评阅教师评审成绩(加权分合计乘以8)分加权分合计评 阅 教 师 签 名: 年 月 日课 程 设 计 总 评 成 绩分 闹钟电路中 文 摘 要随着信息时代的到来,电子技术在社会生活中发挥着越来越重要的作用,数码产品走向生活的各个方面,数字电子技术已经成为反映以及影响当今科技技术发展的重要技术,可以预见在当今以及未来相当长的一段时间内,数字电子技术将会扮演越来越重要的作用。同时掌握一定的数电知识直接决定我们未来的发展以及能走多远。现在,数字闹钟已成为人们常生活中随处可见的物品。数字钟的应用非常广泛,应用于人家庭以及车站。码头。剧场,办公室等公共场所,给人们的生活,学习,工作,娱乐带来极大的方便,由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确,性能稳定,携带方便等特点,它还用于计时,自动报时及自动控制等各个领域。一般的闹钟都是比较复杂的电路组成的电路,各种调试也是十分的复杂,所以我们可以做出很好的简单的电路来画出好的电路来。本文我们设计出了一种很简单又有多功能的数字电路,具有很好的观赏性。数字闹钟电路由主体电路与发挥电路组成。,它一般由振荡器,分频器,计数器,比较器,显示器等部分组成。振荡器是用555定时器产生1KHz的波形进入电路中,再由三个分频器分频后再产生1Hz也就是1秒的秒脉冲进入计数器中,计数器由一个六进制74160和一个十进制74160组成的六十进制的,由六十进制的计数器连接秒显示器就是60秒的时间显示;然后由秒进分也是通过计数器的使能端连接起来,当秒到60时就是1分钟,分的计数器也是由一个一个六进制74160和一个十进制74160组成的六十进制的,由六十进制的计数器连接秒显示器就是60分的时间显示;当分到60分就是1小时了,由计数器使能端的连接进入小时的计数器,小时的计数器是由一个二进制的74160和一个十进制的74160构成了二十四进制的小时显示,连接上显示器就是二十四小时的电路了。和计数器和显示器连接起来的就是比较器了,它是把时间显示电路和要设定的闹钟显示电路连接起来的,通过它可以在设定的闹钟时间,显示时间到那个时间就能够响动,这就是闹钟设置时间的意义。在通过在设定的计数器上连接起来的灯光、声音的电路就能够在时间相同时灯光亮和蜂铃响动了。在这个电路中时间的显示电路和设定闹钟时间的电路中的计数器可以有秒脉冲连接起来的开关调试时间的多少的,当时间不准时就可以调了;当然最重要的就是闹钟时间的调动了,这是非常重要的一点。通过这些器件连接起来的电路就构成了一个简单的数字闹钟电路了。可以经过调试、仿真等可以知道简单电路的显示效果。关键词 振荡器,分频器,计数器,比较器,显示器III闹钟电路目 录课程设计任务书I课程设计成绩评定表II中 文 摘 要III1 设计任务描述11.1 设计题目:数字闹钟电路11.2 设计要求11.2.1 设计目的11.2.2 基本要求11.2.3 发挥部分12 设计思路23 设计方框图34 各部分电路设计及参数计算44.1多谐振荡器模块44.2 分频器模块44.3时、分、秒计数器构成时钟显示电路544数码显示电路与显示切换电路64.5校时电路74.6闹时设置电路84.7对比起闹电路84.8闹铃电路94-9清零电路95 工作过程分析115.1计时电路工作过程分析115.1.1秒脉冲信号产生过程分析115.1.2时钟计时和闹钟计时电路工作过程分析125.2显示切换电路工作过程分析135.3校准电路以及清零电路分析135.3.1校准电路工作原理分析135.3.2清零电路工作过程分析145.4闹铃电路工作过程分析155.4.1对比起闹电路工作过程分析155.4.2闹铃电路工作过程分析155.4.3自动延时电路工作过程分析165.5闹钟电路整体工作过程分析176 元器件清单187 主要元器件介绍197.1 555定时器197.1.1 引脚图197.1.2 功能表197.1.3引脚功能及介绍197.2 显示器DCD-HEX207.2.1引脚图207.2.2 功能表217.2.3引脚功能217.3 74LS85四位大小数比较器217.3.1引脚图217.3.2 功能表217.3.3 功能介绍227、4计数器 74LS160227.4.1 引脚图227.4.2 功能表237.5计数器 74LS90237.5.1引脚图237.5.2功能表237.5.3 功能介绍24总结与心得25致 谢26参考文献27附 录 A1 原理图29附 录 A2 运行截图30V闹钟电路1 设计任务描述1.1 设计题目:数字闹钟电路1.2 设计要求1.2.1 设计目的(1) 掌握数字钟的构成、原理与设计方法。(2) 熟悉集成电路的使用方法。1.2.2 基本要求(1) 能显示预置的时间。(2) 能进行分、小时的计时电路,有独立的时间电路。(3) 到时灯光、声音提示或模式转换。1.2.3 发挥部分(1) 时间以及闹钟清零电路。(2) 时钟显示和闹钟显示自由切换电路。2 设计思路对于数字闹钟,根据要求,我所设计数字闹钟电路应包括以下五个方面。(1)脉冲源。要想构成数字钟,首先应选择一个脉冲源能自动地产生稳定的标准时间脉冲信号。我采用由555定时器组成的多谐振荡器产生1000HZ的高频脉冲信号,而脉冲源产生的脉冲信号的频率较高,因此,需要进行分频,使得高频脉冲信号转变为适合于计时的低频脉冲信号,即“秒脉冲信号”(频率为1HZ)。经过分频器输出的秒脉冲信号到计数器中进行技术,分频电路运用的是由3个7490N芯片组成的三级十分频电路,将1000HZ的高频信号分成1HZ的脉冲信号。(2)时钟显示电路。由于计时的规律是:60秒=1分,60分=1小时,24小时=1天,就需要对计数器分别设计为60进制,60进制和24进制(本次我选作24进制)的,并发出驱动信号,此次我选用74LS160计数器。各计数器输出信号经译码器、驱动器到数字显示器,按“时”、“分”、“秒”顺序将数字显示出来。(3)显示切换电路。一般闹钟电路中闹钟电路与时间电路共用同一个显示器,这就需要显示切换按键,此次我设计的显示切换电路利用三个与非门构成一个数据选择单元来控制显示器的一个管脚,从而整体实现时钟电路显示与闹钟电路显示的切换。 (4)校准时间以及清零电路。值得注意的是:任何计时装置都有误差,因此应考虑校准时间电路和清零电路。校时电路一般采用自动快速调整和手动调整,“自动快速调整”可利用分频器输出的不同频率的脉冲使显示的时间自动迅速调整。“手动调整”可利用手动的节拍调准显示时间。基于要求本次采用了自动快速调整。清零电路采用手动开关通过或门连接到计数器清零端。(5)闹钟电路。 数字闹钟要求有定时响闹的功能,故需要提供设定闹时电路和对比起闹电路。设时电路应共享译码器、驱动器到数字显示器,以便使用者设定时间,并可减少电路的芯片数量,;而对比起闹电路提供声源,应具有人工止闹功能,止闹后不再重新操作,将不再发生起闹等功能,同时闹铃电路具有自动延时功能。对比起闹电路采用4个74S85比较器分别比较小时、分的个位和十位。3 设计方框图闹时设置:正常显示与设时显示切换电路清零电路分频电路分计数器 时计数器 振荡器设置闹时电路校时电路 图3.1数字闹钟电路的原理框图4 各部分电路设计及参数计算4.1多谐振荡器模块它是数字闹钟的核心部分,它的精度和稳度决定于数字钟的质量,通常使用晶体振荡器发出的脉冲经过整形,分频获得1Hz的秒脉冲。本次我选用555定时器构成多谐振荡器。多谐振荡器电路图4.1所示。由于555定时器产生1000hz左右频率较稳定,考虑较好利用分频器产生1hz频率,故设计此电路产生1000Hz频率。公式为:(4.1)图4.1 555定时器组成的多谐振荡器4.2 分频器模块分频电路运用的是由3个7490N芯片组成的三级十分频电路,将1000HZ的高频信号分成1HZ的脉冲信号,此电路产生秒脉冲为计数器提供计数秒脉冲和计数器提供校时脉冲,并支持闹时电路的设时所需的快速脉冲。7490构成1000分频电路如图4.2图4.2 7490构成1000分频电路4.3时、分、秒计数器构成时钟显示电路秒信号经过秒计数器、分计数器、时计数器之后。分别传到显示电路,以便实现数字显示时、分、秒的要求。“秒”和“分”计数器应为六十进制,为“时”计数器应为二十四进制。要实现这一要求,可选用的中规模集成计数器较多,这里使用了常用的十进制计数器74160。a.六十进制计数器。它由两块中规模集成十进制计数器74LS160,一块组成十进制,另一块组成六进制。组成起来就构成六十进制计数器,如图4.3所示六十进制计数器。图4.3两块74160N构成的六十进制计数器b. 二十四进制计数器。它由两块中规模集成计数器74160N构成。当高位出现0010状态,低位为0100状态,即计到第24个来自“分”计数器的进位信号时,产生反馈清零信号,如图4.4所示为二十四进制计数器。图4.4两块74160N构成二十四进制计数器4.4数码显示电路与显示切换电路选用器件时应注意译码器和显示器件相互配合。一是驱动功率要足够大,二是逻辑电平要匹配。为了节省空间和降低复杂度,此次我选用了一个集成显示器DVD_HEX,它有四个管脚,可以直接提供BCD码的译码和显示。而为了使电路在正常计时显示和设置闹时显示可以切换,我添加了切换电路。它的单元可实现如表4.1的逻辑功能。它的单元如图4.5。表4.1切换单元逻辑功能表切换开关计数单元数据设闹单元数据显示器输入00000010010101111000101111001111 图4.5切换单元由表可容易看出切换单元是一个简单的数据选择电路。计数由秒计数器、分计数器和时计数器产生并分别输送到切换电路,再进入数码显示器。4.5校时电路当重新接通电源或走时出现误差时都需要对时间进行校正.通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可.根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中.图4.7所示即为带有基本RS触发器的校时电路,图4.7 带有防抖动开关的校正电路4.6闹时设置电路这里的闹钟电路设计了主要的小时和分的显示电路,同样通过十进制计数器74160构成一个六十进制和一个二十四进制,通过开关将秒脉冲接入计数器形成可控连续调时闹钟电路,其电路如图4.8图4.8闹时设置电路4.7对比起闹电路对比起闹电路通过4个74S85比较器分别比较时的十位、个位和分钟的十位、个位,并设置四个比较器比较数字相等时输出高电平,用一个四输入与门将这四个比较器过来的信号处理后传到闹铃电路。74S85比较器构成起闹电路如图4.9图4.9 74S85比较器构成起闹电路4.8闹铃电路闹铃电路将起闹信号和基本RS触发器构成的开关控制信号通过或非门后与自动延时两分钟控制的信号通过或非门后连到灯光显示和声音提示元件。闹时一分钟功能的实现:由于我在设计闹时时只使用分计数器和时计数器,设置闹时的最低精度为1分钟,所以当电子钟到达闹时时,有一分钟的时间分位不会变,此时蜂鸣器响闹。当下一分钟的到来时,由于正常时间计数器的小时和分钟与闹时数据不一致而自动止闹此期间刚好一分钟。基本RS触发器构成的开关起人工止闹作用,通过触发器和74LS160计数器构成自动延时以及循环作用。闹铃电路如图4.10。图4.10闹铃电路4.9清零电路由于时钟电路和闹钟电路在计时以及校准、预设时需要清零而从新校准和预设,故需要设计清零电路对时钟电路和闹钟电路进行清零,此处通过两个单刀双掷开关以及或门分别控制时钟计时电路和闹钟计时电路计数器的清零端,而且在开关另一端连上由555定时器构成的多谐振振荡电路控制的蜂鸣器,形成清零时声音提示,提供更人性化的提示。清零电路如图4.11图4.11清零电路5 工作过程分析5.1计时电路工作过程分析5.1.1秒脉冲信号产生过程分析a首先采用555定时器组成多谐振荡器,产生稳定的1000HZ的高频脉冲信号,取 R1=3K R2=5.6K C=0.1F,如图5.1所示。图5.1 555定时器组成的多谐振荡器b由于需要产生1HZ的秒脉冲为计数器提供计数秒脉冲和计数器提供校时脉冲,并支持闹时电路的设时所需的快速脉冲,运用3个7490N计数器组成的三级十分频电路,将1000HZ的高频信号分成1HZ的脉冲信号,如图5.2所示。图5.2 7490N构成1000分频5.1.2时钟计时和闹钟计时电路工作过程分析采用十进制74160加法计数器组成六十进制和二十四进制分别作为时钟的个位、十位,分的个位、十位以及小时的个位、十位,闹钟电路分的个位、十位以及小时的个位和十位。当秒脉冲给到计数器的促发沿,计数器开始计数并输出。其工作过程图时钟计时如图5.3,闹钟计时如图5.4。图5.3时钟计时电路图5.4闹钟计时电路5.2显示切换电路工作过程分析显示切换部分对于每个输入过来的数值信号通过三个或非门与外部可控开关来实现每个显示器管脚的数据选择,从而总体实现时钟计时电路显示与闹钟计时电路显示之间的显示切换,显示切换过程电路图如图5.5图5.5数码显示以及显示切换电路5.3校准电路以及清零电路分析5.3.1校准电路工作原理分析由基本RS触发器来控制将进位信号和脉冲信号通过三个或非门构成的数据选择器最终实现秒脉冲对所调计数器快速可控校准其中基本RS触发器构成的开关具有防抖动功能,避免了开关抖动形成脉冲对计数器的影响。 基本RS触发器构成的校准电路如图5.6图5.6基本RS触发器构成的校准电路5.3.2清零电路工作过程分析清零电路通过双刀双掷开关控制来给计数器清零端有效信号从而实现计数器清零,同时在双刀双掷开关另一端接到555定时器构成的多谐振振荡器的电压端,在多谐振荡器输出端接上蜂鸣器,从而清零的同时有声音作为提示。声音提示清零电路如图5.7图5.7声音提示清零电路5.4闹铃电路工作过程分析5.4.1对比起闹电路工作过程分析起闹电路是通过4个74S85数值比较器分别将时钟计时电路的分个位、十位以及小时的个位、十位与闹钟计时电路的分个位、十位以及小时的个位、十位相比较,当各比较器所比较数值相等时,相等端输出高电平,将4个相等端接到四输入与门,当所有数值均相等时,输出高电平给闹铃电路。对比起闹电路如图5.8。图5.8对比起闹电路5.4.2闹铃电路工作过程分析由基本RS触发器构成的防抖动开关控制信号和起闹电路输入的信号通过两个或门给到灯管和蜂鸣器,实现闹铃声光提示。闹铃时,当按下开关后由于基本RS触发器里信号改变从而改变了到灯和蜂鸣器的有效信号高电平,从而实现可控停止闹铃,当没有按下开关,闹铃会一直响到时钟分钟个位改变即一分钟后停止。闹铃电路如图5.9。图5.9闹铃电路5.4.3自动延时电路工作过程分析自动延时电路可循环电路由D触发器将起闹信号分频后作用于74160计数器,用一个与非门以及置数端将计数器设计成二进制可循环计数器,同时将与非后的信号给回闹铃电路,从而实现没有止闹时自动延时两分钟后再响并循环,同样通过基本RS触发器构成的开关来控制自动延时的开启。自动延时电路如图5.10。图5.10自动延时电路5.5闹钟电路整体工作过程分析由555定时器组成的多谐振振荡器产生稳定的1000Hz频率,并由3个计数器7490构成的1000分频电路分成1Hz秒脉冲,秒脉冲经校时电路到达由6个十进制计数器74160分别组成的60进制、60进制、24进制的时钟显示电路,由输出到显示切换电路到显示器。同时秒脉冲经由可调电路到达由4个十进制计数器组成的60进制、24进制组成的可调闹钟计时电路,输出到显示切换电路到显示器。由4个7485数值比较器分别比较时钟与闹钟的时的十位和个位以及分的十位和个位。并将比较后输出信号输出到自动延时电路以及可控闹钟电路。完成整个数字闹钟的计时闹钟功能。整体工作电路图如图5.11。图5.11整体工作过程图6 元器件清单名称型号数量555定时器555_VIRTUAL2数据比较器74S854计数器7490N3十进制加法计数器74LS160D11D触发器74LS112N1两输入与非门、与门7400N/74LSOO/7408N67/5/2两输入或非门74LS02N3显示器DCD_HEX67 主要元器件介绍7.1 555定时器7.1.1 引脚图图7.1 555定时器引脚图7.1.2 功能表表7.1 555定时器功能表输入输出阀值输入VccVcc触发输入VccVcc复位0111输出010不变放电管T导通截止导通不变7.1.3引脚功能及介绍555是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V16V 工作,7555 可在 318V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。图7.2 555定时器逻辑电路555成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555 定时器的内部电路框图和外引脚排列图分别如图7.1 和图 7.2所示。它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。它提供两个基准电压VCC /3 和 2VCC /3 7.2 显示器DCD-HEX7.2.1引脚图 图7.3显示器引脚7.2.2 功能表表7.2显示器动能表显示十进制数 输入1 2 3 4 01234567890 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 17.2.3引脚功能引脚接收计数器输出二进制数在转换成十进制数并显示出来。7.3 74LS85四位大小数比较器7.3.1引脚图图7.4 74LS85引脚 7.3.2 功能表表7.3 74LS85功能表7.3.3 功能介绍集成数值比较器7485N是4位数值比较器,输入端包括A3-A0与B3-B0,输出端为AB、AB、A=B。从功能表可以看出,该比较器的比较原理和2位比较器的比较原理相同。两个4位数的比较是从A的最高位和B的最高位进行比较,如果他们不相等,则该位的比较结果可以作为两数的比较结果。若最高位相等,则再比较次高位,以此类推。7.4计数器 74LS1607.4.1 引脚图图7.5 74LS160引脚图7.4.2 功能表表7.4 74LS160功能表清 零Cr预 置LD使 能S1 S2 时 钟 CP预 置 数 输 入A B C D输 出QA QB QC QD011110111 0 1 01 1 上升 沿 上升 沿 A B C D 0 0 0 0 A B C D 保 持 保 持 计 数7.5计数器 74LS907.5.1引脚图图7.6 74S90引脚图7.5.2功能表表7.5 74S90功能表复位输入R0(1) R0(2)置位输入R9(1) R9(2)时钟CP INA输出QB QC QDH HH H L L L LL LH HL LL L L L H下 降 沿 下 降 沿下 降 沿下 降 沿L L LL L LL L H计 数计 数计 数计 数7.5.3 功能介绍是常用的二五十进制异步计数器,做八进制的就先把74LS90接成十进制的(INB与QA接,以CPA做输入,Q3做输出就是十进制的),然后用异步置数跳过一个状态达到八进制计数。以从0000计到0111为例:先接成加法计数状态,从上图中的74LS90功能表可知,在输出为1000时(既Q4为高电平时)把Q4输出接到R01和R02脚上(即异步置0),这个时候当计数到1000时则立刻置0,重新从0开始计。1000的状态为瞬时状态。总结与心得数字电子技术正成为当今以及以后越来越重要的技术,它的发展直接反映着和影响着科技的发展。而掌握相关的知识直接影响着我们未来能走多远。通过对数字电子电路和模拟电子电路的学习,我对电子技术有了一些初步了解,但那都是一些理论的东西。通过这次数字闹钟的课程设计,我们把学到的东西与实践相结合,自主学习设计数字闹钟的各个部分,从中对我们所学的知识有了更进一步的理解和掌握。在此次的数字钟设计过程中,更进一步地熟悉了集成芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。也锻炼了自己独立思考问题的能力和通过查看相关资料来解决问题的习惯。虽然这只是一次简单的课程设计,但通过这次课程设计我们了解了课程设计的一般步骤,和设计中应注意的问题。设计本身并不是有很重要的意义,而是同学们对待问题时的态度和处理事情的能力。至于设计的成绩无须看得太过于重要,而是设计的过程,设计的思想和设计电路中的每一个环节,电路中各个部分的功能是如何实现的。各个芯片能够完成什么样的功能,使用芯片时应该注意哪些要点。同一个电路可以用那些芯片实现,各个芯片实现同一个功能的区别。通过这次对数字闹钟设计与制作,我了解了一些设计电路的步骤,同时也了解了关于数字时钟、闹钟以及显示切换的原理与设计思想,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。虽然设计时间很紧迫,但在设计的过程中我们还是学到不少东西的,由于有些芯片我们根本没有学过,我们在查找这些资料的过程中就学到了很多东西,有些芯片本来我们不懂的,但是经过查资料我们还是对那些不懂的芯片有了一定的了解。进而使我更进一步地熟悉了芯片的结构,掌握了一些芯片的工作原理和其具体的使用方法。在这次课程设计的两个星期时间内,我学会了许多,其中包括对数字电子技术这门课程的更深度的认识以及对软件应用有了深刻了解,并学会利用网络资源了解各器件的使用方法以及团体合作的重要性因为一个人的能力毕竟有限,惟有善于合作的团队才能发挥出最大的能量,正所谓众人拾柴火焰高。根据电路的特点,我们用层次化结构化设计概念,将此项设计任务分成若干模块,规定每一模块的功能和各模块之间的接口。然后再将各模块合起来联试
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 企业管理-非宅腾退工作流程 SOP
- 2025年小学六年级科学试卷及答案
- 2025年德语写作题库及答案
- 2025年山东省威海市事业单位工勤技能考试题库(含答案)
- 山区道路施工方案
- CN120110800B 一种基于分布式零知识证明的匿名数据合规性检查方法 (暨南大学)
- CN120107759B 一种视觉识别算法容器动态调度方法、系统、设备和介质 (千巡科技(深圳)有限公司)
- CN120103506A 基于三维激光扫描的半煤岩巷道围岩松动圈动态探测装置 (内蒙古黄陶勒盖煤炭有限责任公司)
- CN114091062B 职业数据处理方法及装置(支付宝(杭州)信息技术有限公司)
- 河北省沧州市任丘市任丘市麻家坞学区2024-2025学年三年级上册期中考试科学试卷(含答案)
- 土石方工程施工技术规范
- 煤矿防治水课件教学
- 保险业务档案管理办法
- 海门市小升初历年数学试卷
- 2025-2030中国天然气汽车行业发展分析及发展前景与趋势预测研究报告
- 2025年辅警招聘考试试题库附完整答案(历年真题)
- 痔疮病人护理课件
- 2025至2030中国5G毫米波设备行业项目调研及市场前景预测评估报告
- 现代教育技术说课
- 部编版五年级上册语文单元教学计划
- 产品经理绩效管理制度
评论
0/150
提交评论