实验一-2选1多路选择器的设计ppt课件_第1页
实验一-2选1多路选择器的设计ppt课件_第2页
实验一-2选1多路选择器的设计ppt课件_第3页
实验一-2选1多路选择器的设计ppt课件_第4页
实验一-2选1多路选择器的设计ppt课件_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

.,实验一简单组合电路的设计,.,按照QUARTUSII应用向导给出的步骤,利用QUARTUS完成2选1多路选择器的文本编辑输入(mux21a.v)和仿真测试等步骤,给出仿真波形。最后在实验系统上进行硬件测试,实际验证本项设计的功能。,(1)实验目的:,熟悉QUARTUS的VerilogHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。,(2)实验内容1:,.,modulemux21a(a,b,s,y);inputa;inputb;inputs;outputy;wirey;assigny=(s=1b0)?a:b;endmodule,参考源代码:,.,mux21a的仿真波形,.,引脚锁定以及硬件下载测试。若目标器件是EPM7128SLC84-15(MAX7000S系列),建议选实验电路模式5,用键1(PIO0,引脚号为4)控制s;a和b分别接clock5(引脚号为75)、clock0(引脚号为2);输出信号y接扬声器spker(引脚号为81)。通过短路帽选择clock0接256Hz信号,clock5接1024Hz,最后进行编译、下载和硬件测试实验。,(3)实验内容2:,.,(4)实验内容2(附加实验内容,有时间同学做):,将设计的多路选择器看成是一个元件mux21a,利用模块调用来描述下图,并将此文件放在同一目录中。,.,moduleMUXK(a1,a2,a3,s0,s1,outy);inputa1;inputa2;inputa3;inputs0;inputs1;outputouty;wireouty;wiretmp;mux21au1(.a(a2),.b(a3),.s(s0),.y(tmp);mux21au2(.a(a1),.b(tmp),.s(s1),.y(outy);endmodule,以下是参考程序:,.,按照十一章的步骤对上例分别进行编译、综合、仿真。并对其仿真波形作出分析说明。,MUXK的仿真波形,.,引脚锁定以及硬件下载测试。若目标器件是EPM7128SLC84-15(MAX7000S系列),建议选实验电路模式5,用键1(PIO0,引脚号为4)控制s0;用键2(PIO1,引脚号为5)控制s1;a3、a2和a1分别接clock5(引脚号为75)、clock0(引脚号为2)和clock2(引脚号为70);输出信号outy仍接扬声器spker(引脚号为81)。通过短路帽选择clock0接256Hz信号,clock5接1024Hz,clock2接8Hz信号。最后进行编译、下载和硬件测试实验。,(4)实验内容3:,.,.,(5)实验报告:,根据以上的实验内容写出实验报告,包括程序设计、软件编译、仿真分析、硬件测试和详细实验过程;给出程序分析报告、仿真波形图及其分析报告。,.,实验注意事项:,1、每次做实验前先签到(考勤依据之一),签名包括姓名学号以及电脑编号。,2、程序设计好,编译仿真正确后,作好引脚锁定并编译。检查正确后才打开实验箱的电源。,3、对逻辑芯片编程下载前,一定注意先将

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论