优化设计方法FPGA可编程逻辑器件的优化设计方法_第1页
优化设计方法FPGA可编程逻辑器件的优化设计方法_第2页
优化设计方法FPGA可编程逻辑器件的优化设计方法_第3页
优化设计方法FPGA可编程逻辑器件的优化设计方法_第4页
优化设计方法FPGA可编程逻辑器件的优化设计方法_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

优化设计方法FPGA可编程逻辑器件的优化设计方法 摘要:硬件描述语言HDL是基于行为级描述的语言,用HDL设计开发的FPGA芯片,由于FPGA器件自身的结构特点, 使得FPGA器件在生成的电路结构、电路性能、内部资源的消耗及器件的运行速度等方面存在一定的缺陷。分析探讨了优化FPGA芯片设计,改进用VHDL语言描述电路结构的几种方法。 关键词:FPGA HDL 优化设计 :TP302:A:16727800(xx)008002102 作者简介:朱三妹(1974-),女,武汉铁路职业技术学院讲师,研究方向为EDA电子设计自动化。 1优化设计的几种方法 1.1时钟控制 在复杂的数字电路系统中,常常会出现这种情况:一个数字系统有时会需多个时钟信号,为了保证不同时序模块时钟的同步,系统的外部只能提供一个基准时钟源,如在设计数字钟时,数字钟的计数时钟和控制LED数码管位扫描的时钟就是两个不同的时钟信号,前者的频率是1Hz,后者的频率要求50100Hz之间,而系统外部只提供一个基准时钟信号。对于这种情况,可以选一个合适高频的基准时钟,对此时钟进行分频,分别得到两个不同的时钟信号。当出现设计系统需要多个时钟,而且,各时钟频率之间没有整数倍关系时,可以选一个2倍于最高频率的时钟,并对此时钟进行采样,再分别得到所需的各时钟频率。而且此时得到的各时钟频率能满足系统设计要求,相位还同步。此方法能有效增强设计系统的稳定性。 对于多时钟数字系统,在设计时要正确处理时钟域之间的接口,不使用FPGA内部组合逻辑产生的信号作为时钟,以降低功耗需求。VHDL语言的代码描述为: 门控时钟描述的代码: GateClk=input1 and clk ; Process(GateClk) Begin If(GateClkevent and GateClk=1) then If(load=1 ) then Out_data=data; End if; End if; End process; 时钟使能描述的代码: enable= input1 and load; Process(enable,clk) Begin If (clkevent and clk=1) then If(enable=1) then Out_data=data; End if; End if; End process; 1.2异步/同步时序逻辑 在时序逻辑电路设计时,可以采用同步电路和异步电路两种设计方法。同步时序电路使用组合逻辑和触发器实现电路功能,电路的主要信号和输出信号都由统一的基准时钟驱动触发器产生,可以避免毛刺与竞争冒险。而异步电路采用组合逻辑,没有统一的时钟信号,容易产生毛刺和竞争冒险,电路不稳定。 从电路延迟方面考虑,异步电路是通过逻辑门电路来实现的,延迟难以预测,而同步设计使用计数器或触发器实现延时的,用于计数器和触发器的时钟稳定性决定了同步时序电路的性能,现在FPGA内部有专用的时钟资源,如专用的时钟管理模块、全局时钟布线资源等,其时钟的质量与性能是可以得到保障的。从资源使用方面考虑,FPGA是以逻辑单元衡量电路面积的,所以同步设计并不比异步设计浪费资源。目前, 商用的FPGA都是面向同步的电路设计而优化的,同步时序电路可以很好地避免毛刺,提倡在设计中采用同步逻辑电路。特别注意,不同的时钟域的接口需要进行同步。 1.3寄存器/锁存器 寄存器是由具有存储功能的触发器组合起来构成,用来存放二进制数据或代码的电路,任何现代数字系统都必须把需要处理的数据和代码先寄存起来,以便随时取用。对于边沿触发存储单元,在基于寄存器的设计里,竞争冒险情况较少甚至不存在,控制信号和寄存器输入信号上的毛刺不易造成影响,信号可在一个周期里准确寄存。锁存器是电平敏感存储单元,它不象寄存器数据存储控制在一个时钟周期内完成,电路稳定性差。在FPGA器件中集成了很多的寄存器,相对于利用寄存器完成的设计,利用锁存器来完成,这不但逻辑复杂,而且性能较差。因此,当设计一个组合逻辑时,设计者要避免由于VHDL 设计风格的问题,无意识形成一个锁存器。例如,当case或者if语句不能完全覆盖所有可能的条件时,组合反馈可能形成一个锁存器。VHDL语言的代码描述为: 异步复位的寄存器代码: library ieee; use ieee.std_logic_1164.all; entity registerAsyn is port( reset,clk,data:in std_logic; data_out:out std_logic ); end registerAsyn; architecture behave of registerAsyn is begin process(clk,reset,data) begin if(reset=1) then q=0; else if(clkevent and clk=1) then data_out =data; end if; end if; end process; end behave; 异步复位锁存器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论