存储器和阵列结构设计PPT课件_第1页
存储器和阵列结构设计PPT课件_第2页
存储器和阵列结构设计PPT课件_第3页
存储器和阵列结构设计PPT课件_第4页
存储器和阵列结构设计PPT课件_第5页
已阅读5页,还剩52页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

.1,本章重点,存储器的分类和结构只读、非易失性及读写存储器的数据存储单元外围电路灵敏放大器、译码器、驱动器和时序产生器存储器设计中的功耗和可靠性问题,.2,12.1引言,密集的数据存储电路是数字电路或系统设计者的主要考虑之一将存储单元组成大的阵列,这可以使外围电路的开销最小并增加存储密度本章的意义在于它应用了大量前几章中介绍过的电路技术存储器设计可以看成一个高性能、高密度和低功耗电路的设计实例,.3,12.1.1存储器分类,时序参数读出时间/写入时间/读周期/写周期,.4,半导体存储器分类,Read-WriteMemory,Non-VolatileRead-WriteMemory,Read-OnlyMemory,EPROM,E,2,PROM,FLASH,Random,Access,Non-Random,Access,SRAM,DRAM,Mask-Programmed,Programmable(PROM),FIFO,ShiftRegister,CAM,LIFO,.5,12.1.2存储器总体结构和单元模块,Word0,Word1,Word2,Word,N,2,2,Word,N,2,1,Storage,cell,M,bits,M,bits,N,words,S,0,S,1,S,2,S,N,2,2,A,0,A,1,A,K,2,1,K,5,log,2,N,S,N,2,1,Word0,Word1,Word2,Word,N,2,2,Word,N,2,1,Storage,cell,S,0,Input-Output,(,M,bits),IntuitivearchitectureforNxMmemoryToomanyselectsignals:Nwords=Nselectsignals,Input-Output,(,M,bits),Decoder,.6,存储阵列,Problem:ASPECTRATIOorHEIGHTWIDTH,Amplifyswingto,rail-to-railamplitude,Selectsappropriate,word,.7,层次化的存储结构,优点:1、本地字线和位线的长度较短2、快地址只用来激活被寻址的块节省功耗,.8,Subglobalrowdecoder,Globalrowdecoder,Subglobalrowdecoder,Block30,Block31,128KArrayBlock0,Block1,Localrowdecoder,Hirose90,例12.2层次化的存储结构,.9,CAM存储器,支持3种工作模式:读、写和匹配,.10,存储器时序,DRAM时序多路分时寻址技术,SRAM时序自定时技术,.11,12.2存储器内核,只读存储器NORROM/NANDROM非易失性读写存储器EPROM/EEPROM/Flash读写存储器SRAM/DRAM,.12,12.2.1只读存储器,工作原理优缺点比较,图12.9ROM的1和0单元的不同实现方式,.13,思考题12.1MOSNORROM阵列确定图12.10的ROM中存放在地址0、1、2和3处的数据值注意:图中如何使电源线在相邻单元之间共享而减少了它们的用量,.14,思考题12.2MOSNORROM存储器阵列确定图12.11的ROM中存放在地址0、1、2和3处的数据值,.15,ROM存储器编程,存储单元和上拉晶体管尺寸的问题噪声容限换取性能ACTIVE和CONTACT编程方式的比较,Cell,注意在布线GND信号时采用了扩散区,.16,单元的大部分面积用于位线接触和接地连接解决方案:采用不同的存储器结构,思考题12.31MOSNANDROM确定图12.13的ROM中存放在地址0、1、2和3处的数据值,.17,NAND结构的主要优点,(a)采用Metal-1层编程(b)采用降低阈值注入,Cell,.18,思考题12.3NOR和NANDROM的电压摆幅假设图12.12和图12.14中的版图采用我们标准的0.25mCMOS工艺实现,确定PMOS上拉器件的尺寸使最坏情况下VOL1.5V(VDD=2.5V)。这相当于字线摆幅为1V。确定88和512512阵列的值1.NORROM因为每次最多只有一个晶体管可以导通,所以VOL的值与阵列尺寸无关,也与阵列编程无关。所要求的PMOS器件的尺寸(W/L)p=5.242.NANDROM由于是串联链,VOL的值与存储器尺寸(行数)及编程都有关对于(88)阵列:=0.49对于(512512)阵列:=0.0077所以,NANDROM很少用于8行或16行以上的阵列中,.19,思考题12.4字线和位线的寄生参数考虑512512阵列的情形1.NORROM字线寄生参数线电容和栅电容线电阻(多晶硅)位线寄生参数电阻不起作用(铝线)漏电容和栅漏电容,ROM的瞬态性能瞬态响应的定义存储阵列的大部分延时来自互连寄生参数,.20,2.NANDROM字线寄生参数同NORROM位线寄生参数串联晶体管链的电阻漏/源和整个栅电容,.21,例12.5一个512512NORROM的传播延时1.含有M个单元的分布rc线的字线延时tword=0.38(rwordcword)M2=0.38(17.5(0.049+0.75)fF)5122=1.4ns2.对于位线,它的响应时间取决于翻转方向。假设有一个(0.5/0.25)下拉器件和一个(1.3125/0.25)上拉晶体管Cbit=512(0.8+0.009)fF=0.46pFtHL=0.69(13k/2|31k/5.25)0.46pF=0.98nstHL=0.69(31k/5.25)0.46pF=1.87ns说明:字线延时起主要作用。它几乎全部来自多晶线的大电阻,利用计算数据和等效模型,可以推导出存储器内核及其部件的传播延时的估计值,解决字线延时问题从两端驱动地址线和采用金属旁路线仔细分割存储器成许多尺寸合适的子块以均衡字线和位线的延时,.22,例12.6一个512512NANDROM的传播延时1.字线延时与NOR的情况相似tword=0.38(rwordcword)M2=0.38(15(0.049+0.56)fF)5122=1.3ns2.关于位线延时,最坏情况发生在当整个一列除一个单元以外都存放0并且最下面的晶体管导通时。(忽略上拉晶体管的影响)tHL=0.388.7k0.85fF5112=0.73stLH=0.69(31k/0.0077)(5110.85fF)=1.2s说明:这些延时在大多数情况下显然是不能接受的。把存储器分割成较小的模块似乎是唯一合理的选择,.23,功耗与预充电的存储阵列,NAND和NOR结构继承了伪NMOS门的所有缺点:有比逻辑VOL是由上拉和下拉器件的尺寸比决定的静态功耗当输出为低电平时,在电源轨线之间存在静态电流通路,例12.7NORROM的静态功耗考虑(512512)NORROM的情况。可以合理地假设平均有50的输出是低电平。假设静态电流大约等于0.21mA(输出电压为1.5V时)。这意味着在没有任何操作时,总静态功耗为(512/2)0.21mA2.5V=0.14W,.24,解决方案:采用预充电逻辑,PMOS预充电器件的尺寸可以按需要设计得较大,而时钟的设计变得更加困难,.25,12.2.2非易失性读写存储器,浮栅晶体管多了一个额外的多晶硅条插在栅和沟道之间,因而称为浮栅,Floatinggate,Source,Substrate,Gate,Drain,n,+,n,+_,p,tox,tox,器件截面图电路符号,.26,它的阈值电压是可编程的,雪崩注入,移去编程电压后电荷仍被捕获,编程形成了较高的阈值VT,由于浮栅为SiO2所包围,而SiO2是一个极好的绝缘体,所以被捕获的电荷可以在浮栅上存放许多年,即使在电源电压被移去之后也是如此,这就是易失性存储的机理,.27,可擦除可编程只读存储器(EPROM),优点结构简单、密度极高、可以低成本来生产大容量存储器缺点擦除过程慢、有限的耐久性、编程过程功耗很大擦除过程必须在“系统外”进行,.28,电擦除可编程只读存储器(EEPROM),.29,快闪电擦除可编程只读存储器(Flash),应用最普遍的非易失性存储器结构是EPROM和EEPROM方法的组合一次擦除许多存储单元Flash概念的来源,.30,NORFlash存储器的基本操作,A.擦除操作,.31,NORFlash存储器的基本操作,B.写操作,.32,NORFlash存储器的基本操作,C.读操作,.33,非易失性存储器的新趋势,多位存储的非易失性存储器FRAMMRAM非易失性读写存储器小结,.34,12.2.3读写存储器(RAM),静态随机存取存储器(SRAM),.35,例题12.8CMOSSRAM读操作,.36,CMOSSRAM分析(读操作),.37,例题12.9CMOSSRAM写操作,.38,CMOSSRAM分析(写操作),.39,SRAM单元的性能,六管CMOSSRAM存储器单元的版图,.40,电阻负载SRAM单元(四管CMOSSRAM),.41,动态随机存取存储器(DRAM),三管动态存储单元,.42,三管动态存储单元的版图例子,.43,单管动态存储单元,.44,敏感放大器操作,读操作期间的位线电压波形,.45,采用多晶硅扩散电容作为存储节点的1TDRAM单元,A.截面图B.版图,.46,先进的1TDRAM存储单元,CellPlateSi,CapacitorInsulator,StorageNodePoly,2ndFieldOxide,RefillingPoly,SiSubstrate,Capacitordielectriclayer,Cellplate,Wordline,InsulatingLayer,Isolation,Transfergate,Storageelectrode,A.沟槽电容单元B.堆叠电容单元,.47,12.2.4按内容寻址或相联存储器(CAM),除存储数据外,它还能有效地将所有存储数据与新输入的数据进行比较,9管CAM单元,.48,例12.11相联存储器在高速缓存中的应用,.49,12.6存储器设计的实例研究,12.6.1可编程逻辑阵列,图12.74伪NMOSPLA,.50,GND,GND,VDD,AND,AND-plane,OR-plane,AND,X0,X0,X1,X1,X2,X2,VDD,OR,OR,f

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论