




已阅读5页,还剩44页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数字集成电路设计2011第1章引论,许晓琳(xu.xiaolin)合肥工业大学电子科学与应用物理学院,引论.2,课程教材,DigitalIntergratedCircuitsADesignPerspective(2ndEdition)J.M.Rabaey等著清华大学出版社影印版数字集成电路电路、系统与设计(第二版)周润德等译电子工业出版社中文版,引论.3,课程内容,基础部分数字集成电路介绍(第一章)CMOS器件(第三章、第四章)电路部分CMOS反相器(第五章)CMOS组合逻辑单元(第六章)CMOS时序逻辑单元(第七章)系统部分时序(第十章)和互连安排(第九章)算术逻辑运算单元(第十一章)存储器和可编程逻辑阵列(第十二章)设计方法学(第八章),引论.4,参考教材,CMOS超大规模集成电路设计(第三版)N.H.E.Weste等著中国电力出版社中文版,引论.5,本章重点,数字电路设计进展数字电路设计中有待解决的问题如何衡量设计质量,引论.6,1.1历史回顾,世界上已知的第一个自动计算器Babbage的DifferenceEngineI(1832)的工作部件25000个机械部件总成本为17470英镑,引论.7,ENIAC第一台完整的计算机80英尺长,8.5英尺高以及几英尺宽,并含有18000个真空管,引论.8,第一个晶体管,Bell实验室,1947,引论.9,晶体管的三位发明人:肖克利(W.Schokley)巴丁(J.Bardeen)布拉顿(W.Brattain)获得1956年Nobel物理奖,引论.10,第一个集成电路,JackKilby,德州仪器,1958,引论.11,集成电路的发明人:基尔比(JackKilby)获得2000年Nobel物理奖,引论.12,1969年,法庭判决基尔比和诺伊斯为集成电路的共同发明人,集成电路的专利权属于基尔比,集成电路内部连接技术的专利属于诺伊斯,引论.13,晶体管革命,TTL1947年:晶体管(Bardeen/BellLab)1949年:双极型晶体管(Schockley)1956年:数字逻辑门(Harris)1960年:商用IC逻辑门(Fairchild)1962年:TTL系列(Beeson/Fairchild)1974年:ECL高速系列(Masaki)1972年:I2L低功耗高密度系列(Hart),功耗/集成度双极型让位于MOS,引论.14,晶体管革命,MOS1925年:IGFET(Lilienfeld)缺乏对材料的了解和栅稳定性问题1963年:CMOS逻辑门(Wanlass)工艺复杂性1970年:PMOS计算器1970年:NMOS存储器高密度:4Kbit1972/74年:NMOS微处理器高速:Intel4004/8080,功耗NMOS让位于CMOS,引论.15,集成电路的概念,IntegratedCircuit,缩写IC通过一系列特定的加工工艺,将晶体管、二极管等有源器件、电容和电阻等无源器件,按照一定的电路互连,“集成”在一块半导体单晶片(如硅或砷化镓)上,封装在一个外壳内,执行特定电路或系统功能,引论.16,集成电路,集成电路的内部电路,引论.17,集成电路的分类,引论.18,划分集成电路规模的标准,*每块集成电路芯片中包含的元器件数目叫做集成度,引论.19,1.2数字IC设计中的问题,Electronics,April19,1965.,摩尔定律1965年,GordonMoore预言单个芯片上晶体管的数目每18到24个月翻一番。(随时间呈指数增长),引论.20,A.逻辑IC复杂程度的趋势B.存储器复杂程度的趋势图1.2逻辑IC和存储器集成复杂程度随时间发展的趋势,引论.21,图1.3微处理器晶体管数目的增长历史,引论.22,图1.421世纪初期微处理器性能的发展趋势,引论.23,A.4004微处理器B.Pentium4微处理器图1.5Intel4004(1971)和奔腾4(2000)微处理器设计方法的比较,设计方法的比较,引论.24,数字电路设计的抽象层次,抽象即在每一个设计层次上,一个复杂模块的内部细节可以被抽象化并用一个黑匣子或模型来代替。这一模型含有用来在下一层次上处理这一模块所需要的所有信息。,引论.25,例题1.1时钟对系统设计的挑战,时钟偏差,时间,3210,OutOut,(c)模拟得到的波形,3210,V,(伏特),V,(伏特),引论.26,例题1.2电源分布网络对系统设计的挑战,功能块A,功能块B,功能块A,功能块B,A.布线通过功能块B.布线绕过功能块,引论.27,1.3数字设计的质量评价,集成电路的成本功能性和稳定性性能功耗和能耗为了保证整个设计层次中定义的一致性,我们采用了从下而上的设计方法:从定义一个简单反相器基本的质量评定标准开始,并逐渐将它们扩展到如逻辑门、模块和芯片这些更为复杂的功能,引论.28,1.3.1IC的成本,固定成本(非重复性费用)与销售量无关设计所花费的时间和人工受设计复杂性、设计技术难度以及设计人员产出率的影响对于小批量产品,起主导作用可变成本(重复性费用)与产品的产量成正比直接用于制造产品的费用包括产品所用部件的成本、组装费用以及测试费用,引论.29,单个芯片,From,图1.9已完成的圆片。每个小方块代表一个芯片,引论.30,例题1.3芯片成品率假设有一个12英寸的圆片,芯片尺寸为2.5cm2,1个缺陷/cm2,=3。确定该CMOS工艺生产的成品率。本例中有252个功能可能合格的芯片,芯片成品率为16。,说明:面积小是一个数字逻辑门希望具有的特性简单化和规则化是成本要求严格的设计所具有的一个重要特性,引论.31,1.3.2功能性和稳定性,噪声在逻辑节点上不希望发生的电压和电流的变化,两条并排放置的导线之间耦合电容-其中一条导线上电压的变化会影响相邻导线上的信号耦合电感-其中一条导线上电流的变化会影响相邻导线上的信号电源线和地线上的噪声会影响该门的信号电平,说明:噪声是数字电路工程中一个主要关注的问题。如何克服所有这些干扰是高性能数字电路设计所面临的主要挑战之一。,引论.32,静态特性,一个门的稳态参数静态特性衡量了该电路对制造过程中发生偏差和噪声干扰的稳定性数字电路对逻辑(或布尔)变量进行操作x0,1把一个额定电平与每个逻辑状态相联系就可以把这个电压转变成一个离散变量:1VOHand0VOLVOH和VOL两个电平之间的差称为逻辑或信号摆幅Vsw,引论.33,电压传输特性(VTC),说明:VM在研究时序电路时特别有意义,引论.34,可接受的高电压和低电压的区域分别由VIH和VIL电平来界定,它们代表了VTC增益等于-1的点,A.电压与逻辑电平之间的关系B.VIH和VIL的定义图1.12逻辑电平映射至电压范围,说明:为了确保电路正确工作,稳态信号应当避开不确定区,引论.35,噪声容限,应当使“0”和“1”的区间越大越好,说明:为使一个数字电路能工作,噪声容限应当大于零,并且越大越好,引论.36,再生性,再生性保证一个受干扰的信号在通过若干逻辑级后逐渐收敛回到额定电平中的一个。,例题1.4再生性CMOS反相器链的模拟响应,引论.37,再生性的条件,一个门的VTC应当具有一个增益绝对值大于1的过渡区(即不确定区),该过渡区以两个有效的区域为界,合法区域的增益应当小于1,A.具有再生性的门B.不具有再生性的门,引论.38,抗噪声能力,噪声容限描述的是一个电路克服噪声源影响的能力抗噪声能力则表明系统在噪声存在的情况下正确处理和传递信号的能力噪声源与信号节点间的传递函数比1要小许多。不具备这一特性的电路则对噪声很敏感。为了研究一个门的抗噪声能力,需要规定各个噪声源的噪声指标,即分配给不同噪声源各自所允许的噪声大小对于好的抗噪声能力,信号摆幅和噪声容限必须足够大以克服固定噪声的影响对于内部噪声源的敏感性基本取决于门对噪声的抑制能力,即比例因子gj,引论.39,方向性,门必须是单向的,也就是说一个输出电平的变化不应当出现在同一电路的任何一个并未改变的输入上实际实现的门不可能具有完全的单向性措施:如何将这些变化减到最小,使它们不会影响输入信号的逻辑电平,引论.40,扇入和扇出,扇出连接到驱动门输出端的负载门的数目扇出较大时,所加负载会使驱动门的动态特性变差库单元定义最大扇出数以保证其静态和动态特性都满足规定的技术要求扇入该门输入的数目扇入较大时,门的静态和动态特性都变差,引论.41,理想数字门,在过渡区有无限大的增益门的阈值位于逻辑摆幅的中点高电平和低电平噪声容限均等于这一摆幅的一半输入和输出阻抗分别为无穷大和零,Vout,Vin,Ri=Ro=0Fanout=NMH=NML=VDD/2,引论.42,例题1.5电压传输特性一个实际的早期门结构的例子,分析:所观察到的传输特性与理想特性相差甚远,引论.43,1.3.3性能,t,Vout,Vin,输入波形,输出波形,tp=(tpHL+tpLH)/2,传播延时,t,信号斜率,Vin,Vout,图1.19传播延时、上升和下降时间的定义,引论.44,传播延时定义了一个门对输入端信号变化的响应有多快表示一个信号通过一个门时所经历的时间定义为输入和输出波形的50%翻转点之间的时间与电路工艺和拓扑连接有关,与门的I/O信号斜率有关上升时间和下降时间用来衡量单个信号波形表明了信号在不同电平之间的翻转有多快在波形的10%和90%点之间很大程度上取决于驱动门的强度以及它所承受的负载,引论.45,图1.20用于测量传播延时的环振,注意:环振是理想化的电路,其每个门的扇入和扇出都为1且寄生负载最小,而实际电路中,扇入和扇出都较大且不能忽略互连线的延时,引论.46,vout(t)=(1et/)V其中,=RC,到达50%点的时间:t=ln(2)=0.69,从10%到达90%点的时间:t=ln(9)=2.2,例题1.6一阶RC网络的传播延时数字电路常被模拟成一阶RC网络,注意:应当记住这些数字,因为它们经常被用到,引论.47,1.3.4功耗和能耗,设计电路的功耗决定了每个操作消耗多少能量以及电路耗散多少热量电源线尺寸(由峰值功耗Ppeak决定)电池寿命(由平均功耗Pav决定)封装和冷却要求等两个重要组成部分:静态和动态动态功耗由于对电容充电以及在电源和地之间有一暂时的电流通路造成的,因此正比于开关频率静态功耗由在电源和地之间的静态导电通路或由漏电流引起的一个门的传播延时和功耗有关传播延时主要是由一给定数量的能量能
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- stem课程管理制度
- 企业组织架构管理制度
- 未来教育环境下AI与线性代数课程内容的深度融合
- 企业后备培养管理制度
- 优化安全设备管理制度
- 企业日常运营管理制度
- 食品公司智能化管理制度
- 井下通防材料管理制度
- 人员分类分级管理制度
- 临时保洁工作管理制度
- 电子元器件品质协议书
- 破产拍卖协议书
- 驾校退款协议书
- 2025年中国石油套管油管市场现状分析及前景预测报告
- 《课件的责任与担当》
- 美缝合同协议书
- 2025-2030中国造纸行业市场前景趋势及竞争格局与投资研究报告
- 2025年熔化焊接与热切割作业中考试练习题(100题)附答案
- 2025年下半年广州市荔湾区招考社区居委会专职工作人员招考易考易错模拟试题(共500题)试卷后附参考答案
- 国家职业技术技能标准 6-16-02-08 天然气开采工 人社厅发202226号
- 紧缺人才培育与集成电路产业发展趋势
评论
0/150
提交评论