实验7-计数器实验_第1页
实验7-计数器实验_第2页
实验7-计数器实验_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

班级 姓名 学号 一、实验项目:计数器 二、使用集成块型号:74LS00、74LS161、74LS74.三、实验内容:1、测试74LS161十六进制计数器的逻辑功能。 CP脉冲输入端;CR异步清零端;LD同步置数端;CTT、CTP计数允许控制端;CO进位输出端。D3、D2、D1、D0数据输入端;Q3、Q2、Q1、Q0输出端;2、利用直接清零法,使用计数器74LS161和与非门74LS00构成十二进制计数器,并画出状态图。3、用预置数据法,使用计数器74LS161和与非门74LS00构成构成七进制计数器,并画出状态图。4、采用级联法, 使用两片74LS161和与非门74LS00构成二十四进制计数器,画出逻辑电路图,根据逻辑图连线。利用单脉冲输入源给CP端加入脉冲信号,观察输出Q3Q2Q1Q0端的状态变化,并画出状态图。5、用74LS74D触发器构成两位二进制异步加法计数器。 6、用74LS74D触发器构成两位二进制异步减法计数器,将左图电路中的低位触发器的Q端和高位的CP端相连接,构成减法计数器。 置数和清零的区别:清零的信号是立即产生的,比如都对于十进制来说,若采用清零法,则应该利用9的二进制,1001的下一位1010来产生脉冲信号,将输出端的第一位和第三位通过与非门得到低电平将161清零,也就是说我们利用的真正状态是10的二进制。而如果我们采用置数法,因为芯片的设计原因,在计数器进入9的二进制1001后,输出端并没有立即置数,而是保持该状态不变,直到下一个时钟脉冲的上升沿到来为止,这个1001是一个稳定的状态,我们利用它的第0位和第三位通过与非门得到低电平将161置位为0000,才能形成十进制,那

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论