




已阅读5页,还剩44页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
,简单抢答器的制作,项目目标,模拟项目效果,返回,A、B、C、D为抢答操作按钮开关。任何一个人先将某一开关按下且保持闭合状态,则与其对应的发光二极管(指示灯)被点亮,表示此人抢答成功;而紧随其后的其他开关再被按下,与其对应的发光二极管则不亮。,制作简易型四人抢答器要求:,虚拟工作室,返回,简单抢答器电路图,项目任务要求,返回,项目一知识链接部分,知识链接1逻辑代数的基本知识,知识链接2逻辑门电路的基础知识,返回,技能训练常用集成门电路的逻辑功能测试,知识拓展不同类型集成门电路的接口,返回,知识链接1逻辑代数的基本知识,什么是逻辑代数?,逻辑指事物因果关系的规律。,例如:开关闭合为1晶体管导通为1电位高为1断开为0截止为0低为0,逻辑代数中的1和0不表示数量大小,仅表示两种相反的状态。,一、逻辑变量和逻辑函数,控制楼道照明的开关电路,A,B,F,均为仅有二个取值的变量,称为逻辑变量。,真值表,其中A、B为输入变量,F为输出变量。,由上可知,开关的通、断决定了发光二极管的亮、灭,反过来也可以从发光二极管的状态推出开关的相应状态,这样的关系称为逻辑函数关系。它可用逻辑函数式(也称逻辑表达式)来描述,其一般形式为:Y=f(A、B、C、)。,返回,二、逻辑运算,1、基本逻辑运算,(1)与逻辑,只有当决定一件事的所有条件全部具备时,这个事件才会发生。,真值表,若有0出0;若全1出1,逻辑表达式Y=AB或Y=AB,与门(ANDgate),返回,在决定一事件的各条件中,只要有一个条件具备,这个事件就会发生。,逻辑表达式Y=A+B,真值表,(2)或逻辑,有1出1全0出0,逻辑符号,或门(ORgate),(3)非逻辑,真值表,当条件不具备时,事件才发生。,送1出0送0出1,非门(NOTgate)又称“反相器”,返回,(由基本逻辑运算组合而成),先与后非,先或后非,有0出1全1出0,有1出0全0出1,2、复合逻辑运算,返回,注意:异或和同或互为反函数,即,相异出1相同出0,相同出1相异出0,返回,例试对应输入信号波形分别画出下图各电路的输出波形。,解:,Y1,01100110,00110011,Y2,Y3,返回,常见的几种逻辑关系及其表示方式,返回,逻辑函数描述了某种逻辑关系。常采用真值表、逻辑函数式、卡诺图和逻辑图等表示。,1.真值表,列出输入变量的各种取值组合及其对应输出逻辑函数值的表格称真值表。,列真值表方法,(1)按n位二进制数递增的方式列出输入变量的各种取值组合。,(2)分别求出各种组合对应的输出逻辑值填入表格。,三、逻辑函数及其表示方法,返回,0,0,4个输入变量有24=16种取值组合,返回,2.逻辑函数式,(1)找出函数值(输出值)为1的项。(2)将这些项中输入变量取值为1的用原变量代替,取值为0的用反变量代替,则得到一系列与项。(3)将这些与项相加即得逻辑式。,表示输出函数和输入变量逻辑关系的表达式。又称逻辑表达式,简称逻辑式。,返回,返回,3.逻辑图,例如画的逻辑图,运算次序为先非后与再或,因此用三级电路实现之。,由逻辑符号及相应连线构成的电路图。,返回,例1.列出函数F=AB+C的真值表。解:该函数有3个输入变量,共有23=8种输入取值组合,分别将它们代入函数表达式,并进行求解,可求得相应的函数值。将输入、输出值一一对应列出,即可得到如下表所示的真值表。,返回,函数F=AB+C的真值表,课堂练习:由该真值表写出其表达式。,返回,例2.画出函数F=B+A的逻辑图,返回,四、逻辑代数的基本定律,1、基本公式,返回,大家要记住特别的“我”!,2、基本定律,返回,0,0,例证明等式A+BC=(A+B)(A+C),解:,方法一:真值表法,方法二:公式法,右式=(A+B)(A+C),用分配律展开,=AA,+AC,+BA,+BC,=A+AC+AB+BC,=A(1+C+B)+BC,=A1+BC,=A+BC,0,0,返回,知识链接2逻辑门电路的基础知识,3.逻辑门的扩展应用(用一种门构成另外一种门),2.逻辑门使用时的注意事项,本次课的主要内容:,1.逻辑门(基本、复合)的逻辑功能,返回,知识链接2逻辑门电路的基础知识,获得高、低电平的基本方法:利用半导体开关元件的导通、截止(即开、关)两种工作状态。,逻辑1和0:电子电路中用高、低电平来表示。,逻辑门电路:用以实现基本和常用逻辑运算的电子电路。简称门电路。,基本常用门电路有与门、或门、非门(反相器)、与非门、或非门、与或非门和异或门等。,返回,高电平UH:输入高电平UIH输出高电平UOH低电平UL:输入低电平UIL输出低电平UOL逻辑“0”和逻辑“1”对应的电压范围宽,因此在数字电路中,对电子元件、器件参数精度的要求及其电源的稳定度的要求比模拟电路要低。,返回,按功能特点不同分,按逻辑功能不同分,按电路结构不同分,输入端和输出端都用三极管的逻辑门电路。,用互补对称MOS管构成的逻辑门电路。,集成门电路的类型,返回,一、基本门电路,返回,二、复合门电路,返回,三、复合门电路,1、TTL门电路,Transistor-TransistorLogic,TTL门电路是晶体管晶体管逻辑电路。它主要是由NPN或PNP型晶体管组成,还有二极管、电阻、电容等元器件;主要经过光刻、氧化、扩散等工艺制成,工艺较为复杂。,(1)常用TTL门电路,返回,返回,提示:请点击图片放大观看。,特殊的“门”之一TTLOC门,逻辑表达式:,OC门主要用途:,(1)实现“线与”,(2)驱动显示,(3)电平转换,返回,特殊的“门”之二TSL门,返回,2、TTL集成门电路参数,输出高电平UOH和输出低电平UOLUOH典型值3.6V,UOL典型值0.3V。对通用的TTL与非门,UOH2.4V,UOL0.4V。,阈值电压UTH当UiUTH时,输出高电平UOH保持不变;当UiUTH后,输出很快下降为低电平UOL并保持不变。,扇出系数N0与非门带负载能力。对TTL与非门,N08。,平均传输延迟时间tpd,返回,3.TTL集成门电路使用注意事项,TTL电路(OC门、三态门除外)的输出端不允许并联使用,也不允许直接与+5V电源或地线相连。多余输入端的处理或门、或非门等,多余输入端不能悬空,只能接地。与门、与非门等,多余输入端可以做如下处理:悬空:相当于接高电平;与其他输入端并联使用:可增加电路的可靠性;直接或通过电阻(10010K)与电源相接以获得高电平输入。严禁带电操作。,返回,(1)接插集成块时,要认清定位标记,不得插反。(2)电源电压使用范围为4.5V5.5V之间,实验中要求使用Vcc5V。电源极性绝对不允许接错。(3)闲置输入端处理方法悬空,相当于正逻辑“1”。对于一般小规模集成电路的数据输入端,实验时允许悬空处理。但易受外界干扰,导致电路的逻辑功能不正常。因此,对于接有长线的输入端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输入端必须按逻辑要求接入电路,不允许悬空。,注意事项,返回,直接接电源电压VCC(也可以串入一只110K的固定电阻)或接至某一固定电压(2.4V4.5V)的电源上,或与输入端为接地的多余与非门的输出端相接。若前级驱动能力允许,可以与使用的输入端并联。(4)输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。当R680时,输入端相当于逻辑“0”;当R4.7K时,输入端相当于逻辑“1”。对于不同系列的器件,要求的阻值不同。,注意事项,返回,(5)输出端不允许并联使用(集电极开路门(OC)和三态输出门电路(3S)除外)。否则不仅会使电路逻辑功能混乱,并会导致器件损坏。(6)输出端不允许直接接地或直接接5V电源,否则将损坏器件,有时为了使后级电路获得较高的输出电平,允许输出端通过电阻R接至Vcc,一般取R35.1K。,注意事项,返回,小知识,返回,不同类型集成门电路在同一个数字电路系统中使用时,考虑门电路之间的连接问题。门电路在连接时,前者称为驱动门,后者称为负载门。驱动门必须能为负载门提供符合要求的高、低电平和足够的输入电流,具体条件是:,知识拓展不同类型集成门电路的接口,返回,1、TTL集成门电路驱动CMOS集成门电路,TTL驱动CMOS的接口电路,2、CMOS集成门电路驱动TTL集成门电路,CMOS驱动TTL的接口电路,返回,返回,内容三:项目知识目标测试,(1)逻辑变量的取值,比大。()(2)在时间上和数值上均作连续变化的电信号称为模拟信号;在时间上和数值上离散的信号叫做数字信号。()(3)在数字电路中,最基本的逻辑关系是与、或、非。()(4)具有“相异出1,相同出0”功能的逻辑门是与门。()(5)一般TTL集成电路和CMOS集成电路相比,TTL集成门电路的输入端通常不可以悬空。()(6)TTL与非门多余输入端的处理方法是接地。()(7)普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。()(8)CMOS或非门与TTL或非门的逻辑功能完全相同。(),快点来做题呀!,?,?,?,?,?,?,?,?,项目二决策、计划部分,返回,分析抢答器电路图的工作原理,训练要求,(1)测试常用集成门电路逻辑功能是否正常。(2)观察门电路对信号的控制作用。(3)用与非门构成其他逻辑功能的电路。,返回,项目二实施部分,学生测试元器件,绘制电路装配图,在面包板上进行电路安装与调试,故障排除,焊接实物图,总体要求,目标及实作条件,掌握数字电路实验装置的结构与使用方法。验证常用门电路的逻辑功能。了解常用74系列门电路的管脚排列方法。,知识与技能目标
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025草坪修剪项目政府采购与生态修复合同
- 2025叉车租赁合同协议-仓储物流设施升级改造
- 2025版商场档口租赁合同(含品牌形象维护责任)
- 2025年泰州二手房买卖合同+智能家居设备安装服务合同
- 2025版智能通风排烟系统安装与能源审计合同样本
- 2025年度智能安防系统采购意向协议书
- 2025年大学兼职教师合作开发与成果转化协议
- 2025版核能设备监造与核安全防护合同
- 2025版农业合作社股权变更与乡村振兴战略实施协议
- 2025版房地产开发企业委托反担保合同范本
- 2025办公室租赁合同简易范本下载
- 定向增发业务培训
- 2025年初级美容师理论知识复习资料试题及答案
- 餐饮店长转正汇报
- 2025年贵州省中考语文试卷(含答案与解析)
- 2025年广东省中考语文试卷(含答案解析)
- 2025年昆山校医考试题库
- 8-教育系统-安全生产治本攻坚三年行动工作方案及台账模板(2024-2026年)
- 2025年云南高考历史试卷解读及备考策略指导课件
- 2025至2030中国纤维素纳米纤维(CNF)行业项目调研及市场前景预测评估报告
- (高清版)T∕CES 243-2023 《构网型储能系统并网技术规范》
评论
0/150
提交评论