TEC-8数字逻辑实验6-1_第1页
TEC-8数字逻辑实验6-1_第2页
TEC-8数字逻辑实验6-1_第3页
TEC-8数字逻辑实验6-1_第4页
TEC-8数字逻辑实验6-1_第5页
已阅读5页,还剩19页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验六在系统编程实验,实验目的:学习使用VHDL语言设计简单组合逻辑电路。学习使用QuartusII软件。学习在系统可编程器件的下载。,1,TEC-8,VHDL设计步骤,按给定项目,写出VHDL文件(实体、结构体),调用所需库;根据所选器件锁定管脚;VHDL文件进行综合和编译;进行功能和实时仿真;,2,TEC-8,VHDL设计步骤,选择器件,适配(FitDesign),生成JEDEC文件;运行下载程序,将JEDEC文件下载到器件中;按设计接好电路,观察结果,修改完成设计。,3,TEC-8,实验六在系统编程实验,EPM7128引脚图:JTAG下载插座信号:1:TCK2:GND3:TDO4:VCC5:TMS6:NC7:NC8:NC9:TDI10:GND,4,TEC-8,实验六在系统编程实验,5,TEC-8,实验六在系统编程实验,实验所用的器件和设备EPM7128SLC84-15;TEC-8数字逻辑实验系统;UT60A数字万用表、逻辑笔;TDS1001数字存储示波器。,6,TEC-8,实验六在系统编程实验,实验内容:1.用VHDL语言设计一个3:8线译码器,下表是3:8线译码器的真值表:2.在QuartusII环境下,输入两种设计方案,并进行行编辑、连接、器件适配和下载。3.在TEC-8实验台上用万用表或逻辑笔检查设计的正确性。,7,TEC-8,实验六在系统编程实验,EPM7128管脚锁定:信号名引脚号信号方向信号意义S181in译码输入in0S280in译码输入in1S379in译码输入in2S477in译码使能,8,TEC-8,实验六在系统编程实验,EPM7128管脚锁定:信号名引脚号信号方向信号意义L044outL0的驱动信号L145outL1的驱动信号L246outL2的驱动信号L348outL3的驱动信号L449outL4的驱动信号L550outL5的驱动信号L651outL6的驱动信号L752outL8的驱动信号,9,TEC-8,实验六在系统编程实验,将扁平电缆的34芯端插到插座J6中(EPM7128左侧),将12芯端插到插座J4中(LED右下),将16芯端插到插座J8中(K15-K0上)。注意:扁平电缆进行插接或者拔出必须在关电源后进行。另外,做实验时,应将短路子DZ10短接,以使发光二极管受到控制;实验完成后,应将短路子DZ10断开。,10,TEC-8,11,3:8线译码器真值表,TEC-8,实验六在系统编程实验,实验报告要求:写出3:8线译码器的VHDL语言设计方案。写出采用硬件描述语言设计组合逻辑电路的心得体会。,12,TEC-8,实验六在系统编程实验,实验目的:学习使用VHDL语言设计简单逻辑电路。学习使用QuartusII软件。学习在系统可编程器件的编程和下载。,13,TEC-8,实验六在系统编程实验,实验所用的器件和设备EPM7128SLC84-15;TEC-8数字逻辑实验系统;UT60A数字万用表、逻辑笔;TDS1001数字存储示波器。,14,TEC-8,实验六在系统编程实验,实验内容:1.采用可编程器件,用VHDL语言设计一个8421码同步十进制计数器及其七段数码管显示系统。该计数器的时钟输入为CLK的上升沿计数。它具有同步复位输入端CLR,当CLR为低电平时,在下一个时钟的上升沿,将计数器清零。该计数器的计数顺序如表:,15,TEC-8,16,十进制计数器计数顺序表,TEC-8,七段译码器真值表,17,TEC-8,典型设计框图,18,TEC-8,实验六在系统编程实验,2.在QuartusII环境下,输入设计方案,并进行编译、连接、器件适配和下载。3.在TEC-8实验台上,使用单脉冲QD作计数器时钟,复位信号CLR#。用实验台上最右边的LG1数码管验证设计的正确性。LG1数码管段位驱动如下:LG1-D7LG1-D6LG1-D5LG1-D4LG1-D3LG1-D2LG1-D1LG1-D0.gfedcba,19,TEC-8,实验六在系统编程实验,EPM7128管脚锁定:信号名引脚号信号方向信号意义QD60inQD脉冲CLR#1in复位低电平有效LG1-D044out数码管LG1的驱动信号LG1-D145out数码管LG1的驱动信号LG1-D246out数码管LG1的驱动信号LG1-D348out数码管LG1的驱动信号LG1-D449out数码管LG1的驱动信号LG1-D550out数码管LG1的驱动信号LG1-D651out数码管LG1的驱动信号LG1-D752out数码管LG1的驱动信号,20,TEC-8,实验六在系统编程实验,用扁平电缆将EPM7128的引脚和TEC-8实验台上的对应信号进行连接。将扁平电缆的34芯端插到插座J6上(EPM7128左侧),将扁平电缆的12芯端插到插座J1上(数码管右下),将扁平电缆的6芯端插到插座J5上(时钟源中间)。控制转换开关(VGA插座左侧)设置为硬连线控制。,21,TEC-8,实验六在系统编程实验,注意:扁平电缆进行插接或者拔出必须在关电源后进行。另外,做实验时,应将短路子DZ2短接,以使数码管正极接到+5V上;实验结束后,将短路子DZ2断开。,22,TEC-8,实验六在系统编程实验,实验报告要求写出十进制计

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论