已阅读5页,还剩41页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
PCB和信号完整性byWZK,板层结构布局布线电源/地层敷铜,PCB板层结构,地层和电源层的电容模型层间距小堆叠面积大层电容越大环流越小抑制越有效,PCB板层结构层电容,地层和电源层间距引起层电容的容值变化E=2.8H=0.6mmC=0.2022nFE=9.6H=1mmC=0.4159nF,PCB板层结构层电容,PCB的介电系数影响,电源/地层间距的影响,电源/地层相邻整板EMC较大,SI性能较好层间串扰小环流环路小电源和地层在两个表层整板EMC较小,SI性能较差交互电容增大,层间串扰增大最大的环流阻抗失控,地层/信号层间距的影响,地层与信号层分别为14.4mils、7.2mils、3.6mils被干扰的近端和远端串扰强度,地层/信号层间距的影响,地层与信号层分别为14.4mils、7.2mils、3.6mils被干扰的近端和远端串扰波形,地层/信号层间距的影响,地层与信号层分别为14.4mils、7.2mils、3.6mils被干扰的近端和远端串扰波形,PCB板的堆叠与分层,双面板,此板仅能用于低速设计。EMC比较差。四层板。由以下几种叠层顺序。,第一种情况,是四层板中理想的一种情况。因为外层是地层,对EMI有屏蔽作用,同时电源层同地层也可靠得很近,使得电源内阻较小,取得最佳郊果。但当本板器件密度比较大时不能保证第一层地的完整性,这样第二层信号会变得更差;信号层相邻层间串扰增大。,PCB板的堆叠与分层,第二种情况,是常用的一种方式。因为在这种结构中,有较好的层电容效应,整个PCB的层间串扰很小。信号层能够映射了完整的平面,能够取得较好的信号完整性。在此种结构中,由于信号线层在表层,空间辐射强度增大,需加外加屏蔽壳,才能减少EMI。第三种情况,电源和地层在表层,信号完整性较好。S1层上信号线质量最好。S2次之。对EMI有屏蔽作用。但环流环路较大,器件密度大小直接影响PCB的信号质量,信号层相邻有不能避免层间干扰。总体上不如第一种板层结构,除非是对电源功率有特殊要求。,PCB板的堆叠与分层,六层板由以下几种叠层顺序。,A种情况,是常见的方式之一,S1是比较好的布线层。S2次之。注意S2S3层的层间串扰。S4层如果没有器件,就少走信号线。多一层地。,PCB板的堆叠与分层,B种情况,S2S3层信号完整性好,S2层为好的布线层,S3层次之。电源平面阻抗较好,层电容较大,利于整板EMI抑制。但S1S2和信号层相邻,有较大层间干扰,且离电源和底层较远,EMI空间辐射强度较大,需要外加屏蔽壳。C种情况,这种情况是六层板中最好的情况,S1,S2,S3都是好的布线层。电源平面阻抗较好。美中不足的是S4层离参考层远。D种情况,在六层板中,性能虽优于前三种,但布线层少于前两种。此种情况多在背板中使用。,电源布局,电源布局尽量采用星形,少用菊花链布局,减少电源的公共回路。电源的输入和输出分开布局,避免串扰主PMU芯片,Charger芯片,背光芯片,5V升压芯片需要放置屏蔽壳内供各个功能模块使用的电源芯片需要就近放置在模块电源端,注意电源走线避开射频区域电感器件不要靠近并排摆放,形成互感电容、电感摆放要靠近芯片管脚并有利于电源的单点接地。,电源布局,菊花链和星形走线,电源布局,LDO器件布局,LDO器件布局,LDO器件布局,DCDC器件布局,保持通路在Vin、Vout之间,Cin、Cout接地很短,以降低噪音和干扰;R和C的反馈成份必须保持靠近VFB反馈脚,以防噪音;大面积地直接联接2脚和Cin、Cout的负端,DCDC器件布局,SWvsL1距离4mmCoutvsL1距离4mmSW、Vin、Vout、GND的线必须粗短,高速器件布局,DDR,SDRAM,NANDFLASH靠近CPU放置,相对集中在屏蔽壳内摆放,并注意CPU的Memory出线方向,减少线长和交叉线数量。相邻层是完整地镜像屏的插座应顺着CPU出线的方向,中间的RC滤波器件尽量放在CPU侧高速器件(MCP,CPU,屏的插座)远离天线及模块如果高速器件离RF模块和天线较近(200mils以内),请将信号的过孔(尤其是SDRAM的时钟SDCLK)远离RF模块和天线,远离1/2芯片长度,如果无法避免,在背面露铜用于贴屏蔽贴.,高速器件布局,低频的最小电阻路径和高频的最小电感路径,高速器件布局,左边的是电容在芯片Pin与Via之间,环路较小,右边的是Via在powerPin与电容之间,增大了环路大小,去藕效果较差,应避免,射频模块布局,RF模块和天线不要正对主屏蔽壳的内凹角,和RF模块相邻的屏蔽壳边需要加焊。,射频模块布局,RF模块和天线周边不要有金属器件,其它金属器件影响天线的频率点,阻抗等参数,模块电源布局,模块电源旁路电容布局,PCB布线传输线,传输线要求走线线宽一致,拐线时尤其要注意,PCB布线传输线,传输线怕过孔引起的阻抗突变,信号线CLK,RGBRAMBUS总VIA不要超过4个,PCB布线传输线,传输线即使很短的桩线也会有反射,PCB布线串扰,平行走线的串扰电流走向反向电流的平行线串扰更大,PCB布线串扰,平行走线的串扰线间距和平行线长串扰强度和走线长度成正比,和间距成反比,PCB布线串扰,串扰强度和频率正比,PCB布线串扰,减少串扰措施加大线间距,减小线平行长度,必要时可以以jog方式走线;加入端接匹配可以减小或消除反射,从而减小串扰;信号层限制在高于地线平面10mil以内;在串扰较严重的两条线之间插入一条地线,可以起到隔离的作用,从而减小串扰。,PCB布线串扰,减少串扰措施信号线(CLK,audio,video,RESET,USB)用3W法则,70%的电场不互相干扰USB差分线对间距为airgapUSB的线宽W,与其他的信号线的间距为2W音频等模拟信号一般使用5W法则,用铺铜屏蔽隔离,PCB布线串扰,减少串扰措施避开噪声源电感、晶体肚子邻近表层严禁走线打过孔。CPU肚子邻近表层不要穿线。,PCB布线环流,信号线和信号回流构成电流环路,布线要遵循环流最小原则,PCB布线过孔,高速信号线换层时附近要有地孔提供回流环路整板要有地孔阵列保证整板阻抗小,回环小。,PCB布线过孔,高速信号线换层时附近要有地孔提供回流环路,PCB布线地屏蔽,对噪声敏感的电路考虑用地屏蔽,在信号层的四周布宽度大于50mail地线,地孔间距小于300mail。,PCB布线地屏蔽,电源线不要走表层,利用表层作地屏蔽。PG728D01BVPack+走在表层,1.57542GHz附近噪声很大,导致GPS信号很差,PCB布线地屏蔽,信号线不要走表层,利用表层作地屏蔽。无法避免时尽量放置屏蔽壳内malata画的74306LCD的排线,在滤波之前就出现在表层,导致辐射超标,PCB布线地屏蔽,多层PCB中,电源平面尺寸比地平面尺寸内缩相互间距地20倍。通过20-H规则,单板边缘辐射可减小80。将电源的外层用地包起来,并打上GNDVIA以减少p
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 医院建筑设计与功能布局方案
- 污水处理设施运行与维护方案
- 热力管网优化设计与施工方案
- 综合排水设施建设与改造方案
- 个人代运营合同协议
- 铝合金铸造原材料采购与管理方案
- 供水管网漏损管控与设备升级技术
- 产品使用许可协议书
- 城市供水二次加压站建设方案
- 中山市劳动合同范本
- DBJ50-T-157-2022房屋建筑和市政基础设施工程施工现场从业人员配备标准
- 2023-2024学年山东省济南市历城区六年级(上)期中数学试卷
- 隐形眼镜验配技能大赛试题
- 初中物理课堂教学质性评价研究的开题报告
- 中印边境自卫反击战
- 工器具检验检查标准详
- YY/T 0449-2018超声多普勒胎儿监护仪
- GB/T 5625.1-1985扩口式端直通管接头
- 学校心理健康排查表
- GA 844-2009防砸复合玻璃通用技术要求
- 某台资MM培训课件
评论
0/150
提交评论