cadence与非门_第1页
cadence与非门_第2页
cadence与非门_第3页
cadence与非门_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

与非门版图设计与仿真一实验目的 1.熟悉Hspice的用法以及网表的规则写法1. 熟悉cadence软件的使用以及如何利用cadence画版图2. 熟悉对版图DRC验证和lvs检查二.实验器材已安装Hspice和VWware软件的电脑,和虚拟机要有cadence软件三.实验内容1)与非门的电路仿真2)Layout的认识3)反相器Layout设计4)DRC验证5)LVS验证四.实验步骤1.写好与非门的网表如下*lab1 nand.sp.include hua05.sp.global VDD GNDM1 OUT A VDD VDD PMOS W=1.4U L=0.6UM2 OUT B VDD VDD PMOS W=1.4U L=0.6UM3 N1 A GND GND NMOS W=1.4U L=0.6UM4 OUT B N1 GND NMOS W=1.4U L=0.6UV1 VDD GND 5V2 A GND PULSE(0 5 0ns 0.5ns 0.5ns 5ns 10ns)V3 B GND PULSE(0 5 5ns 0.5ns 0.5ns 10ns 15ns).OPTIONS POST.TRAN 0.01ns 60ns.end 2在Hspice软件上仿真,看波形图是否符合3.画出反相器版图,再进行DRC验证,得到必须为没有错误如下: 3. 在linux系统里拷贝bd07.lvs和inv.gds和nand.sp到test-nand文件夹里,修改网表文件名为nand.sp,以及bd07.lvs和bd07.lpe的文件,并执行:CIWFileExportStream生成nand.gds文件5.进行lvs检查,终端代码如下:LOGLVShtvcasecir /home/icer/test-nand/nand.sp (网表的路径)%:con nand (网表中单元名)%:exit_%PDRACULA%:/g /home/icer/test-nand/bd07.lvs (LVS规则文件名)%:/f%./6.检查上述生成lvsout文件,看原理图与版图是否匹配7.进行lpe检查,生成PRENENT.DAT文件,终端代码如下:%PDRACULA%:/g /home/icer/test-nand/bd07.lpe (LVS规则文件名)%:/f%./8.在windows下将PRENET修改成SP文件,然后打开文件将PM和NM修改成NMOS和PMOS,保存9.编写HFZ.sp文件如下:* Lab1 nand.sp .include hua05.sp.include PRENET.sp.global vdd gndX1 A B OUT PRENETV1 VDD GND 5V2 A GND PULSE(0 5 0ns 0.1ns 0.1ns 5ns 10ns)V3 B GND PULSE(0 5 5ns 0.1ns 0.1ns 10ns 15ns).OPTIONS POST.TRAN 0.01ns 60ns.end10.将hua05.sp 和PRENET.sp,nand.sp 和HFZ.sp拷贝到同一个文件夹里11.用Hspice打开HFZ.sp文件,分析,看波形图如下:5. 实验总结本次实验对我受益匪浅,通过本次与非门的实验,我更加熟悉了Hspice软件和cadence软件,熟悉了利用这两个软件来制作网表,版图,以及DRC验证,lvs检查,lpe检查。实验另外了熟悉了redhat

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论