数字电路与逻辑设计第五章习题课.ppt_第1页
数字电路与逻辑设计第五章习题课.ppt_第2页
数字电路与逻辑设计第五章习题课.ppt_第3页
数字电路与逻辑设计第五章习题课.ppt_第4页
数字电路与逻辑设计第五章习题课.ppt_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1,1. 理解触发器基本概念; 2. 理解触发器的结构及工作原理; 3. 掌握触发器逻辑功能的描述; 4. 掌握触发器的典型应用。,第五章 触发器,2,复 习,1触发器有两个基本性质:(1)在一定条件下,触发器可维持在两种稳定状态(0或1状态)之一而保持不变;(2)在一定的外加信号作用下,触发器可从一个稳定状态转变到另一个稳定状态。 2描写触发器逻辑功能的方法主要有特性表、特性方程、驱动表、状态转换图和波形图(又称时序图)等。 3按照结构不同,触发器可分为: (1) 基本RS触发器,为电平触发方式。 (2) 同步触发器,为脉冲触发方式。 (3) 主从触发器,为脉冲触发方式。 (4) 边沿触发器

2、,为边沿触发方式。 4根据逻辑功能的不同,触发器可分为: (1) RS触发器 (2) JK触发器 (3) D触发器 (4) T触发器 (T触发器 ) 5同一电路结构的触发器可以做成不同的逻辑功能;同一逻辑功能的触发器可以用不同的电路结构来实现。 6利用特性方程可实现不同功能触发器间逻辑功能的相互转换。,3,类型 特性方程 逻辑功能 RS触发器 具有置0、置1、保持 J-K触发器 置0、置1、保持、计数 D触发器 置0、置1、锁存 T触发器 保持、计数 T触发器 计数,触发方式:电位触发方式、主从触发方式及边沿触发方式,4,1 在用与非门组成的基本RS触发器中,设初始状态为0,已知输入R、S的波

3、形图,画出两输出端的波形图。,5,2 画出钟控 RS 触发器的工作波形,6,3 时钟RS触发器及逻辑门组成如下时序电路,其输入CP、D端波形如图所示,设触发器初态为0,试画出触发器Q 端的输出波形。,解:时钟RS触发器S=D,R= D, 电路只有置0、置1两种逻辑动作。,7,4 已知主从JK触发器J、K的波形如图所示,画出输出Q的波形图(设初始状态为0)。,在画主从触发器的波形图时,应注意以下两点: (1)触发器的触发翻转发生在时钟脉冲的触发沿(这里是下降沿),(2)判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态。,8,5:如图给出一个维持-阻塞D触发器及一个边沿J-K触发器构成的电

4、路,图(b)是输入信号,试绘出Q1及Q2的波形。,9,Q2,10,6 已知维持阻塞D触发器的输入波形,画出输出波形图。,解:在波形图时,应注意以下两点: (1)触发器的触发翻转发生在CP的上升沿。 (2)判断触发器次态的依据是CP上升沿前一瞬间输入端D的状态。,11,7 证明下图电路具有JK触发器的功能,a,12,当CP=0时,触发器状态不变.,此时,a=Qn,=,当CP=1时,代入基本触发器的特征方程,得:,约束条件,满足,因此该电路为JK触发器.,13,8 主从JK触发器的输入端波形如图所示,试画出输出端的工作波形.,2,4,1,3,5,CP,Q主,Q,14,9、 设主从JK触发器的初始状态为0,CP、J、K信号如下 图所示,试画出触发器Q端的波形。,J,CP,K,Q,15,10、 设维持阻塞D触发器的初始状态为0,CP、D信号如 下图所示,试画出触发器Q端的波形。,16,11、电路如下图所示,设各触发器的初态为0,画 出在CP脉冲作用下Q端的波形。,17,12、电路如图所示,已知CP和X的波形,试画出Q0 和Q

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论