北邮-数电实验报告_第1页
北邮-数电实验报告_第2页
北邮-数电实验报告_第3页
北邮-数电实验报告_第4页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、北邮-数电实验报告数字电路实验报告学院 专业 班级信息与通信工程 信息工程2013211125学号2013210681姓名:袁普实验一:Quartus H原理图输入法设计与实现一:实验要求 :用逻辑门设计实现一个半加器,仿真验证其功能,并生成新 的半加器图形模块单元。 :用实验一生成的半加器模块和逻辑门设计实现一个全加器, 仿真验证其功能,并下载到实验板测试,要求用拨码开关设定输入信 号,发光二极管显示输出信号。 :用3线一8线译码器和逻辑门设计实现函数 F,仿真验证其 功能,下载到实验板测试。要求用拨码开关 设定输入信号,发光二 极管显示输出信号。二:报告内容 :实验一(2 )的原理图用两个

2、已经生成的半加器图形模块单元和一个双输入或门即可实现全加器 :仿真波形图以及分析波形图:波形分析:通过分析ab ci三个输入在8中不同组合下的输出,发 现与全加器的真值表吻合,说明实现了全加器的逻辑功能。同时看见 波形中出现了毛刺(冒险),这也与事实一致。 :故障及问题分析第一次在做全加器的时候发现找不到已经生成的半加器模块, 后 来发现是因为在建立工程时这两个项目没有建在同一个文件夹里, 在 调用的时候就找不到。后来我将全加器工程建在同一个文件夹里解决 了此问题。实验二:用 VHDL设计和实现组合逻辑电路一:实验要求 :用VHDL设计一个8421码转换为格雷码的代码转换器, 仿真验证其功能。

3、 :用VHDL设计一个4位二进制奇校验器,要求在为奇数个1时输出为1,偶数个1时输出为0,仿真验证其功能。 :用VHDL设计一个数码管译码器,仿真验证其功能,下载 到实验板测试,要求用拨码开关设定输入信号,数码管显示输出信号, 并且只使一个数码管有显示,其余为熄灭状态。二:故障及问题分析在刚开始实现让一个数码管显示的时候,我本来准备再设置6个输入和输出,通过实验板上的拨码来输入信息分别控制不同的数码 管的的开闭状态,但是后来发现这样效率很低而且实验板上的拨码开 关数量根本不够。在老师的提醒下,我最终在VHDL里直接增加了一个向量输出” 011111 ”来直接控制cat05六个管脚,从而达到 了

4、实验的要求。实验三:用 VHDL设计和实现时序逻辑电路一:实验要求 :用VHDL语言设计实现一个8421十进制计数器,要求有 高电平复位功能,仿真验证其功能。 :用VHDL语言设计实现一个分频系数为12,输出为占空比 50%方波的分频器,有高电平复位功能,仿真验证其功能。 :将(1),( 2 )和数码管译码器三个电路进行连接,仿真验 证其功能,并下载到实验板进行测试,要求第三个数码管显示数字。 二:报告内容 实验三(3)模块端口说明及模块代码模块一:div12为一个有高电平复位功能的分频系数为 12的分 屏器,其输出是一个占空比50%的方波。此模块输入连接一个时钟 输入,即可在输出端得到一个周

5、期更大的方波输出library ieee;use ieee.std logic 1164.all;use ieee.std_logic_ un sig ned.all; en tity div12 isport(clear,clk:in std_logic; clk out:out stdo gic);end div12;architecture struct of div12 issig nal temp:i nteger range 0 to 5;signal clktmp:std logic; begi nprocess(clk,clear)beg intempv=O;elsif clk

6、event and clk=1 then if(temp=5) thentemp=0;clktmp=not clktmp;elsetempv=temp+1;end if;end if;end process;clk_out=clktmp;end;模块二:cou nt10是一个有高电平复位功能的8421十进制计数器,将分频器的输出作为时钟信号接为计数器的输入,即可在输出端得到计数的下一状态的输出。library ieee;use ieee.std logic 1164.all;use ieee.std_logic_ un sig ned.all;en tity coun t10 isport(c

7、lk,clear:in stdo gic;q:out std_logic_vector(3 dow nto 0);一一end coun t10; architecture struct of coun t10 issignal q_temp:stdogic_vector(3 downto 0);begi nprocess(clk)begi n if (clkeve nt and clk=1) thenif clear=1 the nq_temp=0000;elsif q temp=1001 thenq_tempbbbbbbbbbbb=0000000; end case;end process;

8、end;连接图如下: :仿真波形图Simulation WaveformsM astel Time Bar1495 nsA CB 00B 111】Irtek-St3.G2ufStat.1 1mimmMroimimnmmwiij11 11 11 11 imm jmoimij-iwinnimmiDwroi ii i iirniJJOfflX 0QO1X 0000 X QML 100H1 X OOH 0100y 0191)0L10CLll | 1000 K 1Q0 f QO0Q giY cLiJooaf IIIIILO X iJHOOOO 玄 I1DI1DL J LUL01L J CLW0I1f 3

9、DL3DL 101U1E JL00D0 Y LlilUL X LUL01L % 1lLllLd 1制砧2曾审 S.fl ns 专耳仍 4 ue 冷 us 0 紳仍 104 us 11 5 ns L2. u.f 14 OB utL4.S ns :波形图分析 由仿真波形图可以看出,输入的时钟信号经过分频器后产生了周期为输入12倍的时钟信号,然后进行了上升沿有效的从09的10进制计数,每个计数数字都对应一个7位输出来控制数码管。同时此电路还具有同步高电平复位的功能故障及问题分析开始发现仿真之后计数器输出和数码管输出都全是0,仔细检测后发现是因为没有使用总线进行连接,使用总线后解决了问题实验四:用VH

10、DL设计与实现相关电路一:实验要求 :用VHDL实现6个数码管的串行扫描,让6个数码管显示 不同的数字,仿真并验证功能,并下载到实验板测试。 :实现数码管的滚动显示(选做)二:报告内容:实验四模块端口说明:VHDL代码library ieee;use ieee std_logic_1164 .all;use ieee .std_logic_unsigned .all;entity shumaguan isport (clk:in std_logic;control_out:out stdo gic_vector(5 downto 0); / 管脚控制seg:out std_logic_vect

11、or(6downto 0)/ 数码管显示);end shumaguan;architecture a of shumaguan is signal control:std_logic_vector(5 downto 0); signal count:integer range 0 to 5;beginp1:process(clk) /P1 实现计数功能 beginif (clkevent and clk=1) thenif count=5 then count=0; else countcontrolcontrolcontrolcontrolcontrolcontrol=111110;end

12、case;end process;control_outsegsegsegsegsegsegseg0I I I I I I I I 【 I I I I I I I I I I |_ b oi山nil JKTit)Lii 峯 limn 丫 iiimi 米 iiLiin tnmi 卡 m】lii 卑 】itnu * mtnfb m 皿茂_q.ii.ogog j( 11典叩 黑!ii】wi.戈 理|事血|後 null厂艾 giiqpW-黑 ii(m典二* “lwck :仿真波形分析通过仿真波形我们可以看出,在输入时钟的每个上升沿,由于内 部的计数器功能,使得每一个计数对应着不同的管脚控制输出, 而不 同的管脚控制信号又对应着不同的数码管显示的信号,从而达到6个数码管显示不同数字的功能,如果输入时钟的频率够大,就能实现 6个数字的同时显示。 :故障以及问题分析在进行下实验板测试的时候,我发现我下载完后总是会使得点阵 发光,而且频率高的时候小数点会亮,然而其他同学都没有遇到。我 在检查完代码与仿真后发现并没有问题,最后只有换了一个实验板, 之后结果就对了,我想可能是实验板出了问题。总结与结论本学期的数字电路实验课让我受益匪浅。它让我熟悉了 quartus这款新的软件,也让我学会了 VHDL这门新的语言,同时这门实验课让我在数字电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论