FPGA设计实验指导书(2013)_第1页
FPGA设计实验指导书(2013)_第2页
FPGA设计实验指导书(2013)_第3页
FPGA设计实验指导书(2013)_第4页
FPGA设计实验指导书(2013)_第5页
已阅读5页,还剩70页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、fpga设计实验指导书安全操作注意事项1、 接插下载电缆前,请务必关闭实验箱开关,避免损坏下载电缆或实验箱器件。2、 操作过程中应防止静电。3、 保持实验箱和电路板的表面清洁。4、 小心轻放,避免不必要的硬件损伤或者人身受伤。实验箱简介实验一 简单组合逻辑设计一、实验目的和任务 1、 熟习quartus ii软件的使用; 2、 掌握用原理图输入法和硬件描述语言(verilog hdl)两种方法来设计逻辑电路; 3、 通过电路的仿真及验证,进一步了解4选1数据选择器的功能; 二、实验内容1、用原理图输入法来设计4选1数据选择器参照按图1-1所示来编辑完成4选1数据选择器的原理图输入,其中a、b、

2、c、d 为数据输入端,sel1、sel0为控制输入端,q为4选1数据输出端。存盘仿真后,观察仿真波形,以验证数据选择器的功能。图1-1 4选1数据选择器原理图2、用verilog hdl硬件描述语言来设计4选1数据选择器 用quartusii中的文本编辑器,编辑输入4选1数据选择器源程序: module m41( a, b, c, d, sel, q); input a,b,c,d; input 1:0sel; output q; reg q; always ( sel) case(sel) 2b00: q=a; 2b01: q=b; 2b10: q=c; 2b11: q=d; endcase

3、 endmodule程序中的a、b、c、d 依然为数据输入端,sel1、sel0为控制输入端,q为4选1数据输出端。同样存盘后进行仿真,并观察仿真波形,以验证数据选择器的功能。三、实验仪器、设备及材料 电脑、eda软件、实验箱、下载电缆。四、实验原理4选1数据选择器的原理框图及真值表如图1-2及表1-1所示,sel1:0可能出现四种组合情况: 00 01 10 11,它分别对应选通四个不同的数据输入a、b、c、d,从q端输出。结合以前所学数字电路的知识,可由真值表得出利用“与非门”实现的逻辑电路,进而可用quartusii原理图输入方法,设计出该4选1数据选择器;如应用eda技术所学的veri

4、log hdl硬件描述语言来描述该电路功能,即可设计出该4选1数据选择器的源程序。dabcqsel1:0四选一电路图1-2 4选1数据选择器的原理框图五、重点、难点 本实验技术重点在于理解4选1数据选择器的功能后,用原理图输入法和硬件描述语言(verilog hdl)两种方法来设计该逻辑电路。 其难点是要仿真出4选1数据选择器的波形,然后通过观测仿真波形,来验证该数据选择器的功能。六、实验步骤(一)原理图输入法的设计步骤:(1)进入windows 操作系统,双击quartus ii图标,启动软件。1、 单击file new project wizard菜单,输入文件名路径与设计项目的名字mux

5、41,点击finish, 完成设计项目建立。点击assignment device菜单,选择器件(本设计选用cyclone 系列的ep1c12q240c8)。 2、启动菜单file new,选择block diagram/schematic file,点ok,启动原理图编辑器。画出图1-1(具体方法见后面说明)。默认存盘名为mux41,保存。(2)设计的输入1. 在原理图空白处双击,会出现元件选择对话框,在name处输入元件名,点ok完成元件放置。依次放置4个三输入端与门(and3)、1个四输入端或门(or4),2个非门(not)器件、及6个输入端(input)、1个输入端(output)在原

6、理图上;2. 添加连线到器件的管脚上 把鼠标移到元件引脚附近,则鼠标光标自动由箭头变为十字,按住鼠标右键拖动,即可画出连线, 参照图1连好相应元件的输入、输出脚。3.保存原理图单击保存按钮。原理图文件出现在红色箭头所指的地方。(3)编译点击菜单栏上红色箭头所指的工具图标,完成编译。图1-3 编译(4)仿真设计文件 编译没有错误可以进行仿真。点击 file new菜单。选择other files中的vector waveform file。画出输入波形,执行仿真命令,启动仿真并观察仿真波形,进行设计电路的功能验证。点击开始仿真 图1-4 新建波形文件的选择对话框(二)用verilog hdl语言

7、完成的设计步骤:(1)、运行quartus ii软件,先建立一个新的项目。(2)、启动file new菜单命令(如图1-5); 图1-5 新建文本文件的选择对话框(3)、选择verilog hdl file,点击ok后,键入上面“二、实验内容”中的程序。(4)、以默认文件名和路径保存。(5)参照原理图输入设计进行仿真,并观察仿真波形,以验证所设计电路的功能。七、实验报告要求1. 对于原理图设计要求有设计过程。2. 详细论述实验步骤。3. 给出原理图输入法和verilog hdl语言设计两种方法的仿真波形。八、实验注意事项1. 使用原理图设计时,其文件名mux41.gdf要与仿真的波形文件名mu

8、x41.vwf相同,只是文件的后缀不同;使用verilog hdl语言设计时,其文件名(m4_1.v)要与模块名module m4_1( a, b, c, d, sel, q);相同,且仿真的波形文件名m4_1.vwf也要相同。2. 用原理图输入法和verilog hdl语言两种方法所做的设计,一定要建两个不同的工程,最好放在不同的目录中,且目录名不要出现中文字符。3.在waveform editor仿真时,应先在菜单选项的edit/ grid size中所弹出的对话框中将grid size:改为1.0us;并菜单选项的edit/ end time中所弹出的对话框中将grid size改为10

9、0.0us,以方便观察、理解仿真得到的波形。九、思考题 1. 如何用设计好的4选1数据选择器,来实现8选1数据选择器的设计(用原理图输入法来设计),试给出设计与仿真的结果。 2.谈谈使用原理图输入法和verilog hdl语言设计两种方法的优劣心得。实验二 组合逻辑电路设计一、实验目的1、继续学习verilog hdl基本语法;2、巩固quartus ii环境下的verilog hdl编程设计的基础二、主要仪器设备eda实验系统1台pc机三、实验内容1、设计一个四线至二线编码器,其真值表如下:表2.1 四线至二线编码器的真值表2、 设计一个2位信号的比较器,该比较器的电路符号如图2.1所示。图

10、2.1 比较器电路符号引脚说明:a、b皆为二位信号;clk为时钟脉冲输入;rst为清除控制信号。agtb:当ab时,其值为1,否则为0;aeqb:当a=b时,其值为1,否则为0;altb:当ab时,其值为1,否则为0;3、设计一个八位全加器。四、实验报告根据以上实验内容写出实验报告,包括程序设计,软件编译,管脚分配,硬件测试结果等内容。实验三 一般计数器的设计及modelsim 仿真测试一、实验目的1、掌握一般计数器的设计方法;2、了解modelsim 仿真测试方法。二、主要仪器设备eda实验系统1台pc机三、实验内容1、设计一个8421bcd十进制计数器,并将计数结果在led或数码管上显示。

11、2、利用modelsiml工具进行仿真测试。四、modelsim仿真步骤见参考资料modelsim操作简介五、实验报告根据以上实验内容写出实验报告,包括程序设计,软件编译,仿真结果及分析,硬件测试等内容。实验四 时序逻辑电路设计一、实验目的理解触发器和计数器的概念,掌握时序器件的verilog hdl语言程序设计的方法二、主要仪器设备eda实验系统1台pc机三、实验内容设计以下内容:1、 基本的d触发器;2、 同步复位的d触发器;3、 异步复位的d触发器;4、 同步置位/复位的d触发器;5、 设计一个简单的加法或减法计数器,并用led或数码管显示四、实验报告根据以上实验内容写出实验报告,包括程

12、序设计,管脚分配,用示波器观察d触发器波型;计数器用led或数码管显示,并提交其仿真结果及分析。 实验五 有限状态机(fsm)的设计一、实验目的1、了解fsm的应用范围和两种类型的不同特点;2、掌握fsm的电路结构和设计要点。二、主要仪器设备eda实验系统一台三、实验原理fsm适合于设计数字系统的控制模块。用verilog hdl的case/if-else等语句能很好地描述基于状态机的设计。状态机可以认为是组合逻辑和时序逻辑的特殊组合。时序逻辑部分用于存贮状态,组合电路用于状态译码和产生输出信号。状态机的下一个状态不仅与输入信号有关,还与状态寄存器当前所处的状态有关。状态机分为mealy和mo

13、ore两种类型,前者的输出只是当前状态的函数,也就是状态的转换与输入信号无关,后者的输出则是当前状态和当前输入的函数,即状态的转换与输入信号有关。状态机的表示方法:状态图、状态表和流程图。四、实验内容检测一个5位二进制序列“10010”五、实验报告根据以上实验内容写出实验报告,包括程序设计,软件编译,仿真结果及分析,硬件测试等内容。实验六 基于模块多层次引用的结构化电路设计一、实验目的1、了解复杂电路与系统的“top-down”设计思想;2、掌握简单多层次电路的描述方法。二、主要仪器设备eda/sopc实验系统1台三、实验原理1、多层次结构电路的设计1、复杂数字系统可采用“top-down”的

14、方法进行设计:首先把系统分为几个模块,每个模块在分为几个子模块,依次类推,知道易于实现为止。这种“top-down”的方法能够把复杂的设计分为许多简单的设计来实现,同时也适合于多人进行合作开发。多层次结构电路的描述既可以采用文本方式,也可以采用图形和文本混合设计的方式。被调用模块的指定方式:1)文件复制方式;2)使用include语句;3)库管理方式。2、设计实例分析这个实例的功能是将并行数据转化为串行数据送交外部电路编码,并将解码后得到的串行数据转化为并行数据交由cpu处理。显而易见,这实际上是两个独立的逻辑功能,分别设计为独立的模块,然后再合并为一个模块显得目的明确、层次清晰。模块源代码/

15、 - p_to_s.v -modulep_to_s(d_in,t0,data,send,esc,add_100);output d_in,t0; / d_in是串行输出,t0是移位时钟并给 / cpu中断,以确定何时给出下个数据。input7:0 data; /并行输入的数据。input send,esc,add_100; /send、esc共同决定是否进行并到串 /的数据转化。add_100决定何时置数。wire d_in,t0;reg7:0 data_q,data_q_buf;assign t0 = ! (send & esc); /形成移位时钟。.assign d_in = data_q

16、7; /给出串行数据。always (posedge t0 or negedge add_100) /add_100下沿置数,t0上沿移位。 begin if(!add_100) data_q = data; else begin data_q_buf = data_q1; /data_q_buf作为中介,以令综合器 data_q = data_q_buf; /能辨明。 end endendmodule在p_to_s.v中,由于移位运算虽然可综合,但是不是简单的rtl级描述,直接用data_q=data_q1的写法在综合时会令综合器产生误解。另外,在该设计中,由于时钟t0的频率较低,所以没有象

17、以往那样采用低电平置数,而是采用add_100的下降沿置数。/- s_to_p.v -module s_to_p(t1, data, d_out,dsc,take,add_101); output t1; /给cpu中断,以确定cpu何时取转化 /得到的并行数据。 output 7:0 data; input d_out, dsc, take, add_101; /d_out提供输入串行数据。dsc、take /共同决定何时取数。 wire 7:0 data; wire t1,clk2; reg 7:0 data_latch, data_latch_buf; assign clk2 = dsc

18、 & take ; /提供移位时钟。 assign t1 = !clk2; assign data = (!add_101) ? data_latch : 8bz; always (posedge clk2) begin data_latch_buf = data_latch 1; /data_latch_buf作缓冲 data_latch = data_latch_buf; /,以令综合器能辩明。 data_latch0 = d_out; endendmodule将上面的两个模块合并起来的sys.v的源代码:/- sys.v -include ./p_to_s.vinclude ./s_to

19、_p.vmodule sys(d_in,t0,t1, data, d_out,send,esc,dsc,take,add_100,add_101); input d_out,send,esc,dsc,take,add_100,add_101; inout 7:0 data; output d_in,t0,t1; p_to_s p_to_s(.d_in(d_in),.t0(t0),.data(data),.send(send),.esc(esc),.add_100(add_100); s_to_p s_to_p(.t1(t1),.data(data),.d_out(d_out),.dsc(dsc

20、),.take(take),.add_101(add_101); endmodule四、实验内容完成实验原理中的所有步骤,并用modelsim进行仿真五、实验报告根据以上实验内容写出实验报告,包括仿真结果及分析、硬件实现、硬件测试等内容。实验七 交通灯设计一、实验目的综合运用verilog hdl语言进行时序设计二、主要仪器设备eda实验系统1台pc机三、实验内容编写时序控制程序,实现东西、南北向的交通灯计数并亮灯的程序。东西、南北方向红灯、绿灯亮的时间各为30秒,黄灯亮时间为3秒;表7.1 交通灯控制器的状态转换表四、实验报告根据以上实验内容写出实验方案,包括程序设计,软件编译,仿真结果及分

21、析,硬件测试等内容。选做实验一 秒表的设计一、实验目的1、实现fpga对四位动态数码管的控制;2、熟悉模块化编程的操作流程二、主要仪器设备eda/sopc实验系统1台三、实验要求1、秒表的最小计时单位为0.1秒;2、设计的秒表能够实现暂停和继续计时的功能。五、实验报告根据以上实验内容写出实验报告,包括程序设计,软件编译,仿真结果及分析,硬件测试等内容。选做实验二 出租车计费器设计一、实验目的1了解出租车计费器的工作原理。2学会用verilog hdl 语言编写正确的七段码管显示程序。3掌握用verilog hdl编写复杂功能模块。4掌握电机测速、显示电器、计数电路的设计方法。5熟悉状态机在数字

22、系统设计中的应用二、主要仪器设备eda/sopc实验系统1台三、实验原理出租车计费器一般都是按公里计费,通常是起步价xx 元(xx 元可以行走2 公里),然后再是xx 元/公里。所以要完成一个出租车计费器,就要有两个计数单位,一个用来计公里,另外一个用来计费用。通常在出租车的轮子上都有传感器,用来记录车轮转动的圈数,而车轮子的周长是固定的,所以知道了圈数自然也就知道了里程。在这个实验中,就要模拟出租车计费器的工作过程,用直流电机模拟出租车轮子,通过传感器,可以得到电机每转一周输出一个脉冲波形。结果的显示用8 个七段码管,前四个显示里程,后四个显示费用。在设计verilog 程序时,首先在复位信

23、号的作用下将所有用到的寄存器进行清零,然后开始设定到起步价记录状态,在此状态时,在起步价规定的里程里都一直显示起步价,直到路程超过起步价规定的里程时,系统转移到每公里计费状态,此时每增加一公里,计费器增加相应的费用。为了便于显示,在编写过程中的数据用bcd 码来显示,这样就不存在数据格式转换的问题。比如表示一个三位数,那么就分别用四位二进制码来表示,当个位数字累加大于9时,将其清零,同时十位数字加1,依此类推。四、实验内容本实验要完成的任务就是设计一个简单的出租车计费器,要求是起步价3 元,准行1 公里,以后1 元/公里。显示部分的七段码管扫描时钟选择时钟模块的1khz,电机模块的跳线选择gn

24、d 端,这样通过旋钮电机模块的电位器,即可达到控制电机转速的目的。另外用按键模块的s1 来作为整个系统的复位按钮,每复位一次,计费器从头开始计费。直流电机用来模拟出租车的车轮子,没转动一圈认为是行走1 米,所以每旋转1000 圈,认为车子前进1 公里。系统设计是需要检测电机的转动情况,每转一周,计米计数器增加1。七段码管显示要求为前4 个显示里程,后3 个显示费用。五、实验报告根据以上实验内容写出实验报告,包括程序设计,软件编译,仿真结果及分析,硬件测试等内容。选做实验三 频率计的设计一、实验目的1 了解频率计的工作原理。2 体会fpga 在数字系统设计方面的灵活性。3 掌握verilog h

25、dl 在测量模块设计方面的技巧。二、主要仪器设备eda/sopc实验系统1台、信号源1台三、实验原理所谓频率就是周期性信号在单位时间(1s)内变化的次数。若在一定时间间隔t(也称闸门时间)内测得这个周期性信号的重复变化次数为n,则其频率可表示为fn/t由上面的表示式可以看到,若时间间隔t 取1s,则fn,但是这种频率计仅能测出频率大于或者等于1hz 的情况,且频率越高,精度也越高。实际应用中,频率计的闸门时间十个可变量,当频率小于1hz 是,闸门时间就要适当放大。本实验中为了简化实验代码,闸门时间固定为1s,闸门信号是一个0.5hz 的方波,在闸门有效(高电平)期间,对输入的脉冲进行计数,在闸

26、门信号的下降沿时刻,所存当前的计数值,并且清零所有的频率计数器。由于闸门时间是1s(0.5hz 方波),所以显示的频率是1s 钟更新一次,且显示的内容是闸门下降沿时锁存的值。在设计频率计的时候,八个七段码管最多可以显示99,999,999hz,因此在设计时候用八个4 位二进制码(bcd 码)来表示,另外还必须有同样的八个4 位二进制码来对输入的频率进行计数,在闸门下降沿的时候,将后者的值锁存到前者的8 个寄存器中。另外为了读数方便,在显示时需要进行判断,假如频率的值小于1khz 并且大于100hz,那么只显示三位有效值,其他高位全部不显示。四、实验内容本实验要完成的任务就是设计一个频率计,系统

27、时钟选择实验箱时钟模模块的1khz 时钟,闸门时间为1s(0.5hz,需要对系统时钟进行2000 分频),在闸门为高电平期间,对输入的频率进行计数,当闸门变低的时候,记录当前的频率值,并将频率计数器清零,频率的显示每过2 秒刷新一次。频率计的输入从实验箱的观察模块的探针输入。五、实验报告根据以上实验内容写出实验报告,包括程序设计,软件编译,仿真结果及分析,硬件测试等内容。附 录fpga接口对照表复位信号信号名称对应fpga引脚reset240串行接口(rs-232)信号名称对应fpga引脚rxd1195txd1128rxd2223txd2222vga接口信号名称对应fpga引脚r219g218

28、b217hs216vs215ps/2接口信号名称对应fpga引脚clock214data213usb接口模块信号名称对应fpga引脚db0228db1233db2234db3235db4236db5237db6238db7239a0227wr224rd225cs208int207suspend206lcd显示模块信号名称对应fpga引脚db0228db1233db2234db3235db4236db5237db6238db7239c/d227wr224rd225cs226以太网接口模块信号名称对应fpga引脚sa096/38sa195sa294sa393sa488sa587sa686sa785

29、sa884sa983sd098sd1100sd241sd3104sd4106sd5108sd6114sd7116sd899sd9101sd1047sd11105sd12107sd13113sd14115sd15117rd82wr23aen79int39reset21led显示模块信号名称对应fpga引脚d1_198d1_299d1_3100d1_4101d1_541d1_647d1_7104d1_8105d2_1106d2_2107d2_3108d2_4113d2_5114d2_6115d2_7116d2_8117拨档开关信号名称对应fpga引脚k1153k257k356k455k554k65

30、3k750k849按键模块信号名称对应fpga引脚s166s265s364s463s562s661s760s859键盘阵列模块信号名称对应fpga引脚row066row165row264row363col062col161col260col359七段码显示模块信号名称对应fpga引脚a219b218c214d213e217f216g215dp42sel043sel144sel245交通灯显示模块信号名称对应fpga引脚r120y119g118r217y216g215高速da和高速ad模块信号名称对应fpga引脚db03db14db25db36db47db58db611db712ad_clk1a

31、d_oe2da_clk13存储器模块信号名称对应fpga引脚a0187a1186a2185a3184a4183a5170a6169a7168a8167a9166a10132a11196a12197a1358a14126a15200a16201a17131a18188a18203a20202db0181db1180db2179db3178db4177db5176db6175db7174db8143db9141db10140db11139db12138db13137db14136db15135db16118db17119db18120db19121db20122db21123db22124db23

32、125db24165db25164db26163db27162db28161db29160db30159db31158sram_rd194sram_wr173sram_be0134sram_be1133sram_be2156sram_be3144sram_cs182flash_rd127flash_wr193flash_cs206音频codec模块信号名称对应fpga引脚sdin77sclk78cs76bclk75din74lrcin73lrcout67dout68时钟源模块信号名称对应fpga引脚clock28扬声器模块信号名称对应fpga引脚sperker46直流电机模块信号名称对应fpg

33、a引脚pwm14speed29输入输出探测模块信号名称对应fpga引脚input152output48原文已完。下文为附加文档,如不需要,下载后可以编辑删除,谢谢!施工组织设计本施工组织设计是本着“一流的质量、一流的工期、科学管理”来进行编制的。编制时,我公司技术发展部、质检科以及项目部经过精心研究、合理组织、充分利用先进工艺,特制定本施工组织设计。一、 工程概况:西夏建材城生活区27#、30#住宅楼位于银川市新市区,橡胶厂对面。本工程由宁夏燕宝房地产开发有限公司开发,银川市规划建筑设计院设计。本工程耐火等级二级,屋面防水等级三级,地震防烈度为8度,设计使用年限50年。本工程建筑面积:27#楼

34、3824.75m2;30#楼3824.75 m2。室内地坪0.00以绝对标高1110.5 m为准,总长27#楼47.28m;30#楼47.28 m。总宽27#楼14.26m;30#楼14.26 m。设计室外地坪至檐口高度18.6 00m,呈长方形布置,东西向,三个单元。本工程设计屋面为坡屋面防水采用防水涂料。外墙水泥砂浆抹面,外刷浅灰色墙漆。内墙面除卫生间200300瓷砖,高到顶外,其余均水泥砂桨罩面,刮二遍腻子;楼梯间内墙采用50厚胶粉聚苯颗粒保温。地面除卫生间200200防滑地砖,楼梯间50厚细石砼1:1水泥砂浆压光外,其余均采用50厚豆石砼毛地面。楼梯间单元门采用楼宇对讲门,卧室门、卫生

35、间门采用木门,进户门采用保温防盗门。本工程窗均采用塑钢单框双玻窗,开启窗均加纱扇。本工程设计为节能型住宅,外墙均贴保温板。本工程设计为砖混结构,共六层。基础采用c30钢筋砼条形基础,上砌mu30毛石基础,砂浆采用m10水泥砂浆。一、二、三、四层墙体采用m10混合砂浆砌筑mu15多孔砖;五层以上采用m7.5混合砂浆砌筑mu15多孔砖。本工程结构中使用主要材料:钢材:i级钢,ii级钢;砼:基础垫层c10,基础底板、地圈梁、基础构造柱均采用c30,其余均c20。本工程设计给水管采用ppr塑料管,热熔连接;排水管采用upvc硬聚氯乙烯管,粘接;给水管道安装除立管及安装ic卡水表的管段明设计外,其余均暗

36、设。本工程设计采暖为钢制高频焊翅片管散热器。本工程设计照明电源采用bv2.5铜芯线,插座电源等采用bv4铜芯线;除客厅为吸顶灯外,其余均采用座灯。二、 施工部署及进度计划1、工期安排本工程合同计划开工日期:2004年8月21日,竣工日期:2005年7月10日,合同工期315天。计划2004年9月15日前完成基础工程,2004年12月30日完成主体结构工程,2005年6月20日完成装修工种,安装工程穿插进行,于2005年7月1日前完成。具体进度计划详见附图1(施工进度计划)。2、施工顺序基础工程工程定位线(验线)挖坑钎探(验坑)砂砾垫层的施工基础砼垫层刷环保沥青 基础放线(预检)砼条形基础刷环保

37、沥青 毛石基础的砌筑构造柱砼地圈梁地沟回填工。结构工程结构定位放线(预检)构造柱钢筋绑扎、定位(隐检)砖墙砌筑(50cm线找平、预检)柱梁、顶板支模(预检)梁板钢筋绑扎(隐检、开盘申请)砼浇筑下一层结构定位放线重复上述施工工序直至顶。内装修工程门窗框安装室内墙面抹灰楼地面门窗安装、油漆五金安装、内部清理通水通电、竣工。外装修工程外装修工程遵循先上后下原则,屋面工程(包括烟道、透气孔、压顶、找平层)结束后,进行大面积装饰,塑钢门窗在装修中逐步插入。三、 施工准备1、 现场道路本工程北靠北京西路,南临规划道路,交通较为方便。场内道路采用级配砂石铺垫,压路机压。2、 机械准备设2台搅拌机,2台水泵。

38、现场设钢筋切断机1台,调直机1台,电焊机2台,1台对焊机。现场设木工锯,木工刨各1台。回填期间设打夯机2台。现场设塔吊2台。3、施工用电施工用电已由建设单位引入现场;根据工程特点,设总配电箱1个,塔吊、搅抖站、搅拌机、切断机、调直机、对焊机、木工棚、楼层用电、生活区各配置配电箱1个;电源均采用三相五线制;各分支均采用钢管埋地;各种机械均设置接零、接地保护。具体配电箱位置详见总施工平面图。3、 施工用水施工用水采用深井水自来水,并砌筑一蓄水池进行蓄水。楼层用水采用钢管焊接给水管,每层留一出水口;给水管不置蓄水池内,由潜水泵进行送水。4、 生活用水生活用水采用自来水。5、 劳动力安排结构期间:瓦工

39、40人;钢筋工15人;木工15人;放线工2人;材料1人;机工4人;电工2人;水暖工2人;架子工8人;电焊工2人;壮工20人。装修期间抹灰工60人;木工4人;油工8人;电工6人;水暖工10人。四、主要施工方法1、施工测量放线施工测量基本要求a、西夏建材城生活区17#、30#住宅楼定位依据:西夏建材城生活区工程总体规划图,北京路、规划道路永久性定位b、根据工程特点及建筑工程施工测量规程dbi012195,4、3、2条,此工程设置精度等级为二级,测角中误差12,边长相对误差1/15000。c、根据施工组织设计中进度控制测量工作进度,明确对工程服务,对工程进度负责的工作目的。工程定位a、根据工程特点,

40、平面布置和定位原则,设置一横一纵两条主控线即27#楼:(a)轴线和(1)轴线;30#楼:(a)轴线和(1)轴线。根据主轴线设置两条次轴线即27#楼:(h)轴线和(27)轴线;30#楼:(h)轴线和(27)轴线。 b、主、次控轴线定位时均布置引桩,引桩采用木桩,后砌一水泥砂浆砖墩;并将轴线标注在四周永久性建筑物或构造物上,施测完成后报建设单位、监理单位确认后另以妥善保护。c、控轴线沿结构逐层弹在墙上,用以控制楼层定位。d、水准点:建设单位给定准点,建筑物0.00相当于绝对标高1110.500m。基础测量a、在开挖前,基坑根据平面布置,轴线控制桩为基准定出基坑长、宽度,作为拉小线的依据;根据结构要

41、求,条基外侧1100mm为砂砾垫层边,考虑放坡,撒上白灰线,进行开挖。b、在垫层上进行基础定位放线前,以建筑物平面控制线为准,校测建筑物轴线控制桩无误后,再用经纬仪以正倒镜挑直法直接投测各轴线。c、标高由水准点引测至坑底。结构施工测量a、首层放线验收后,主控轴一引至外墙立面上,作为以上务层主轴线竖身高以测的基准。b、施工层放线时,应在结构平面上校投测轴线,闭合后再测设细部尺寸和边线。c、标高竖向传递设置3个标高点,以其平均点引测水平线折平时,尽量将水准仪安置在测点范围内中心位置,进行测设。2、基坑开挖本工种设计地基换工,夯填砂砾垫层1100mm;根据此特点,采用机械大开挖,留200mm厚进行挖

42、工、铲平。开挖时,根据现场实际土质,按规范要求1:0.33放坡,反铲挖掘机挖土。开挖出的土,根据现场实际情况,尽量留足需用的好土,多余土方挖出,避免二次搬运。人工开挖时,由技术员抄平好水平控制小木桩,用方铲铲平。挖掘机挖土应该从上而下施工,禁止采用挖空底脚的操作方法。机械挖土,先发出信号,挖土的时候,挖掘机操作范围内,不许进行其他工作,装土的时候,任何人都不能停留在装土车上。3、砌筑工程材料砖:mu15多孔砖,毛石基础采用mu30毛石。砂浆:0.00以下采用m10水泥砂浆,一、二、三、四层采用m10混合砂浆,五层以上采用m7.5混合砂浆。砌筑要求a、开工前由工长对所管辖班组下发技术交底。b、砌

43、筑前应提前浇水湿润砖块,水率保持在1015。c、砌筑采用满铺满挤“三一砌筑法“,要求灰浆饱满,灰缝812mm。d、外墙转角处应同时砌筑,内外墙交接处必须留斜槎,槎子长度不小于墙体高度的2/3,槎子必须平直、通顺。e、隔墙与墙不同时砌筑又不留成斜槎时可于墙中引出阳槎或在墙的灰缝中预埋拉结筋,每道不少于2根。f、接槎时必须将表面清理干净,浇水湿润,填实砂浆,保持灰缝平直。g、砖墙按图纸要求每50mm设置26钢筋与构造柱拉结,具体要求见结构总说明。h、施工时需留置临时洞口,其侧边离交接处的墙面不少于500mm,顶部设边梁。4、钢筋工程凡进场钢筋须具备材质证明,原材料须取样试验,经复试合格后方可使用。

44、钢筋绑扎前应仔细对照图纸进行翻样,根据翻样配料,施工前由工长对所管辖班组下发技术交底,准备施工工具,做好施工的准备工作。板中受力钢筋搭接,i级钢30d,ii级钢40d,搭接位置:上部钢筋在跨中1/3范围内,下部钢筋在支座1/3范围内。钢筋保护层:基础40mm,柱、梁30mm,板20mm。保护层采用50mm50mm的水泥砂浆块。板上部钢筋用马凳按梅花状支起。所有钢筋绑扎,须填写隐检记录,质评资料及目检记录,验收合格后方可进行下道工序。5、砼工程水泥进场后须做复试,经复试合格后由试验室下达配合比。施工中严格掌握各种材料的用量,并在搅拌机前进行标识,注明每立方米、每盘用量。同时搅拌时,须车车进磅,做

45、好记录。 浇筑前,对模板内杂物及油污、泥土清理干净。投料顺序:石子水泥砂子。本工程均采用插入式振捣器,一次浇筑厚度不宜超过振捣器作用部分长度的1.25倍,捣实砼的移动间距不宜大于振捣器作用半径的1.5倍。砼浇筑后1昼夜浇水养护,养护期不少于7d,砼强度未达到1.2mpa之前不得上人作业。6、模板工程本工程模板采用钢木混合模板。模板支搭的标高、截面尺寸、平整度、垂直度应达到质量验收标准,以满足其钢度,稳定性要求。模板支撑应牢固可靠,安装进程中须有防倾覆的临时固定措施。本工程选用851脱模剂,每拆除一次模板经清理后涂刷脱模剂,再重新组装,以保证砼的外观质量。6、 架子工程本工程采用双排架子防护,外

46、设立杆距墙2m,里皮距墙50cm,立杆间距1.5m,顺水间距1.2m,间距不大于1m。 架子底部夯实,垫木板,绑扫地杆。为加强架子的稳定性,每七根立杆间设十字盖,斜杆与地面夹角60o。为防止脚平架外倾,与结构采用钢性拉接,拉接点间距附和“垂四平六“的原则。外防护架用闭目式安全网进行封闭,两平网塔接和网下口必须绑孔紧密。结构架子高出作业层1m,每步架子满铺脚手板,要求严密牢固并严禁探头板。7、 装饰工程装饰工程施工前,要组织质监部门、建设、设计、施工单位四方参加的主体结构工程核验收,对已完全体分部工程进行全面检查、发现问题及时处理,清除隐患,并做好装饰前材料、机具及技术准备工作。1、根据预算所需

47、材料数量,提出材料进场日期,在不影响施工用料的原则下,尽量减少施工用地,按照供料计划分期分批组织材料进场。2、将墙面找方垂直线,清理基层,然后冲筋,按照图纸要求,分层找平垂直,阴阳角度方正,然后拉线作灰饼。底子灰应粘结牢固,并用刮杠刮平,木抹子抹平。3、罩面应均匀一致,并应在终凝前刮平压光,上三遍灰抹子。4、油漆、涂料施工:油漆工程施工时,施工环境应清洁干净,待抹灰、楼地面工程全部完工后方可施工,油漆涂刷前被涂物的表面必须干燥、清洁,刷漆时要多刷多理不流坠,达到薄厚均匀,色调一致,表面光亮。墙面涂料基层要求现整,对缝隙微小孔洞,要用腻子找平,并用砂纸磨平。为了使颜色一致,应使用同一配合比的涂料

48、,使用时涂料搅匀,方可涂刷,接槎外留在阴阳角外必须保证涂层均匀一致表面不显刷纹。8、 楼地面工程楼地面工程只作50厚豆石砼垫层。做垫层必须先冲筋后做垫层,其平整度要控制在4mm以内,加强养护45天后,才能进行上层施工。10、层面工程1、屋面保温层及找平层必须符合设计要求,防水采用防水卷材。2、做水泥砂浆找平层表面应平整压光,屋面与女儿墙交接处抹成r150mm圆角。3、本工程屋面材料防水,专业性强,为保证质量,我们请专业人员作防水层。4、原材料在使用前经化验合格后才能使用,不合格材料严禁使用。11、水、暖、电安装工程管道安装应选用合格的产品,并按设计放线,坡度值及坡向应符合图纸和规范要求。水、暖

49、安装前做单项试压,完毕后做通、闭水后试验和打压试验,卫生间闭水试验不少于24小时。电预埋管路宜沿最近线路敷设,应尽量减少弯曲,用线管的弯曲丝接套丝,折扁裂缝焊接,管口应套丝用堵头堵塞。油漆防腐等均符合图纸各施工规范及质量评定标准。 灯具、插座、开关等器具安装,其标高位置应符合设计要求,表面应平直洁净方正。灯具、插座、开关等器具必须选用合格产品,不合格产品严禁使用。做好各种绝缘接地电阻的测试和系统调整记录,检查配线的组序一定要符合设计要求。五、预防质量通病之措施本工程按优质工程进行管理与控制,其优质工程的目标体系与创优质工程的保证措施在本工程施工组织设计中做了详述。本措施不再述。创优质工程除对各分部、分项、工序工程施工中,精心操作,一丝不苟、高标准严要求作业外,关键是防止质量通病。为此,提出防止通病的作业措施如下:1、砖墙砌体组砌方法:、组砌方法:一顺一丁组砌,由于这种方法有较多的丁砖,加强了在墙体厚度方向的连结,砌体的抗压强度要高一些。、重视砖砌体水平灰缝的厚度不均与砂浆饱满度:、水平灰缝不匀:规范规定砖砌体水平灰缝厚度与竖向灰缝宽度一般为10mm,但不应小于8mm,也不应小于12mm。砂浆的作用:一是铺平砖的砌筑表面,二是将块体

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论