计算机组成原理复习题_第1页
计算机组成原理复习题_第2页
计算机组成原理复习题_第3页
计算机组成原理复习题_第4页
计算机组成原理复习题_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、计算机组成原理复习题要点MCU + NPECS 的硬件是电子器件等构成的,它包括 运算器、存储器、控制器、输入设备、输出设备 。其中运算器和存 储器称为 CPU(MPU/uP) ,CPU 和内存储器称为主机。冯诺依曼型计算机采用了存储程序方案,这是计算机自 动化工作的关键。计算机的软件是计算机系统结构的重要组成部分。 计算机软件一般分为系统软件和应用程序软件两大类。 系 统软件是指为了方便用户和发挥计算机的效率,向用户提供的一系列软件,它包括操作系统、语言类程序、各种 服务性程序和数据库管理系统等,系统软件的作用是对计算机系统进行管理、调度、监控和维护。应用软件是为 了解决科学计算或信息处理等

2、而编制的程序,是计算机厂家或用户自己开发的程序。计算机系统是一个由硬件、软件组成的多级层次结构,它通常由硬联逻辑、微程序机器级、实际机器级、操 作系统虚拟机、汇编语言虚拟机、应用语言虚拟机组成, 每一级上都能进行程序设计,且得到下面各级的支持。1:计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。2:早期将运算器和控制器合在一起称为 CPU (中央处理器)3 : 存储程序 并按地址顺序执行 ,这是冯 .诺依曼型计算机的工作原理,也是CPU 自动工作的关键4:计算机系统是一个由硬件、软件组成的多层次结构,它通常由微程序级、一般机器级、操作系统级、汇 编语

3、言级、高级语言级组成。5:CPU 和内存称为主机。2*3=6 10*011=10+1001:负数的加法要利用补码化为加法来做,减法运算当然也要设法化为加法来做。2:数的真值变成机器码时有四种表示方法:原码表示法、反码表示法、补码表示法、移码表示法。3:移码主要用于表示浮点数的阶码 E ,以利于比较两个指数的大小和对阶操作。4:尾数运算结果的符号位与最高数值为同值,应执行左规格处理。存储器是计算机系统的记忆设备,用来存放程序和数据。出于对存储器大容量、低成本、高速度的要求,目前的计算机系统通常采用 Cache-主存-辅存三级存储器体系结构。Cache-主存层次用于解决 CPU与主存之间的 速度匹

4、配问题,从而提高数据的传输率。主存-辅存层次用于解决 CPU 与主存之间大容量与低成本之间的矛盾。三层存储器之间构成一个整体,从而满足不用应用的需要。1:根据存储器在系统中的作用,可分为内部存储器、外部存储器;又可分为主存储器、高速缓冲存储器、辅助存储器、控制存储器。半导体存储器是内部存储器,磁盘是外部存储器,又是辅助存储器。2:主存储器的性能指标主要是存储器容量、存取时间、存储周期和存储器带宽。3:当两个端口的地址不相同时,在两个端口进行读写操作,一定不会发生冲突;当两个端口同时存取存储 器同一个存储单元时,便发生读写冲突。当两个端口均为开放状态( BUSY 为高电平)且存取地址相同时,发生

5、 读写冲突。4:一个由若干个模块组成的主存储器是线性编址的。这些地址在各模块中如何安排,有两种方式:一种是 顺序方式,一种是交叉方式。5:交叉方式的存储器可以实现多模块流水式并行存取,大大提高存储器的带宽。6:cache 是一种高速缓冲存储器 ,是为了解决 CPU 和主存之间速度不匹配而采用的一项重要技术。并且发 展成为多级 cache 体系,指令 cache 与数据 cache 分设体系。7:地址映射方式有全相联方式、直接方式和组相联方式三种。9:SRAM 和 DRAM 都是半导体随机读写存储器, 前者速度比后者快, 但集成度不如后者高。 二者的有点是: 体积小,价格低廉,可靠性高,缺点是断

6、电后不能保存信息。10 :闪速存储器 能提供高性能,低功耗,高可靠性以及瞬时启动能力是一种全新的存储体系结构,因此可作 为固态盘。1:数据的寻址方式有:隐含寻址、立即寻址、直接寻址、间接寻址、寄存器寻址、寄存器间接寻址、相对寻址、基址寻址,变址寻址、块寻址、段寻址等多种。常用的三种寻址方式是:相对寻址、基址寻址、变址寻址。2 :按操作数的物理位置不同,有RR 型和 RS 型。前者比后者执行的速度快。1 : CPU 对整个计算机系统的运行是极其重要的,它具有如下四个方面的基本功能:指令控制、操作控制、 时间控制、数据加工。2:程序的顺序控制称为指令控制。由于程序是一个指令序列,这些指令的相互顺序

7、不能任意颠倒,必须严 格按程序规定的顺序进行,因此,保证机器按顺序执行程序是 CPU 的首要任务。3:CPU 的基本组成部分变成了运算器、 L1 cache 、控制器三大部分。4 : CPU中至少有如下六种寄存器:指令寄存器(IR)、程序计数器(PC)、数据地址寄存器(AR)、数据缓 冲寄存器(DR )、通用寄存器(R0R3 )、状态条件寄存器(PSW )。5 : CPU 每取出一条指令并执行这条指令,都要完成一系列的操作,这一系列的操作所需的时间通常叫做一个指令周期。指令周期是取出一条指令并执行这条指令的时间。CISC 中,由于各种指令的操作功能不同,各种指令的周期是不尽相同的。6 :在任何

8、情况下,已定的指令在执行时所需的机器周期数和时钟周期数都是固定不变的,称为同步控制方 式。7: 微程序控制器由:控制存储器、微指令寄存器和地址转移逻辑三大部分组成。控制存储器用来存放实现 全部指令系统的微程序,它是一种只读存储器。8: 微程序设计技术是利用软件方法设计操作控制器的一门技术,具有规整性、灵活性、可维护性等一系列 优点,因而在计算机设计中得到了广泛应用。9 :硬连接控制器的基本思想是:某一微操作控制信号是指令操作码译码输出、时序信号和状态条件信号的 逻辑函数,即用布尔代数写出逻辑表达式,然后用门电路、触发器等器件实现。10 : 一条机器指令对应一个微程序,这个微程序是由若干条微指令

9、序列组成的。因此,一条机器指令的功能是由若干条微指令组成的序列来实现。一条机器指令所完成的操作划分成若干条微指令来完成,由微指令进行解释和 执行。( 2 )从指令与微指令,程序与微程序,地址与微地址的一一对应关系来看,前者与内存储器有关,后者与 控制存储器有关。与此相关,也有相对应的硬件设备。1 :总线的特性:物理特性、功能特性、电气特性、时间特性。2 :通过适配器可以实现高速 CPU 与低速外设之间的工作速度上的匹配和同步,并完成计算机和外设之间所 有数据传送和控制。适配器通常称为接口。3:总线的第一次信息传送过程,可分为如下五个阶段:请求总线,总线仲裁,寻址,信息传送,状态返回。3 : P

10、CI 总线( 64 位,带宽 264MB/s )。衡量总线性能的重要指标是总线带宽,它定义为总线本身所能达到 的最高传输速率。 2Mb/s 230KB/s1 :外围设备这个术语涉及到相当广泛的计算机部件。事实上,除了 CPU 和主存外,计算机系统的每一部分 都可作为一个外围设备来看待。当代流行的总线追求与结构、 CPU 、技术无关的开发标准。其总线内部结构包含:数据传送总线(由地址线, 数据线,控制线组成) ;仲裁总线;中断和同步总线;公用线(电源、地线、时钟、复位等信号线)2:外围设备由三个基本部分组成:存储介质,驱动装置,控制电路。SPPC: CPU+nMCU MT: MCU+Ndsp E

11、cs: 4:外围设备大体分为输入设备、输出设备、外存设备、数据通信设备、过程控制设备五大类。5:磁盘存储器的主要技术指标有:存储密度、存储容量、平均存取时间、数据传输速率。6 :显示适配器作为 CRT 与 CPU 的接口,由刷新存储器、显示控制器、 ROM BIOS 三部分组成。1:在多级中断中也使用中断堆栈保存现场信息。2 : CPU 对外围设备的管理方式有:程序查询方式、程序中断方式、 DMA 方式、通道方式。 3:中断处理过程可以嵌套进行,优先级高的设备可以中断优先级低的中断服务程序。4 : DMA 技术的出现,使得外围设备可以通过 DMA 控制器直接访问内存。5 : DMA 方式采用以

12、下三种方法:停止 CPU 访问、周期挪用、 DMA 与 CPU 交替访内。6: 由于存储器的地址码是一串布尔量序列,因此常常把地址码称为向量地址。7 :当 CPU 响应中断时,有硬件直接产生一个固定的地址,由向量地址指出每个中断源设备的中断服务程序 入口,这种方法通常称为向量中断。1 、比较通道、 DMA 、中断三种基本 I/O 方式的异同点。答: CPU 管理外围设备主要有程序查询方式、查询中断方式、直接内存访问(DMA )访问方式和通道方式。上述三种 I/O 方式计算机信息交换的主要方式。(1 )通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了CPU 的工作效率。(

13、2 )DMA 方式:数据传送速度很高,传送速率仅受到内存访问时间的控制。需要更多硬件,适合内存和高 速外设之间大批数据交换的场合。(3 )中断方式:一般适用于随机出现的服务,且一旦提出要求应立即执行,节省了CPU 的时间开销,但硬件结构稍微复杂一些。2、微程序控制器组成原理框图如下,简述各部件的功能及微程序控制器对指令的译码过程。答: ( 1)微程序控制器主要包括控制存储器、微指令寄存器、地址转移逻辑和位地址寄存器等4 大部分。各部件的功能如下:控制存储器:用来存放实现全部指令系统的微程序,是一种只读存储器。 微指令寄存器:用来存放由控制存储器读出的一条微指令信息。地址转移逻辑:用来自动完成修

14、改位地址的任务。 位地址寄存器:用来存放下一条要取出的微指令的微地址。(2 )微程序对指令译码的过程如下:根据指令寄存器IR中0P部分,在地址转移逻辑的控制下找到该指令对应的微程序入口地址,将该地址送给微地址寄存器;根据微地址寄存器中的地址经过微地址译码后,在控制存储器的对应单元中取出相应的微指令送 给微命令寄存器,微命令寄存器中控制字段产生相应的微命令信号;此时如果没有发生地址转移,微指令寄存器 指向下一条微指令。如果有地址转移情况,地址转移逻辑通过判别测试字段P 和执行部件的“状态条件”反馈信息,生成新的逻辑地址,并送给微地址寄存器,修改其当前的逻辑地址3 、现代计算机系统如何进行多级划分

15、?这种分级观点对计算机设计会产生什么影响?答: 现代计算机系统划分为五个层次:(1 )第一级是微程序设计级,是一个实在的硬件级,由机器硬件直接执行微指令;(2 )第二级是一般机器级,也称为机器语言级,它由程序解释机器指令系统;(3 )第三级是操作系统级,它由操作系统实现; (4)第四级是汇编语言级,它给程序人员提供一种符号形式语言,以减少程序编写的复杂性,提高程序的 可读性;(5 )第五级是高级语言级,它是面向用户的,方便用户编写应用程序。 这种分级观点的好处是:对于掌握计算机是如何组成的提供了一种好的结构和体制,便于读者理解;同时用 这种观点来设计计算机对保证产生一个良好的系统结构也是很有帮

16、助的。5. 冯 诺依曼计算机的特点是什么?冯 诺依曼计算机的特点是: 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按地址访问; 指令和数据均用二进制表示; 指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位 置;指令在存储器中顺序存放,通常自动顺序取出执行;机器以运算器为中心(原始冯诺依曼机)。7. 解释下列概念:主机、 CPU 、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、 指令字长。主机:是计算机硬件的主体部分,由 CPU 和主存储器 MM 合

17、成为主机。CPU :中央处理器,是计算机硬件的核心部件,由运算器和控制器组成;(早期的运算器和控制器不在同一芯片上,现在的 CPU 内除含有运算器和控制器外还集成了 CACHE )。主存:计算机中存放正在运行的程序和数据的存储器, 为计算机的主要工作存储器, 可随机存取; 由存储体、 各种逻辑部件及控制电路组成。存储单元:可存放一个机器字并具有特定存储地址的存储单位。 存储元件:存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储基元或存储元,不能单 独存取。存储字:一个存储单元所存二进制代码的逻辑单位。存储字长:一个存储单元所存二进制代码的位数。 存储容量:存储器中可存二进制代码

18、的总量; (通常主、辅存容量分开描述) 。 机器字长:指 CPU 一次能处理的二进制数据的位数,通常与 CPU 的寄存器位数有关。 指令字长:一条指令的二进制代码位数。6. 比较同步通信和异步通信。 答:同步通信:指由统一时钟控制的通信,控制方式简单,灵活性差,当系统中各部件工作速度差异较大时, 总线工作效率明显下降。适合于速度差别不大的场合。异步通信:指没有统一时钟控制的通信,部件间采用应答方式进行联系,控制方式较同步复杂,灵活性高, 当系统中各部件工作速度差异较大时,有利于提高总线工作效率。25. Cache 做在CPU芯片内有什么好处?将指令 Cache和数据Cache分开又有什么好处?

19、答:Cache做在CPU芯片内主要有下面几个好处:1) 可提高外部总线的利用率。因为Cache在CPU芯片内,CPU访问Cache时不必占用外部总线。2) Cache不占用外部总线就意味着外部总线可更多地支持I/O设备与主存的信息传输,增强了系统的整体 效率。3)可提高存取速度。因为 Cache与CPU之间的数据通路大大缩短,故存取速度得以提高。将指令Cache和数据Cache分开有如下好处:1)可支持超前控制和流水线控制,有利于这类控制方式下指令预取操作的完成。2)指令Cache可用ROM实现,以提高指令存取的可靠性。3) 数据Cache对不同数据类型的支持更为灵活,既可支持整数(例32位)

20、,也可支持浮点数据(如64位)。2. 控制单元的功能是什么?其输入受什么控制?答:控制单元的主要功能是发出各种不同的控制信号。其输入受时钟信号、指令寄存器的操作码字段、标志 和来自系统总线的控制信号的控制。3. 什么是指令周期、机器周期和时钟周期?三者有何关系?答:CPU每取出并执行一条指令所需的全部时间叫指令周期;机器周期是在同步控制的机器中,执行指令周期中一步相对完整的操作(指令步)所需时间,通常安排机器周期长度等于主存周期;时钟周期是指计算机主时钟的周期时间,它是计算机运行时最基本的时序单位,对应完成一个微操作所需时 间,通常时钟周期等于计算机主频的倒数。在计算机系统中,CPU管理外围设

21、备也有几种类似的方式:1 程序查询方式程序查询方式是早期计算机中使用的一种方式。数据在CPU和外围设备之间的传送完全靠计算机程序控制,查询方式的优点是CPU的操作和外围设备的操作能够同步,而且硬件结构比较简单。但问题是,外围设备动作很慢,程序进入查询循环时将白白浪费掉CPU很多时间。这种情况同上述例子中第一种方法相仿,CPU此时只能等待,不能处理其他业务。即使CPU采用定期地由主程序转向查询设备状态的子程序进行扫描轮询的办法,CPU宝贵资源的浪费也是可观的。因此当前除单片机外,很少使用程序查询方式。2 程序中断方式中断是外围设备用来“主动”通知CPU,准备送出输入数据或接收输出数据的一种方法。

22、通常,当一个中断发生时,CPU暂停它的现行程序,而转向中断处理程序, 从而可以输入或输出一个数据。当中断处理完毕后,CPU又返回到它原来的任务,并从它停止的地方开始执行程序。这种方式和我们前述例子的第二种方法相类似。 可以看出,它节省了 CPU宝贵的时间,是管理I/O操作的一个比较有效的方法。中断方式一般适用于随机出现 的服务,并且一旦提出要求,应立即进行。同程序查询方式相比,硬件结构相对复杂一些,服务开销时间较大。3 直接内存访问(DMA)方式用中断方式交换数据时,每处理一次I/O交换,约需几十微秒到几百微秒。对于一些高速的外围设备,以及成组交换数据的情况,仍然显得速度太慢。直接内存访问(D

23、MA)方式是一种完全由硬件执行 I/O交换的工作 方式。这种方式既考虑到中断响应,同时又要节约中断开销。此时,DMA控制器从CPU完全接管对总线的控制,数据交换不经过CPU,而直接在内存和外围设备之间进行,以高速传送数据。这种方式和前述例子的第三种方法相仿,主要优点是数据传送速度很高,传送速率仅受到内存访问时间的限制。与中断方式相比,需要更多的硬件。DMA方式适用于内存和高速外围设备之间大批数据交换的场合。4 通道方式DMA方式的出现已经减轻了 CPU对I/O操作的控制,使得 CPU的效率有显著的提高,而通道的出现 则进一步提高了 CPU的效率。这是因为,CPU将部分权力下放给通道。通道是一个

24、具有特殊功能的处理器,某 些应用中称为输入输出处理器 (IOP),它可以实现对外围设备的统一管理和外围设备与内存之间的数据传送。这种方式与前述例子的第四种方法相仿,大大提高了 CPU的工作效率。然而这种提高CPU效率的办法是以花费更多硬件为代价的。5 外围处理机方式外围处理机(PPU)方式是通道方式的进一步发展。由于PPU基本上独立于主机工作,它的结构更接近一般处理机,甚至就是微小型计算机。在一些系统中,设置了多台PPU,分别承担I/O 控制、通信、维护诊断等任务。从某种意义上说,这种系统已变成分布式的多机系统。程序查询方式和程序中断方式适用于数据传输率比较低的外围设备,而DMA方式、通道方式

25、和PPU方式适用于数据传输率比较高的设备。目前,单片机和微型机中多采用程序查询方式、程序中断方式和DMA方式。通道方式和PPU方式大都用在中、大型计算机中。可编辑范本计算机组成原理习题一、填空题1. 存储A.并按B.顺序执行,这是冯诺依曼型计算机的工作原理。3. 下列数中最大的是。A(10010101 )2 =128+16+4+1=149B ( 227 )8 =10010111=151C( 96 ) 16 =01010110D(143)104. 设寄存器位数为 8 位,机器数采用补码形式(一位符号位) ,对应于十进制数 -27 ,寄存器内为 。A(27 )16B(9B )16C ( E5 )1

26、6D(5A)165. 计算机的存储器系统是指 。A . RAM存储器 B . ROM存储器C 主存储器D 主存储器和外存储器6. 算术/ 逻辑运算单元 74181ALU 可完成 。A 16 种算术运算功能B 16 种逻辑运算功能3. 闪速存储器特别适合于 A.微型计算机系统,被誉为 B.而成为代替磁盘的一种理想工具。1. 计算机的硬件是电子器件等构成的,它包括存储 A.、B.、C. 、输入设备、输出设备。3. 移码表示法主要用于表示浮点数的 A.码,以利于比较两个 B. 数的大小和进行 C .操作。4. 广泛使用的 A.和 B. 都是半导体随机读写存储器,它们共同的缺点是 C . 。5. 多个

27、用户共享主存时,系统应提供 A.。通常采用的方法是 B. 保护和 C .保护,并用硬件来实现。6. 从操作数的物理位置来说,可将指令归结为三种类型:存储器-存储器型, A.,B. 。2. 计算机的 A.是计算机 B.结构的重要组成部分 ,也是计算机不同于一般电子设备的本质所在。3. 一个定点数由 A.和 B. 两部分组成。8. PCI 总线采用 A . 仲裁方式,每一个 PCI 设备都有独立的总线请求和总线授权两条信号线与 B.相连。9. 直接内存访问 (DMA )方式中, DMA 控制器从 CPU 完全接管对 A.的控制,数据交换不经过 CPU,而直接在内存和 B. 之间进行。4. 主存储器

28、的性能指标主要是 A.、B. 、存储周期和存储器带宽。5. 条件转移、无条件转移、转子程序、返主程序、中断返回指令都属于A.类指令,这类指令在指令格式中所表示的地址不是 B. 的地址,而是 C.的地址。6. 主存储器的性能指标主要是存储容量、存取时间、 A.和 B. 。6. 形成指令寻址的方式,称为指令寻址方式,有顺序寻址和 A .寻址两种,使用 B. 来跟踪。7. INTEL 多媒体 CPU 是带有 A.技术的处理器, 它是一种多媒体扩展结构技术, 特别适合于 B.处理。1. 存储 A.并按 B. 顺序执行 ,这是冯 ?诺依曼型计算机的工作原理。2. 汉字的 A.、B. 、C.是计算机用于汉

29、字输入、内部处理、输出三种不同用途的编码。4. CPU 能直接访问 A. 和 B., 但不能直接访问磁盘和光盘。8. 字节多路通道可允许多个设备进行 A.型操作,数据传送单位是 B. 。7. RISC 机器一定是 A.CPU, 但后者不一定是 RISC 机器,奔腾机属于 B.机器。8. 计算机系统中,根据应用条件和硬件资源不同,数据传输方式可采用:A.传送、 B.传送和 C . 传送。9. 软磁盘和硬磁盘的 A.记录方式基本相同 ,但在 B. 和 C.上存在较大差别。5. 指令格式是指令用 A. 表示的结构形式 ,通常格式中由操作码字段和B. 字段组成7. 运算器的两个主要功能是: A. ,

30、B. 。1. A. 程序 B. 地址1. A. 运算器 B. 存储器 C. 控制器2. A. 程序 B. 地址3. A. 阶码 B. 指C. 对阶3. A. 便携式 B. 固态盘4. A.存储容量B.存取时间5. A. 程序控制类 B. 操作数 C. 下一条指令6. A. 寄存器寄存器型 B. 寄存器存储器型2. A. 软件 B. 系统3. A. 符号位 B. 数值域4. A.cacheB.主存4. A.SRAMB.DRAMC.断电后不能保存信息1. A. 程序 B. 地址2. A. 输入编码(或输入码)B. 内码(或机内码) C. 字模码8. A. 集中式 B. 中央仲裁器9. A. 总线

31、B.I/O 设备(或输入输出设备)9. A. 存储原理 B. 结构 C. 性能5. A. 二进制代码 B. 地址码5. A. 存储保护 B. 存储区域 C. 访问方式6. A. 跳跃B. 程序计数器7. A.MMXB. 图像数据8. A. 传输B. 字节7. A. 算术运算 B. 逻辑运算8. A. 并行 B. 串行 C. 复用6. A. 存储周期 B. 存储器带宽7. A. 流水 B.CISC二、选择题1. 目前我们所说的个人台式商用机属于 。A. 巨型机B. 中型机C. 小型机 D. 微型机2. (2000 )10 化成十六进制数是 。A(7CD ) 16B. ( 7D0 ) 16C. (

32、 7E0 )16D. ( 7F0 )163. 下列数中最大的数是 。A(10011001 )2B. (227 )8C. (98 )16D. (152 )104. 表示法主要用于表示浮点数中的阶码。A. 原码B. 补码C. 反码D. 移码16. 硬盘记录方式采用 。A. 单面双密度B. 双面双密度C. 双面高密度D. 双面单密度17. CRT的分辨率为1024 X 1024像素,像素颜色数为 256,则刷新存储器的容量是 A512KBB1MBC256KBD2MB18. 一张 3.5 英寸软盘的存储容量为 ,每个扇区存储的固定数据是 。A1.44MB512B B1MB 1024BC2MB256B

33、D1.44MB512KB19. 下面叙述的概念中 是正确的。A 总线一定要和接口相连B.接口一定要和总线相连C 通道可以代替接口D 总线始终由 CPU 控制和管理20. IEEE1394 的高速特性适合于新型高速硬盘和多媒体数据传输,它的数据传输率可以是_A 100兆位/秒B 200兆位/秒C. 400兆位/秒D . 300兆位/秒17. 为了便于实现多级中断,保存现场信息最有效的方式是采用 。A. 通用寄存器B. 堆栈C. 存储器D. 外存18. 周期挪用方式多用于 方式的输入输出中。A. DMAB. 中断C. 程序传送D. 通道19. CD-ROM 光盘是 型光盘。A. 只读B. 一次C.

34、 重写20. 并行 I/O 标准接口 SCSI 中,一个主适配器可以连接 台具有 SCSI 接口的设备A. 6B. 7 15C. 8D. 1018. 下述 I/O 控制方式中,主要由程序实现的是 。A. PPU( 外围处理机 )方式B. 中断方式 C. DMA 方式 D. 通道方式19. 系统总线中地址线的功能是 。A. 用于选择主存单元地址B. 用于选择进行信息传输的设备C. 用于选择外存地址D. 用于指定主存和 I/O 设备接口电路的地址20. 采用 DMA 方式传送数据时,每传送一个数据要占用 的时间。A. 一个指令周期 B. 一个机器周期 C. 一个时钟周期 D. 一个存储周期5. 在

35、小型或微型计算机里,普遍采用的字符编码是 A. BCD 码B. 16 进制6. 下列有关运算器的描述中, _A. 只做算术运算,不做逻辑运算C. 能暂时存放运算结果7. EPROM 是指 。A. 读写存储器C. 可编程的只读存储器8. Intel80486 是 32 位微处理器,A.16B.32C.格雷码 D. ASC U码_是正确的。B. 只做加法D. 既做算术运算,又做逻辑运算B. 只读存储器D. 光擦除可编程的只读存储器Pentium 是 位微处理器。C. 48D.641. 目前的计算机中,代码形式是 。A 指令以二进制形式存放,数据以十进制形式存放 B 指令以十进制形式存放,数据以二进

36、制形式存放C 指令和数据都以二进制形式存放D 指令和数据都以十进制形式存放2. 完整的计算机系统应包括 A 运算器存储器 控制器B .外部设备和主机C 主机和应用程序D 配套的硬件设备和软件系统11. 由于 CPU 内部的操作速度较快,而 CPU 访问一次主存所花的时间较长,因此机器周期通常用 来规定。A .主存中读取一个指令字的最短时间C .主存中写入一个数据字的平均时间B .主存中读取一个数据字的最长时间D .主存中取一个数据字的平均时间12. 异步控制常用于 作为其主要控制方式。B .微型机的 CPU 控制中D .微程序控制器中A .在单总线结构计算机中访问主存与外围设备时C .组合逻辑

37、控制的 CPU 中13. 描述流水 CPU 基本概念中,正确表述的句子是A. 流水 CPU 是以空间并行性为原理构造的处理器B. 流水 CPU 一定是 RISC 机器C. 流水 CPU 一定是多媒体 CPUD. 流水 CPU 是一种非常经济而实用的时间并行技术14. 多总线结构的计算机系统采用 方法,对提高系统的吞吐率最有效。A多端口存储器B提高主存的速度C 交叉编址多模存储器D 高速缓冲存储器15. 描述 PCI 总线中基本概念正确的句子是 。A. PCI 总线是一个与处理器有关的高速外围总线B. PCI 总线的基本传输机制是猝发式传输C. PCI 设备不是主设备D. 系统中只允许有一条 P

38、CI 总线16. 当采用 对设备进行编址情况下,不需要专门的I/O 指令组。A 统一编址法 B 单独编址法 C 两者都是 D 两者都不是9 .变址寻址方式中,操作数的有效地址等于 。A 基值寄存器内容加上形式地址B 堆栈指示器内容加上形式地址C 变址寄存器内容加上形式地址D程序计数器内容加上形式地址10. CPU 主要包括 。A. 控制器B. 控制器、 运算器、 cacheC. 运算器和主存D. 控制器、 ALU 和主存11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 A. 串行传输B.并行传输C. 并串行传输D. 分时传输12. 以下四种类型指令中,执行时间最长的是 。A. RR 型B

39、.RS 型C. SS 型D.程序控制指令13. 下列 属于应用软件。A. 操作系统B. 编译系统C. 连接程序D. 文本处理14. 在主存和 CPU 之间增加 cache 存储器的目的是 。A. 增加内存容量B. 提高内存可靠性C. 解决 CPU 和主存之间的速度匹配问题D. 增加内存容量,同时加快存取速度15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 作为存储芯片A. SRAMB. 闪速存储器 C. cache D. 辅助存储器16. 设变址寄存器为 X,形式地址为D , (X)表示寄存器X的内容,这种寻址方式的有效地址为 A. EA=(X)+D B. EA=(X)+(D)

40、C.EA=(X)+D) D. EA=(X)+(D)17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 A. 隐含寻址B. 立即寻址C. 寄存器寻址D. 直接寻址1.完整的计算机系统应包括 _。A.运算器、存储器、控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统2.下列数中最小的数为 。A.(101001 )2B. (52 )8C.(101001 )BCDD. ( 233 )16C16 种算术运算功能和 16种逻辑运算功能D4 位乘法运算功能和除法运算功能7.某机字长 32 位,存储容量1MB ,若按字编址,它的寻址范围是 。A1MBB 512KBC 256KD

41、 256KB8.常用的虚拟存储系统由 _两级存储器组成。A主存一辅存 B快存一主存 C 快存一辅存D通用寄存器一主存9. 变址寻址方式中,操作数的有效地址等于 。A 基值寄存器内容加上形式地址B 堆栈指示器内容加上形式地址C 变址寄存器内容加上形式地址D 程序计数器内容加上形式地址10. 在虚拟存储器中,当程序正在执行时,由 完成地址映射。A .程序员B .编译器C .装入程序D .操作系统3.设X= 0.1011UX补为 A. 1.1011B.1.0100C. 1.0101D.1.10014. 机器数 中 ,零的表示形式是唯一的。A. 原码B.补码C. 移码D.反码5. 在计算机中,普遍采用

42、的字符编码是 。A. BCD 码B. 16 进制C.格雷码D. ASC U码6. 运算器的主要功能是进行 。A.逻辑运算B.算术运算C.逻辑运算和算术运算D.只作加法7. 存储器是计算机系统中的记忆设备,它主要用来 。A.存放数据B.存放程序C.存放数据和程序D.存放微程序8. 某计算机的字长 16 位,它的存储容量是 64KB, 若按字编址 , 那么它的寻址范围是 。A. 64KB.32KC. 64KBD.32KB9. 算术/ 逻辑运算单元 74181ALU 可完成。A 16种算术运算功能B 16种逻辑运算功能C 16 种算术运算功能和 16 种逻辑运算功能D 4 位乘法运算功能和除法运算功

43、能10. 用于对某个寄存器中操作数的寻址方式称为 寻址。A. 直接B. 间接C. 寄存器直接D. 寄存器间接11. 程序控制类指令的功能是 。A. 进行算术运算和逻辑运算B. 进行主存和 CPU 之间的数据传送C. 进行 CPU 和 I/O 设备之间的数据传送D. 改变程序执行的顺序12. 中央处理器( CPU )是指 。A. 运算器B. 控制器C. 运算器、控制器和 cacheD.运算器、控制器和主存储器13.计算机使用总线结构的主要优点是便于实现积木化,同时。A.减少了信息传输量B.提高了信息传输的速度C.减少了信息传输线的条数D.提高了信息传输线的条数14.在集中式总线仲裁中 ,_方式对

44、电路故障最敏感。A.链式查询B.计数器定时查询C.独立请求15.在微型机系统中 ,外围设备通过 与主板的系统总线相连接。A.适配器B.设备控制器C.计数器D.寄存器1. C2. D3. B4. C5. D6. C7. C8. A9. C1. D2. C3. C4.B 、 C5. D6. C7. C8. B9. C10. C11. D12. C13. C14. A15. A16. C17. B18. A19. C20. B10. D11. A12. A13. D14. A15. B16. A17. B18. A19. B20. A 、B 、C三、简答题、问答题2. 接到总线上的功能模块有主动和被

45、动两种形态。 主方可以启动一个总线周期, 而从方只能响应主方的请求。 每次总线操作,只能有一个主方占用总线控制权,但同一时间里可以有一个或多个从方。1. CPU 有以下寄存器:(1 )指令寄存器(IR):用来保存当前正在执行的一条指令。( 2 ) 程序计数器( PC ) :用来确定下一条指令的地址。(3 )地址寄存器(AR):用来保存当前 CPU所访问的内存单元的地址。(4)缓冲寄存器( DR):1. 存储器是计算机系统的记忆设备,用来存放程序和数据。出于对存储器大容量、低成本、高速度的要求,目前的计算机系统通常采用Cache- 主存-辅存三级存储器体系结构。 Cache- 主存层次用于解决

46、CPU 与主存之间的速度匹配问题, 从而提高数据的传输率。 主存-辅存层次用 于解决 CPU 与主存之间大容量与低成本之间的矛盾。三层存储器之间构成一个整体,从而满足不用应用的需要。2 主机:是计算机硬件的主体部分,由 CPU 和主存储器 MM 合成为主机。CPU :中央处理器,是计算机硬件的核心部件,由运算器和控制器组成; (早期的运算器和控制器不在同一 芯片上,现在的 CPU 内除含有运算器和控制器外还集成了 CACHE )。主存:计算机中存放正在运行的程序和数据的存储器, 为计算机的主要工作存储器, 可随机存取; 由存储体、 各种逻辑部件及控制电路组成。机器字长:指 CPU 一次能处理的

47、二进制数据的位数,通常与 CPU 的寄存器位数有关。 指令字长:一条指令的二进制代码位数。(5 )通用寄存器( AC ):当运算器的算术逻辑单元( ALU )执行全部算术和逻辑运算时,为 ALU 提供一个 工作区。 状态条件寄存器。3. CPU 管理外围设备主要有程序查询方式、查询中断方式、直接内存访问( DMA )访问方式和通道方式。 上述三种 I/O 方式计算机信息交换的主要方式。(1 )通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了CPU 的工作效率。(2 )DMA 方式:数据传送速度很高,传送速率仅受到内存访问时间的控制。需要更多硬件,适合内存和高 速外设之间

48、大批数据交换的场合。(3 )中断方式:一般适用于随机出现的服务,且一旦提出要求应立即执行,节省了CPU 的时间开销,但硬件结构稍微复杂一些。,操作系统级,汇编语言级,高级CPU 周期数来表示, CPU 周期也 T 周期)。DRAM 还需要有动态刷新电路。1. 计算机系统可分为:微程序机器级,一般机器级(或称机器语言级) 语言级。2. 指令周期是指取出并执行一条指令的时间,指令周期常常用若干个 称为机器周期,而一个 CPU 周期又包含若干个时钟周期(也称为节拍脉冲或3. SRAM 存储器由存储体、读写电路、地址译码电路、控制电路组成,6. 外围设备的 I/O 控制方式分类及特点:(1) 程序查询

49、方式: CPU 的操作和外围设备的操作能够同步,而且硬件结构比较简单。(2) 程序中断方式:一般适用于随机出现的服务,且一旦提出要求应立即进行,节省了CPU 的时间,但硬件结构相对复杂一些。(3 )直接内存访问( DMA )方式:数据传输速度很高,传输速率仅受内存访问时间的限制。需更多硬件, 适用于内存和高速外设之间大批交换数据的场合。(4) 通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了CPU 的工作效率。(5)外围处理机方式:通道方式的进一步发展,基本上独立于主机工作,结果更接近一般处理机。1.措施有:采用高速器件,采用 cache (高速缓冲存储器),采用多体交

50、叉存储器,采用双端口存 储器,加长存储器的字长。6. 答:存储器的层次结构主要体现在 Cache- 主存和主存 - 辅存这两个存储层次上。Cache- 主存层次在存储系统中主要对 CPU 访存起加速作用, 即从整体运行的效果分析, CPU 访存速度加快, 接近于 Cache 的速度,而寻址空间和位价却接近于主存。主存-辅存层次在存储系统中主要起扩容作用,即从程序员的角度看, 他所使用的存储器其容量和位价接近于辅存,而速度接近于主存。综合上述两个存储层次的作用,从整个存储系统来看,就达到了速度快、容量大、位价低的优化效果。主存与 CACHE 之间的信息调度功能全部由硬件自动完成。而主存与辅存层次

51、的调度目前广泛采用虚拟存储技术实现,即将主存与辅存的一部分通过软硬结合的技术组成虚拟存储器,程序员可使用这个比主存实际空间(物理地址空间)大得多的虚拟地址空间(逻辑地址空间)编程,当程序运行时,再由软、硬件自动配合完成虚拟地 址空间与主存实际物理空间的转换。因此,这两个层次上的调度或转换操作对于程序员来说都是透明的。2. 为了不断提供刷新图像的信号,必须把一帧图像信息存储在刷新存储器,也叫视频存储器。其存储容量由图像灰度级决定。分辨率越高,灰度级越多,刷新存储器容量越大。3. 冯诺依曼计算机的特点是:计算机由运算器、控制器、存储器、输入设备、输岀设备五大部件组成;指令和数据以同同等地位存放于存储器内,并可以按地址访问;指令和数据均用二进制表示;指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位 置;指令在存储器中顺序存放,通常自动顺序取岀执行;机器以运算器为中心。1. CPU主要有以下四方面的功能:(1 )指令控制:程序的顺序控制,称为指令控制。(2 )操作控制:CPU管理并产生由内存取出的每条指

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论