数电试题及答案五套教材_第1页
数电试题及答案五套教材_第2页
数电试题及答案五套教材_第3页
数电试题及答案五套教材_第4页
数电试题及答案五套教材_第5页
已阅读5页,还剩32页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术基础试题一填空题( 22 分 每空 2 分)1 、 A 0 , A 1 。2、JK 触发器的特性方程为:。3、单稳态触发器中 ,两个状态一个为态,另一个为态 .多谐振荡器两个状态都为态, 施密特触发器两个状态都为态 .4 、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关。5、某数 /模转换器的输入为 8 位二进制数字信号( D7D0), 输出为 025.5V 的模拟电压。若数字信号的最低位是 “1”其余各位 是 “ 0”,则输出的模拟电压为。6、一个四选一数据选择器,其地址输入端有 个。二、 化简题( 15 分 每小题 5 分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈

2、1)Y ( A,B,C,D )=m(0,1,2,3,4,5,6,7,13,15)2) L(A,B,C,D)m(0,13,14,15) d(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写出化简过程3)F (A,B,C) AB ABC A(B AB)三、 画图题 (10 分 每题 5 分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0)1、2、四、分析题 (17 分 )1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6 分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程( 11 分)五、设计题 (28 分 ) 1、 用红、黄、绿三个指

3、示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用 74LS138 和适当的与非门实现此电路( 20 分)2、中规模同步四位二进制计数器 74LS161 的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。(8 分)六、分析画图题 (8 分)画出下图所示电路在 Vi 作用下,输出电压的波形和电压传输特性74LS138 功能表如下:输入输出G1 G2A G2BC B AY0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 H H L H L LH L LH L L H L L H L L H

4、 L LH L L H L L L L L L L H L H L L H H H L L H L H H H L H H HHHHHHHHHHHHHHHHHHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHLHHHHHHHHL74LS161 功能表清零预置使能时钟预置数据输入输出RDLDEP ETCPD C B AQD QC QB QALL L L LHLD C B AD C B AHHL 保持HHL保持HHH H计数数字电子技术基础试题一答案一、填空题( 22 分每空 2 分)1、A, A2、 Q n 1 JQn K

5、Qn3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、 0.1V6、两二、化简题( 15 分 每小题 5 分)1)Y(A,B,C,D)=m(0,1,2,3,4,5,6,7,13,15)= A BD102) L(A,B,C,D) m(0,13,14,15) d(1,2,3,9,10,11) AB AD AC3)F(A,B,C) AB ABC A(B AB)A B BC AB AB A B BC A 0三、画图题 (10 分 每题 5 分 )1、2、四、分析题 (17 分 )1、( 6 分) L A B2、(11 分)五进制计数器五、设计题 (28 分 )1、( 20 分)1)根据题意,列出

6、真值表ABCR Y G0001 1 00010 1 00100 1 00111 0 01000 1 01011 0 01101 0 01110 0 14由题意可知,令输入为 A、B、C表示三台设备的工作情况, “1”表示正常,“0”表示不正常,令输出为 R,Y,G 表示红、黄、 绿三个批示灯的 状态,“ 1”表示亮,“ 0”表示灭。(2) 由真值表列出逻辑函数表达式为:R(A,B,C)m( 0,3,5,6)Y( A,B,C)m(0,1,2,4)G (A,B,C) m7(3) 根据逻辑函数表达式 ,选用译码器和与非门实现,画出逻辑电路图2、(8 分)&11CPRD QD QC QB QALDEP

7、ET 161数字电子技术基础试题二、填空题:(每空 1 分,共 15分)。)。)v;当输入为 10001000,1逻辑函数 YAB C 的两种标准形式分别为( )、(2将 2004 个“ 1”异或起来得到的结果是()。3半导体存储器的结构主要包含三个部分,分别是()、( )、(48位 D/A 转换器当输入数字量 10000000为 5v。若只有最低位为高电平,则输出电压为( 则输出电压为()v 。5就逐次逼近型和双积分型两种 A/D 转换器而言,( )的抗干扰能力强, ( )的转换速度快。 6由 555 定时器构成的三种电路中, ( )和( )是脉冲的整形电路。7与 PAL 相比, GAL 器

8、件有可编程的输出结构,它是通过对( )进行编程设定其( ) 的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题: (15 分)1 将逻辑函数 P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。2图1、2中电路均由 CMOS 门电路构成,写出 P、Q 的表达式,并画出对应 A、B、C的P、Q波形三、分析图 3 所示电路: ( 10 分)1) 试写出 8选 1数据选择器的输出函数式;2)画出 A2、A1、A0 从 000111 连续变化时, Y 的波形图;3)说明电路的逻辑功能。四、设计“一位十进制数”的四舍

9、五入电路(采用 8421BCD 码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑 电路图。( 15 分)五、已知电路及 CP、A的波形如图 4(a) (b)所示,设触发器的初态均为“ 0”,试画出输出端 B和C 的波形。( 8 分)六、用 T 触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。(6 分)七、图 6所示是 16*4 位 ROM 和同步十六进制加法计数器 74LS161 组成的脉冲分频电路。 ROM 中的数据见表 1 所示。试画出 在 CP信号连续作用下的 D3 、D

10、2 、D1 、D0 输出的电压波形,并说明它们和 CP信号频率之比。 ( 16分)表 1:地址输入数据输出A3 A2 A1 A0D3 D2 D1 D00 0 0 01 1 1 10 0 0 10 0 0 00 0 1 00 0 1 10 0 1 10 1 0 00 1 0 00 1 0 10 1 0 11 0 1 00 1 1 01 0 0 10 1 1 11 0 0 01 0 0 01 1 1 11 0 0 11 1 0 01 0 1 00 0 0 11 0 1 10 0 1 01 1 0 00 0 0 11 1 0 10 1 0 01 1 1 00 1 1 11 1 1 10 0 0 0C

11、P 波形如图所示:八、综合分析图 7所示电路, RAM 的 16个地址单元中的数据在表中列出。 (18 分) 要求:( 1)说明 555 定时器构成什么电路?( 2)说明 74LS160 构成多少进制计数器?( 3)说明 RAM 在此处于什么工作状态,起什么作用?(4)写出 DA 转换器 CB7520 的输出表达式( UO与 d9d0之间的关系); ( 5)画出输出电压 Uo 的波形图(要求画一个完整的循环) 。数字电子技术基础试题二答案填空(每空 1 分,共 15 分)1Y(ABC)mi (i 1,2,3,5,7),Y(ABC)Mi(i 0,4,6)203地址译码器、存储矩阵、输出缓冲器40

12、.039、5.31 5双积分型、逐次逼近型 6施密特触发器、单稳态触发器7结构控制字、输出逻辑宏单元、E2CMOS2 P AC BC;n 1 nQ A B C B Q C、根据要求作题: (共 15 分)1 P A BC A BC OC 与非门实现如图:、1)7Ymi Di0D0A2A1A0 D1A2A1A0 D2A2A1A0 D3A2A1A0 D4A2A1A0 D5A2 A1A0 D6A2A1A0 D7A2A1A02)3)该电路为序列脉冲发生器,当 A2、A1、A0 从 000111 连续变化时, Y 端输出连续脉冲 10110011四、设用 A3A2A1A0 表示该数,输出 F。列出真值表

13、( 6 分)A3A2A1A0F000000001000100001100100001011011010111110001100111010X1011X1100X1101X1110X1111XF m(5,6,7,8,9) A3 A2 A0 A2 A1五、CP六、T=1,连线 F CP Q 如图:10八、1) 555 定时器构成多谐振荡器,发出矩形波;2) 74LS160 构成九进制计数器,状态转换图如下:3) RAM 处于读出状态,将 0000B 1000B 单元的内容循环读出;VOVREnF DN810(d929d8 28d727d626)4)2n2105)输出电压波形图如下:11数字电子技术

14、基础试题三、填空题:(每空 1 分,共 16分)1逻辑函数有四种表示方法,它们分别是()、( )、( )和( )电路。)条。)kHz ;完成一次转换所用的时间应小)的工作模式来实现的,而且由于采用了2将 2004 个“ 1”异或起来得到的结果是()3目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和(4施密特触发器有()个稳定状态 .,多谐振荡器有()个稳定状态。5已知 Intel2114 是 1K* 4 位的 RAM 集成电路芯片,它有地址线( )条,数据线( 6已知被转换的信号的上限截止频率为10kHz ,则 A/D 转换器的采样频率应高于( 于( )7GAL 器件的全

15、称是(),与 PAL 相比,它的输出电路是通过编程设定其( )的工艺结构,可以重复编程,使用更为方便灵活。二、根据要求作题: (共 16 分)3 试画出用反相器和集电极开路与非门实现逻辑函数 Y AB BC 。2、图 1、2 中电路由 TTL 门电路构成,图 3由 CMOS 门电路构成,试分别写出 F1、F2、F3 的表达式三、已知电路及输入波形如图4 所示,其中 FF1 是 D 锁存器,FF2 是维持 -阻塞 D 触发器,根据 CP 和 D 的输入波形画出 Q1 和Q2 的输出波形。设触发器的初始状态均为0。(8 分)四、分析图 5所电路,写出 Z1、Z2 的逻辑表达式,列出真值 表,说明电

16、路的逻辑功能。 (10 分)1220 分)共 15五、设计一位 8421BCD 码的判奇电路,当输入码含奇数个“ 1”时,输出为 1,否则为 0。要求使用两种方法实现: (1)用最少与非门实现,画出逻辑电路图;(2)用一片 8选 1数据选择器 74LS151 加若干门电路实现,画出电路图。六、电路如图 6 所示,其中 RA=RB=10k ,C=0.1f,试问:1在 Uk 为高电平期间,由 555 定时器构成的是什么电路,其输出 U0 的频率 f0=?2分析由 JK 触发器 FF1、FF2、FF3 构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3设 Q3、Q2、Q1 的初

17、态为 000,Uk 所加正脉冲的宽度为 Tw=5/f0 ,脉冲过后 Q3、Q2、Q1 将保持在哪个状态? 分)七、集成 4 位二进制加法计数器 74161 的连接图如图 7所示, LD 是预置控制端; D0、D1、D2、D3 是预置数据输入端; Q3、Q2、Q1、Q0是触发器的输出端, Q0是最低位, Q3是最高位; LD 为低电平时电路开始置数, LD为高电平时电路计数。试分析电路的功能。要求:(15 分)(1)列出状态转换表;( 2)检验自启动能力;(3)说明计数模值。13数字电子技术基础试题三答案填空(每空 1 分,共 16 分)1 真值表、逻辑图、逻辑表达式、卡诺图;20;3 TTL

18、、 CMOS ;4两、 0 ;5 10 、 4 ;620 、50S;7通用阵列逻辑、输出逻辑宏单元、 E2CMOS ; 、根据要求作题: (共 16 分)1 Y AB BC AB BC2 F1 A B;F2 C;四、( 1)表达式Z1 m1 m2 m4 m7Z2 m1 m2 m3 m7 (2)真值表F3 CA CB3)逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图:(1)最简“与或式”为:Y ABCD AD BCD BCD BCD ;“与非与非式”为:Y ABCD AD BCD BCD BCD (与非门实现图略)2)14六、 1 多谐振荡器;2 驱动方程:481Hz(RA 2RB )C

19、 ln 2 状态方程:J1 Q2;K1 Q3J2 Q1;K 2 Q1J3 Q2;K 3 Q2Q3n 1 Q2Q3 Q2Q3Q2n 1 Q1Q2 Q1Q2 n1Q1Q2Q1 Q1Q3状态转换图:( 3)初态为 000,五个周期后将保持在 100 状态。七、( 1)状态转换图如下:( 2)可以自启动;(3)模 8;15数字电子技术基础试题四、填空(每题 1 分,共 10 分)1. TTL 门电路输出高电平为 V ,阈值电压为 V ;2. 触发器按动作特点可分为基本型、 、 和边沿型;3. 组合逻辑电路产生竞争冒险的内因是 ;4. 三位二进制减法计数器的初始状态为101,四个 CP脉冲后它的状态为;

20、5. 如果要把一宽脉冲变换为窄脉冲应采用 触发器;6. RAM 的扩展可分为 、 扩展两种;7. PAL 是可编程, EPROM是可编程;8. GAL 中的 OLMC可组态为专用输入、寄存反馈输出等几种工作模式;9. 四位 DAC的最大输出电压为 5V,当输入数据为 0101 时,它的输出电压为 V ;10. 如果一个 3 位 ADC输入电压的最大值为 1V,采用“四舍五入”量化法,则它的量化阶距为 、写出图 1 中,各逻辑电路的输出逻辑表达式,并化为最简与或式;(G1、 G2为 OC门,TG1、TG2为CMOS传输门 )(10分)三、由四位并行进位全加器 74LS283构成图 2 所示: (

21、15 分)1. 当 A=0,X3X2X1X0=0011,Y 3Y2Y1Y0=0100 求 Z3Z2Z1Z0=?,W=?2. 当 A=1,X3X2X1X0=1001,Y 3Y2Y1Y0=0101 求 Z3 Z2Z1Z0=?,W=?3. 写出 X(X3X2X1X0),Y(Y 3Y2Y1Y0),A 与 Z(Z 3Z2Z1Z0) , W之间的算法公式 ,并指出其功能四、试画出图3在 CP脉冲作用下 Q1,Q2,Y对应的电压波形。( 设触发器的初态为 0, 画 6 个完整的 CP脉冲的波形 ) (15 分 )五、由可擦可编程只读存储器 EPROM271构6 成的应用电路如图所示。 (15 分)1. 计算

22、 EPROM271的6 存储容量;2. 当 ABCD=0110时, 数码管显示什么数字;3. 写出 Z 的最小项表达式 , 并化为最简与或式;16六、由同步十进制加法计数器 74LS160构成一数字系统如图所示, 假设计数器的初态为 0, 测得组合逻辑电路的真值表如下所示: (20 分)1. 画出 74LS160 的状态转换图;2. 画出整个数字系统的时序图;173. 如果用同步四位二进制加法计数器 74LS161代替 74LS160, 试画出其电路图(要求采用置数法)4. 试用一片二进制译码器 74LS138 辅助与非门实现该组合逻辑电路功能。七、时序 PLA电路如图所示:(16 分)1.

23、求该时序电路的驱动方程、状态方程、输出方程;2. 画该电路的状态转换表和状态转换图;3. 试对应 X的波形(如图所示) ,画 Q1、Q2和 Z的波形;4. 说明该电路的功能。数字电子技术基础试题四答案一、 填空题:1. 3.4 V 、 1.4 V ;2. 同步型 、 主从型 ;3. 逻辑器件的传输延时 ;4. 001 ;5. 积分型单稳态 ;6. 字扩展 、位扩展 ;7. 与阵列 、或阵列 ;8. 组合输出 ;9. 5/3 V ;10. 2/15 V ;二、 (1) Y AB BC AB BC (2) Z AB三、( 1)A 0 时: Z X Y 0111; WCo0;(2)A1时: Z X

24、Y 10100; W Co 0;( 3)电路功能为:四位二进制加 /减运算电路:当 A0时,ZXY;当 A1 时,ZXY;18四、五、(1)存储容量为: 2K8;(2)数码管显示“ 6”;3) Z m7 ABCD ; 六、2CP 1 2 3 4 5 6 7 8 9 10 11 12 133194七、(1)驱动方程和状态方程相同:n1Q2n 1 D2 X Q2 Q1Q1n 1 D1 X Q2 Q1 输出方程: Z X Q2 Q1 X Q2 Q1 ( 2)状态转换表:状态转换图:3)1”,否则,输出为“ 0”4) 电路功能描述: 2 位不同数码串行检测器,当串行输入的两位数码不同时,输出为20数字

25、电子技术基础试题五 、填空(每题 2 分,共 20 分)1. 如图 1 所示, A=0 时,Y=;A=1 , B=0 时,Y=;2. Y AB AC , Y 的最简与或式为;3. 如图 2所示为 TTL 的TSL 门电路, EN=0 时,Y 为,EN=1时, Y=4. 触发器按逻辑功能可分为 RSF、JKF、和 DF ;5. 四位二进制减法计数器的初始状态为 0011,四个 CP 脉冲后它的状态为;6. EPROM2864 的有 地址输入端,有 数据输出端;7. 数字系统按组成方式可分为 、 两种;8. GAL 是 可编程, GAL 中的 OLMC 称 ;9. 四位 DAC 的最大输出电压为

26、5V ,当输入数据为 0101 时,它的输出电压为V ;10. 某 3 位 ADC 输入电压的最大值为 1V ,采用“取整量化法”时它的量化阶距为V、试分析如图 3所示的组合逻辑电路。(10 分)1. 写出输出逻辑表达式;2. 化为最简与或式;3. 列出真值表;4. 说明逻辑功能。三、试用一片 74LS138 辅以与非门设计一个 BCD 码素数检测电路,要求:当输入为大于 1 的素数时,电路输出为 1,否则输出 为 0(要有设计过程) 。 (10 分)四、试画出下列触发器的输出波形(设触发器的初态为 0) 。 (12 分)1.2.213.五、74LS283 和 一 片 数 值 比 较 器 74LS85 组 成 的 数 字 系 统试分析:10 分)(1)当 X 3X2X 1X 0 0011,Y 3Y 2Y 1Y 00011 时, Z 3Z2Z1Z0? T? (2)当 X 3X 2X 1X 0 0111,Y 3Y 2Y 1Y 0 0111时, Z3Z2Z1Z0? T?(3)说明该系统的逻辑功能。10 分)六、试用 74LS161 设计一计数器完成下列计数循环(22七、如

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论