PCB画板DXPrule 规则模版说明_第1页
PCB画板DXPrule 规则模版说明_第2页
PCB画板DXPrule 规则模版说明_第3页
PCB画板DXPrule 规则模版说明_第4页
PCB画板DXPrule 规则模版说明_第5页
已阅读5页,还剩45页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、Altium Designer 规则模板使用说明目的 规范规范Altium DesignerAltium Designer软件设计规则设置;软件设计规则设置; 提高提高Altium DesignerAltium Designer软件设计效率,减轻工作强度;软件设计效率,减轻工作强度; 提高最终数据提高最终数据DRCDRC检查覆盖范围,提高审核效率和准检查覆盖范围,提高审核效率和准确性。确性。规则模板导入 单击单击Design rules Design rules 右键右键 Import RulesImport Rules 如图:如图:规则模板导入 按住按住ShiftShift选取所有规则选取所

2、有规则 点击点击OKOK规则模板导入规则模板导入 选择规则文件选择规则文件 (rule.RULrule.RUL) 点击打开点击打开规则模板导入 跳出对话框跳出对话框 点击点击YESYES,规则模板导入成功。,规则模板导入成功。主要规则ClearanceClearance设置设置WidthWidth设置设置Routing Vias StyleRouting Vias Style设置设置Differential Pairs RoutingDifferential Pairs Routing设置设置PlanePlane设置设置Length_class_Length_class_设置设置Acute A

3、ngleAcute Angle设置设置Clearance设置 Clearance_polyClearance_poly Clearance_room_Bga_08mmClearance_room_Bga_08mm Clearance_room_Bga_1mmClearance_room_Bga_1mm Clearance_cf_viaClearance_cf_via Clearance_cf_padClearance_cf_pad Clearance_via_allClearance_via_all Clearance_pad_allClearance_pad_all Clearance_cf

4、90_1Clearance_cf90_1 Clearance_cf90_2Clearance_cf90_2 Clearance_cf100_1Clearance_cf100_1 Clearance_cf100_2Clearance_cf100_2 Clearance_AllClearance_AllClearance_poly 更改铺铜间距设置(默认更改铺铜间距设置(默认20mil20mil)Clearance_room_Bga_08mm 更改安全间距设置(默认更改安全间距设置(默认4mil4mil,可根据实际情况进行,可根据实际情况进行更改)更改) 更改或添加更改或添加RoomRoom名称名

5、称Clearance_room_Bga_1mm 更改安全间距设置(默认为更改安全间距设置(默认为4mil4mil,可根据实际情况进,可根据实际情况进行更改)行更改) 更改或添加更改或添加RoomRoom名称名称Clearance_via_all 过孔安全间距设置(默认过孔安全间距设置(默认7mil7mil)Clearance_pad_all 焊盘安全间距设置(默认焊盘安全间距设置(默认7mil7mil)Clearance_cf90_1 控制控制9090欧姆差分线推挤间距,避免单线推挤时间距发欧姆差分线推挤间距,避免单线推挤时间距发生变化生变化 更改层名和间距(根据阻抗结构图)更改层名和间距(根

6、据阻抗结构图)Clearance_cf90_2 控制控制9090欧姆差分推挤间距,避免单线推挤时间距发生欧姆差分推挤间距,避免单线推挤时间距发生变化变化 更改层名和间距(根据阻抗结构图)更改层名和间距(根据阻抗结构图)Clearance_cf100_1 控制控制100100欧姆差分推挤间距,欧姆差分推挤间距, ,避免单线推挤时间距,避免单线推挤时间距发生变化发生变化 更改层名和间距(根据阻抗结构图)更改层名和间距(根据阻抗结构图)Clearance_cf100_2 控制控制100100欧姆差分推挤间距,欧姆差分推挤间距, ,避免单线推挤时间距,避免单线推挤时间距发生变化发生变化 更改层名和间距

7、(根据阻抗结构图)更改层名和间距(根据阻抗结构图)差分信号设置在右侧编辑器第一个下在右侧编辑器第一个下拉选项中选择拉选项中选择 DifferentialDifferentialPairs editor Pairs editor 点击右下脚的点击右下脚的Create from nets Create from nets (从网络(从网络创建)如图:创建)如图:差分对添加 在差分后缀中分别键入在差分后缀中分别键入N N or or P P,点击,点击executeexecute(执行(执行); ); 在差分后缀一般有在差分后缀一般有“N/PN/P”“”“+/- +/- ”“”“H/LH/L” 确定

8、所有差分后缀的差分添加完毕确定所有差分后缀的差分添加完毕建立差分组 Design/classes/differential pairDesign/classes/differential pair classes/ classes/ 根据差分特性阻抗的不同可根据差分特性阻抗的不同可将差分对分组,一般我们可将差分对分组,一般我们可分为分为cf100,cf90cf100,cf90,每组对应相应,每组对应相应的差分对。的差分对。Clearance_All 全局安全间距设置(默认为全局安全间距设置(默认为7mil7mil) 说明:说明:Clearance_via_allClearance_via_al

9、l和和Clearance_pad_allClearance_pad_all两条规则两条规则激活后,本规则实际是线到线的安全间距规则激活后,本规则实际是线到线的安全间距规则Clearance设置优先权 优先权默认为如图所示,不要随意改动优先权默认为如图所示,不要随意改动 需要设置的规则打勾激活需要设置的规则打勾激活Width设置 Width_room_Bga_08mmWidth_room_Bga_08mm Width_room_Bga_1mmWidth_room_Bga_1mm Width_class_clkWidth_class_clk Width_class_vcc&gndWidth_cla

10、ss_vcc&gnd Width_diffPairs_cf90Width_diffPairs_cf90 Width_diffPairs_cf100Width_diffPairs_cf100 Width_signal_50,65,75Width_signal_50,65,75 Width_allWidth_allWidth_room_Bga_08mm 更改线宽设置(默认全部最大最小更改线宽设置(默认全部最大最小5mil5mil) 更改或添加更改或添加RoomRoom名称名称Width_room_Bga_1mm 更改线宽设置(默认最大最小更改线宽设置(默认最大最小7mil7mil) 更改或添加更改

11、或添加RoomRoom名称名称Width_class_clk 更改特殊信号(时钟)线宽设置(默认最大最小更改特殊信号(时钟)线宽设置(默认最大最小12mil12mil) 更改或添加更改或添加Net classNet class名称:名称:clkclkWidth_class_vcc&gnd 更改电地线宽设置(默认最小更改电地线宽设置(默认最小10mil10mil) 更改或添加更改或添加Net classNet class名称:名称:vcc&gndvcc&gndWidth_diffPairs_cf90 更改更改9090欧差分对应每层线宽(根据阻抗结构图)欧差分对应每层线宽(根据阻抗结构图)最大最大

12、最小值一致最小值一致Width_diffPairs_cf100 更改更改100100欧差分对应每层线宽(根据阻抗结构图)欧差分对应每层线宽(根据阻抗结构图)最大最大最小值一致最小值一致Width_signal_50,65,75 对于有多种单线阻抗的。新建相应的对于有多种单线阻抗的。新建相应的class,class,分别命名分别命名为为“signal_50signal_50”“”“signal_65signal_65”,“signal_75signal_75” 根据结构图可更改不同层的线宽根据结构图可更改不同层的线宽Width_all 更改全局线宽(默认最小更改全局线宽(默认最小7mil7mil

13、,最大,最大100mil100mil)Width优先权 可更改优先权可更改优先权(电地优先权最高,其它情况下线宽要(电地优先权最高,其它情况下线宽要求由细变宽,规则优先级由高到低求由细变宽,规则优先级由高到低, , ) 需要设置的规则打勾激活需要设置的规则打勾激活RoutingVias Style设置 RoutingVias_room_Bga_08mmRoutingVias_room_Bga_08mm RoutingVias_room_Bga_1mmRoutingVias_room_Bga_1mm RoutingVias_allRoutingVias_allRoutingVias_room_B

14、ga_08mm 更改过孔设置(默认为0.2/0.45mm) 更改或添加Room名称RoutingVias_room_Bga_1mm 更改过孔设置(默认为12/24mil) 更改或添加Room名称RoutingVias_all 更改过孔设置(默认为最小更改过孔设置(默认为最小12/24mil12/24mil最大最大20/40mil 20/40mil )Routing Vias Style优先权 无需更改优先权(默认设置)无需更改优先权(默认设置) 需要设置的规则打勾激活需要设置的规则打勾激活Differential Pairs Routing设置 DiffPairsRouting_cf90Dif

15、fPairsRouting_cf90 DiffPairsRouting_cf100DiffPairsRouting_cf100 DiffPairsRouting_allDiffPairsRouting_allDiffPairsRouting_cf90 更改更改9090欧姆差分在每层对应差分走线间距(根据阻抗欧姆差分在每层对应差分走线间距(根据阻抗结构图)结构图)DiffPairsRouting_cf100 更改更改100100欧姆差分在每层对应差分走线间距(根据阻抗欧姆差分在每层对应差分走线间距(根据阻抗结构图)结构图)DiffPairsRouting_all 更改差分在每层对应差分走线间距(

16、无阻抗时默认设更改差分在每层对应差分走线间距(无阻抗时默认设置)置)Differential Pairs Routing优先权 Cf90Cf90,cf100cf100规则优先于全局规则优先于全局 默认为全激活默认为全激活Plane设置 PlaneConnect_viaPlaneConnect_via PlaneConnect_allPlaneConnect_all PlaneClearance_viaPlaneClearance_via PlaneClearance_allPlaneClearance_all PolygonConnect_viaPolygonConnect_via PolygonConnect_allPolygonConnect_allPlaneConnect_via 电源地在电源地在planeplane层过孔全连接层过孔全连接( (需要时激活)需要时激活)PlaneClearance_via 过孔在过孔在PlanePlane层的隔离大小设置层的隔离大小

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论