数电第一次实验报告西工大_第1页
数电第一次实验报告西工大_第2页
数电第一次实验报告西工大_第3页
数电第一次实验报告西工大_第4页
数电第一次实验报告西工大_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数电实验1一实验目的1.了解掌握quartus中原理图的设计方法2.了解掌握ed0实验开发板的使用方法二.实验设备1.quartus开发环境2.ed0开发板三.实验内容要求 1: 根据参考内容,用原理图输入方法实现一位全加器。1)用 quartusii波形仿真验证;2)下载到 de0 开发板验证。要求 2: 参照参考内容,用 74138 3-8 译码器和 7400 与非门,用原理图输入方法实现一位全减器。1)用 quartusii 波形仿真验证;2)下载到 de0 开发板验证。四.实验原理1.实验1实现一位全加器原理图如下ai,bi为两个加数,si为全加和,ci-1为低位的进位,ci为向高位的

2、进位。2.实验2用 74138 3-8 译码器和 7400 与非门实现一位全减器原理图如下。a0为被减数,a1为减数,ci为来自低位的借位,co为向高位的借位五.实验结果实验1:原理图输入波形仿真配置针脚在计算机上完成模拟实验之后,重新进行编译,然后将程序下载到de0开发板上并对全加器进行验证。验证结果无误。实验2:原理图输入波形仿真六.故障排除&实验心得实验中,我们最大的问题就在于如何构建整个系统。整个实验都是比较基本的一些语句和一些简单门电路的综合使用。我们进一步的了解了整个系统的构建和编译过程,使我们对vhdl语句和quartus的使用有了进一步的认识。个人认为,vhdl语言不够简洁,有些表示比较麻烦。这次实验首次让我们将数电理论运用到实践,增强了我们对于全

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论