3D集成电路技术进展情况报告_第1页
3D集成电路技术进展情况报告_第2页
3D集成电路技术进展情况报告_第3页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、3D 集成电路技术进展情况报告早期 IEEE 院士 Saraswat、Rief 和 Meindl 预测,“芯片互连恐怕会使半导体工业的历史发展减速或者止步 ”,首次提出应该探索电路的3D 集成技术。2007年 9月,半导体工业协会 (SIA)宣称:“在未来大约 10-15年内,缩小晶体管尺寸的能力将受到物理极限的限制”,因此3D 集成的需求变得更加明显。全新的器件结构,比如碳纳米管、自旋电子或者分子开关等,在10-15年内还不能准备好。因此新型组装方法,如3D 集成技术再次被提了出来。存储器速度滞后问题是 3D 集成的另一个推动因素,众所周知,相对于处理器速度,存储器存取速度的发展较慢, 导致

2、处理器在等待存储器获取数据的过程中被拖延。在多核处理器中, 这一问题更加严重, 可能需要将存储器与处理器直接键合在一起。3D IC 集成技术的拯救2005年 2月,当 ICs Going Vertical发表时,几乎没有读者认识到发生在3DIC 集成中的技术进步,他们认为该技术只是叠层和引线键合,是一种后端封装技术。今天, 3D 集成被定义为一种系统级集成结构,在这一结构中,多层平面器件被堆叠起来,并经由穿透硅通孔(TSV)在 Z 方向连接起来。编辑版 word为制造这样的叠层结构, 已经开发了很多工艺, 下面所列的正是其中的关键技术:1、TSV 制作:Z 轴互连是穿透衬底 (硅或者其他半导体

3、材料 )而相互电隔离的连接,TSV 的尺寸取决于在单层上需要的数据获取带宽;2、层减薄技术:初步应用需减薄到大约 7550 m,而在将来需减薄到约251 m;3、对准和键合技术:芯片与晶圆 (D2W)之间,或者晶圆与晶圆 (W2W)之间。编辑版 word通过插入 TSV、减薄和键合, 3D IC 集成可以省去很大一部分封装和互连工艺。然而,目前还未完全明确,这些在整个制造工艺中需要集成在什么位置。似乎对于 TSV 工艺,可以在 IC 制造和减薄过程中,经由IDM 或晶圆厂获得,而键合可以由 IDM 实现,也可以在封装操作中由外部的半导体组装和测试提供商(OSATS)实现,但这有可能在技术成熟时

4、发生变化。在将来很有可能发生的是,3D IC 集成技术会从 IC 制造与封装之间的发展路线发生交叠时开始。3D IC 工艺选择TSV 可以在 IC 制造过程中制作 (先制作通孔, via first),也可以在 IC 制造完成之后制作 (后制作通孔, via last)。在前一种情况下,前道互连(FEOL) 型 TSV 是在 IC 布线工艺开始之前制作的, 而后道互连 (BEOL) 型 TSV 则是在金属布线工艺过程中在 IC 制造厂中实现的。FEOL 型通孔是在所有CMOS 工艺开始之前在空白的硅晶圆上制造实现的。使用的导电材料必须可以承受后续工艺的热冲击(通常高于 1000 ),因而只能选

5、用多晶硅材料。在BEOL 过程中制造的 TSV 可以使用金属钨或铜,而且在通常情况下,制作流程处于整个集成电路工艺的早期,以保证TSV 不会占据宝贵的互连布线资源。在 FEOL 和 BEOL 两种情况下,TSV 都必须设计进 IC 布线之中。TSV 也可以在 CMOS 器件制造完成之后制作。在键合工艺之前完成,或者在键合工艺之后完成。由于CMOS 器件已经制作完成,因此在通孔形成时晶圆不需要再经受高温处理, 所以可以使用铜导电材料。 很明显,制作这些通孔的空白区域需要在设计芯片时就予以考虑。编辑版 word如果可以选择,无论是FEOL 还是 BEOL 方案,只要是在晶圆代工厂制作TSV,都是相

6、对简单的选择。 BEOL 互连层是一个拥有不同介质和金属层的复杂混合体。刻蚀穿透这些层很困难,而且是由不同产品具体决定的。在完整的IC制造之后通过刻蚀穿透BEOL 层来制作 TSV 会阻碍布线通道,增加布线复杂性并增加芯片尺寸, 可能会需要一个额外的布线层。既然诸如 TSMC(中国台湾省台北 )和特许 (新加坡 )等晶圆厂已宣称他们有意向量产化 TSV 制造,那么在 IC 制造工艺中制作通孔将成为一个更切实可行的选择。3D IC 优势3D 集成电路在不同的应用上面表现出不同的优势。得益于其较短和较低的电容互联线,它可以在增强性能的同时降低其功率。例如我们将它应用到逻辑电路的栈储存上, 就可以得

7、出相对应的效果。 这种电路可以给类似手机的移动应用提供一个较小的整体封装。当更多的小管芯被装配来替代SOC 之后,采用这种电路还能提高产量。 当电路的单独处理的性能和集成度没被强制执行,三维集成电路就也会允许模拟和数字IP 去达到这个目标。出于对其应用目标的考虑,人们对其比较成本和可靠性的讨论莫衷一是。但在这个领域的发展过程中, 还会有更大预期的提高。在接下来的两三年,厂商将主要集中在利用硅互边导电物(SiS)的 2.5D 方法,这使基于目前方案的内存、 传感器和混合信号设计的封装更紧凑、带宽更广和集成度更高。 SiS有着简单和方便的热管理等优点。其需要的工具则有所增加:检验工具已经延伸到处理

8、新设计规格、管芯内的排列。 测试工具有新的性能, 就是在堆栈和封包之后, 利用设备去测试没有物理访问权限的芯片。现在已经研发编辑版 word出新的抽取模型去提供更精确的TSV 建模,布线工具也有着一些额外的封装底层协议、布局和输出性能。当我们开始讨论全3D 这种利用 TSV(硅穿孔)去将两个或多个不同的,并也已经过处理的带有有源电路区的管芯连接起来的方法的时候。我们希望第一个应用会是在逻辑电路上的内存和传感器,尤其是逻辑电路上的内存。 广泛的 I/O标准和通过TSV 的驱动在电源管理方面有着非常吸引人的特性。基于设计的硅穿孔的工具的发展延伸也有很大的影响力,与内存BIST 一起承担起对堆栈存储

9、器的验证和修复这个重要作用。尽管这经常被称为大规模的转变, 但我们希望在中期那些同类型逻辑分区跨过多样芯片的应用不多。 例外的情况是对那些垂直传送的信号会产生一个架构上的优势。其中一个得益在GPU。现实是这些架构将会驱动分配,也会允许利用当前小幅度增强的布局技术执行物理实现。从长远看来,同类型逻辑管芯3D 堆栈的充分利用,或许是为了应对晶体管扩展这个最终目标, 这需要对设计流程进行广泛的转变。这包括了设计和仿真技术,这使 TSV 能够工作在有效电路区域,逻辑和物理设计工具集成在一起去达到管芯许可系统级别的最优化,同时这也会改进热量和功率输送、动力输送、封装设计和建模工具3D IC 发展趋势3D

10、 IC 为未来芯片发展趋势,其全新架构带来极大改变,英特尔即认为,制程技术将迈入3D,未来势必激励技术创新。英特尔实验室日前便宣布与工研院合作,共同合作开发 3D IC 架构且具低功耗特性的内存技术,此一技术未来将应编辑版 word用在 Ultrabook、平板计算机、智能型手机等行动装置,以及百万兆级(Exascale)与超大云端数据中心 (Cloud Mega-Data Centers)。工研院认为,英特尔拥有多项技术专利, 与工研院 3D IC 研发基础相互结合,应可使台湾产业关键自主技术,进一步带动相关产业链发展。封测业界认为, 近期半导体供应链在投入3D IC 研发方面有加速的现象, 很多厂商都加入研发的供应链中,包括晶圆厂、 封测厂等, 在 3D IC 的研发费用比2010年增加许多,这对发展3D 产业是好事,预测3D IC 应可望于 2013 年出现大量生产的情况,应可视为3D IC 的量产元年。日月光指出,在逻辑与内存芯片接合的接口标准即Wide I/O Memory Bus ,已于 9 月底尘埃落定, 加入的半导体成员达上百家,如此将有助于加快厂商

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论