




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、第五章第五章 时序逻辑电路时序逻辑电路5.1 概述概述5.2 时序逻辑电路的分析方法时序逻辑电路的分析方法5.3 时序逻辑电路的设计方法时序逻辑电路的设计方法5.4 若干常用的时序逻辑电路若干常用的时序逻辑电路一、定义一、定义电路任意时刻的输出信号不仅取决于该时电路任意时刻的输出信号不仅取决于该时刻的刻的输入信号输入信号,还,还电路的原来状态电路的原来状态有关。有关。fafaaici-1sicicpbidfdfdq5.1 概述概述(1)组合逻辑电路组合逻辑电路x1xny1z1ymq1二、方框图:二、方框图:存储电路存储电路qlzk输入逻辑变量输入逻辑变量输出逻辑变量输出逻辑变量驱动变量驱动变量
2、状态变量状态变量5.1 概述(2)y1=f1(x1,x2 , , xn , q1 , q2 , , ql)y2=f2(x1,x2 , , xn , q1 , q2 , , ql).ym=fm(x1,x2 , , xn , q1 , q2 , , ql)y=f(x,q)三、逻辑方程三、逻辑方程1、输出方程、输出方程5.1 概述(3)z1=g1(x1,x2 , , xn , q1 , q2 , , ql)z2=g2(x1,x2 , , xn , q1 , q2 , , ql).zk=gk(x1,x2 , , xn , q1 , q2 , , ql)z=g(x,q)2、驱动方程、驱动方程5.1 概述
3、(4)q1n+1=h1(z1,z2 , , zn , q1n , q2n , , qln)q2n+1 =h2 (z1,z2 , , zn , q1n , q2n , , qln) .qln+1 =hl (z1,z2 , , zn , q1n , q2n , , qln)qn+1=h(z, qn)3、状态方程、状态方程5.1 概述(5)四、时序逻辑电路的分类四、时序逻辑电路的分类1、根据存储电路中触发器的动作特点:、根据存储电路中触发器的动作特点:同步时序逻辑电路同步时序逻辑电路:所有触发器的状态在同一时刻发生变化:所有触发器的状态在同一时刻发生变化异步时序逻辑电路异步时序逻辑电路:触发器的状态
4、不是在同一时刻发生变化:触发器的状态不是在同一时刻发生变化2、根据输出变量的特点:、根据输出变量的特点:米利型米利型(mealy):摩尔型摩尔型(moore) :y=f(x,q)y=f(q)5.1 概述(6)一、分析方法的任务:一、分析方法的任务: 给定时序逻辑电路,找出其变化规律给定时序逻辑电路,找出其变化规律二、步骤:二、步骤:1、写出驱动方程、写出驱动方程2、写出输出方程、写出输出方程3、求状态方程(、求状态方程(把驱动方程代入触发器的特性方程把驱动方程代入触发器的特性方程)4、计算状态转换表、计算状态转换表5、画状态转换图、画状态转换图6、画时序图、画时序图7、说明其逻辑功能、说明其逻
5、辑功能5.2 同步时序逻辑电路的分析方法同步时序逻辑电路的分析方法(1)j kqqj kqqj kqq&1&cpyf1f3f21、写驱动方程、写驱动方程321qqjk1=1j2=q1312qqkj3=q1q2k3=q2例如、试分析如图所示时序逻辑电路例如、试分析如图所示时序逻辑电路2、写输出方程、写输出方程y=q2q35.2 同步时序逻辑电路的分析方法同步时序逻辑电路的分析方法(2)3、求状态方程(、求状态方程(把驱动方程代入触发器的特性方程把驱动方程代入触发器的特性方程)niiniiniqkqjq113211qqqqn2312112qqqqqqn3232113qqqqqqn5.2 同步时序逻
6、辑电路的分析方法同步时序逻辑电路的分析方法(3)5.2 同步时序逻辑电路的分析方法同步时序逻辑电路的分析方法(4)ynq3nq2nq113nq12nq11nq0000010001010001001100111000100101010111001100001111000113211qqqqn2312112qqqqqqn3232113qqqqqqny=q2q34、计算状态转换表、计算状态转换表ynq3nq2nq113nq12nq11nq00000100010100010011001110001001010101110011000011110001cpq3 q2 q1y000001001020100
7、30110410005101061100700015.2 同步时序逻辑电路的分析方法同步时序逻辑电路的分析方法(5)000000100100011010001010110111115、画状态转换图、画状态转换图5.2 同步时序逻辑电路的分析方法同步时序逻辑电路的分析方法(6)00000010010001101000101011011111cptq1q2q3000100010110001101011000100010y6、画时序图、画时序图一、寄存器一、寄存器寄存器是由触发器组成的用来暂存一组寄存器是由触发器组成的用来暂存一组二进制数码的逻辑部件,它是构成计算二进制数码的逻辑部件,它是构成计算机
8、机cpu中最基本的逻辑部件中最基本的逻辑部件1、寄存器的功能:、寄存器的功能:清除数码清除数码接收数码接收数码暂存数码暂存数码输出数码输出数码移位功能移位功能5.3 若干常用时序逻辑电路若干常用时序逻辑电路(1)dsdrqq &dr dld q 2、寄存器的工作模式寄存器的工作模式1)两拍接收)两拍接收工作模式工作模式发清零脉冲发清零脉冲准备数据准备数据发接收脉冲发接收脉冲5.3 若干常用时序逻辑电路若干常用时序逻辑电路(2)2)单拍接收)单拍接收工作模式工作模式准备数据准备数据发接收脉冲发接收脉冲dsdrqq & dld q &5.3 若干常用时序逻辑电路若干常用时序逻辑电路(3)5.3 若
9、干常用时序逻辑电路若干常用时序逻辑电路(4)d qf0d qf1d qf2d qf3cpcp d0 d1 d2 d3 q0 q1 q2 q3并入并入并出并出3)多位数码接收工作模式)多位数码接收工作模式4)串行)串行移位接收移位接收工作模式工作模式d qf0d qf1d qf2d qf3cpcpi i=cp d=cp di i=q=qi-1i-1 d d0 0=x=xcpcp q0 q1 q2 q3x串入串入并并出出5.3 若干常用时序逻辑电路若干常用时序逻辑电路(5)5 5)环形移位工作模式)环形移位工作模式d qf0d qf1d qf2d qf3cpcpi i=cp d=cp di i=q
10、=qi-1i-1 d d0 0=q=qn-1n-1cpcp5.3 若干常用时序逻辑电路若干常用时序逻辑电路(6)6 6)扭环形移位工作模式)扭环形移位工作模式d qf0d qf1d qf2d qf3 qcpcpi i= cp d= cp di i=q=qi-1i-1 d d0 0=q=qn-1n-1cpcp5.3 若干常用时序逻辑电路若干常用时序逻辑电路(7)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(8) q0 q1 q2 q3cp 74ls175 rd d0 d1 d2 d31)数码寄存器数码寄存器寄存数据输出端寄存数据输出端并行数据输入端并行数据输入端 送数脉冲端送数脉冲端异步(直
11、接)清零端异步(直接)清零端 5.3 若干常用时序逻辑电路若干常用时序逻辑电路(9)并行送数1q3q2q1q0=0000直接清零0说 明功 能cprdinidq174ls175功能表及说明功能表及说明5.3 若干常用时序逻辑电路若干常用时序逻辑电路(10)寄存数据输出端寄存数据输出端并行数据输入端并行数据输入端 送数电平端送数电平端异步(直接)清零端异步(直接)清零端 q0 q1 q2 q3 74ls116 rd d0 d1 d2 d3balele2)锁存器)锁存器5.3 若干常用时序逻辑电路若干常用时序逻辑电路(11)保 持 11并行送数 01qi=0直接清零 0说 明功 能rdbalele
12、 inidq1niniqq174ls116功能表及说明功能表及说明5.3 若干常用时序逻辑电路若干常用时序逻辑电路(12)右移串行数码输入端右移串行数码输入端左移串行数码输入端左移串行数码输入端 控制端控制端 q0 q1 q2 q3 74ls194 rd d0 d1 d2 d3cpdirdils1s03)双向移位寄存器)双向移位寄存器5.3 若干常用时序逻辑电路若干常用时序逻辑电路(13)cps1 s0 功 能说 明0直接清零qi=01 1 1并行送数1 0 1右 移1 1 0 左 移1 0 0 保 持10保 持rdinidq1irnninidqqq1011,ilnninidqqq1311,n
13、iniqq1niniqq174ls194功能表及说明功能表及说明5.3 若干常用时序逻辑电路若干常用时序逻辑电路(14)1)串行输入数据)串行输入数据 q0 q1 q2 q3 74ls194 rd d0 d1 d2 d3cpdirdils1s0 0111 1 1 00 1 1 11 0 1 1 4、寄存器的应用、寄存器的应用(1)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(15)2)乘)乘2运算运算 q0 q1 q2 q3 74ls194 rd d0 d1 d2 d3cpdirdils1s01 0 0 00100 1 0 00 0 1 05.3 若干常用时序逻辑电路若干常用时序逻辑电路(
14、16)3)除)除2运算运算 q0 q1 q2 q3 74ls194 rd d0 d1 d2 d3cpdirdils1s0 1100 0 1 1 0 0 1 110 0 1 1 05.3 若干常用时序逻辑电路若干常用时序逻辑电路(17)4)环形移位寄存器)环形移位寄存器 q0 q1 q2 q3 74ls194 rd d0 d1 d2 d3cpdirdils1s00100010010010010005.3 若干常用时序逻辑电路若干常用时序逻辑电路(18)5)扭环形移位寄存器)扭环形移位寄存器 q0 q1 q2 q3 74ls194 rd d0 d1 d2 d3cpdirdils1s00110000
15、00010011011111111110110010005.3.2 计数器计数器计数器计数器是用来记录脉冲数目的数字是用来记录脉冲数目的数字电路,它是构成数字设备的基本的电路,它是构成数字设备的基本的逻辑部件,可用于定时、延时、分逻辑部件,可用于定时、延时、分频等逻辑功能频等逻辑功能二、计数器的分类:二、计数器的分类:按工作方式分:异步计数器,同步计数器按工作方式分:异步计数器,同步计数器按编码方式分:二进制计数器,二按编码方式分:二进制计数器,二- -十进制计数器,任意十进制计数器,任意进制计数器进制计数器按工作特点分:加法计数器,减法计数器,可逆计数器按工作特点分:加法计数器,减法计数器,
16、可逆计数器一、计数器的作用一、计数器的作用cpntt n 进制进制计数器计数器5.3 若干常用时序逻辑电路若干常用时序逻辑电路(19)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(20)j kqqj kqqj kqqcpq0q1q2cp0=cp,cp1=q0,cp2=q1j=k=1,所有触发器均接成,所有触发器均接成tf三三、异步计数器异步计数器1 1、二进制计数器、二进制计数器1 1)加法)加法tcpq0q1q2000100010110001101011111000100j kqqj kqqj kqqcpq0q1q2000001010011100101110111fcp异步异步分频分频f
17、cp/2fcp/4fcp/85.3 若干常用时序逻辑电路若干常用时序逻辑电路(21)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(22)j=k=1,所有触发器均接成,所有触发器均接成tf2 2)减法)减法j kqqj kqqj kqqcpq0q1q212, 01,0qcpqcpcpcpj kqqj kqqj kqqcpq0q1q2tcpq0q1q20001110111010011100101000001110001111101011000110100015.3 若干常用时序逻辑电路若干常用时序逻辑电路(23)3 3)异步二进制计数器的构造方法)异步二进制计数器的构造方法二进制的位数与触发器
18、的个数相同二进制的位数与触发器的个数相同触发器均接成触发器均接成tftfcp0=cpcp0=cpcpi加法加法减法减法上升沿上升沿下降沿下降沿1iqqi-11iqqi-1试用维持阻塞试用维持阻塞df构成四位二进制加法计构成四位二进制加法计数器,画出电路图及状态转换图数器,画出电路图及状态转换图5.3 若干常用时序逻辑电路若干常用时序逻辑电路(24)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(25)j kqqcp0q0j kqqj kqqj kqqq1q2q2q0tcpq1q2q32、十进制、十进制q0tcpq1q2q300000001001000110101011110001001010
19、001105.3 若干常用时序逻辑电路若干常用时序逻辑电路(26)中规模集成异步二中规模集成异步二-五五-十进制计数器十进制计数器(74ls290)j kqqcp0q0j kqqj kqqj kqqq1q2q2cp1&r01r02 &s91s925.3 若干常用时序逻辑电路若干常用时序逻辑电路(27)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(28)*逻辑图与管脚逻辑图与管脚计数脉冲输入端计数脉冲输入端下降沿触发下降沿触发异步清零端异步清零端异步置异步置9端端 q0 q1 q2 q3cp1 74ls290 cp0 r01 r02 s91 s925.3 若干常用时序逻辑电路若干常用时序逻辑
20、电路(29)1)r01=r02=1时,异步清零(时,异步清零(q3q2q1q0=0000)2)s91=s92=1时,异步置时,异步置9(q3q2q1q0=1001)3)cp0=cp,cp1悬空,悬空,q0是一位二进制计数器是一位二进制计数器(q3q2q1保持不变)保持不变)4)cp1=cp,cp0悬空,悬空, q3q2q1 是五进制计数是五进制计数器(器( q0保持不变)保持不变) q0 q1 q2 q3cp1 74ls290 cp0 r01 r02 s91 s92q3q2q1000001010011100*功能说明功能说明4)cp0=cp,cp1=q0, q3q2q1 q0是是一位十进制加法
21、计数器一位十进制加法计数器0110000000010010001101000101100001111001 q0 q1 q2 q3cp1 74ls290 cp0 r01 r02 s91 s92cp5.3 若干常用时序逻辑电路若干常用时序逻辑电路(30)四四、同步计数器同步计数器1 1、二进制计数器、二进制计数器cpq 3 q 2 q 1 q 0c012345678910111213141516000000010010001101000101011001111000100110101011110011011110111100000000000000000001010ikkqti1 1)加法)加法
22、二进制的位数与触发器的二进制的位数与触发器的个数相同个数相同cpicpi=cp=cp触发器均接成触发器均接成tftft0=1t0=1c=q3q2q1q05.3 若干常用时序逻辑电路若干常用时序逻辑电路(31)2 2)减法)减法cpq 3 q 2 q 1 q 0c012345678910111213141516000011111110110111001011101010011000011101100101010000110010000100001000000000000000110ikkqti二进制的位数与触发器的二进制的位数与触发器的个数相同个数相同cpicpi=cp=cp触发器均接成触发器均
23、接成tftft0=1t0=10123qqqqc 5.3 若干常用时序逻辑电路若干常用时序逻辑电路(32)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(33)a、单时钟、单时钟u/dcp减法加法, 1/, 0/duduiiqduqduti/3)可逆计数器)可逆计数器5.3 若干常用时序逻辑电路若干常用时序逻辑电路(34)cpdcpu减法加法,ducpcpiuidqcpqcpcp触发器接成触发器接成tfb、双时钟、双时钟5.3 若干常用时序逻辑电路若干常用时序逻辑电路(35)1)逻辑图与管脚)逻辑图与管脚 q0 q1 q2 q3 c 74ls161 et cp ep rd d0 d1 d2 d
24、3 ld 计数脉冲输入端计数脉冲输入端计数状态输出端计数状态输出端进位脉冲输出端进位脉冲输出端c=q3q2q1q0控制端控制端异步清零端异步清零端同步置数控制端同步置数控制端并行输入数据端并行输入数据端2、中规模集成同步四位二进制加法计数器、中规模集成同步四位二进制加法计数器5.3 若干常用时序逻辑电路若干常用时序逻辑电路(36)rd cp ld et ep功功 能能说说 明明0异步清零异步清零qi=0,c=010同步预置数同步预置数inidq11 1 1 1计数计数 二进制加法二进制加法1 1 1 0保持保持1 1 0 保持保持nnniniccqq11,0,1cqqnini2)功能表及说明)
25、功能表及说明3)四位二进制计数器状态转换图)四位二进制计数器状态转换图00000001000100001100100001010011000111010000100101010010110110001101011100111101 vcc c q0 q1 q2 q3 s2 ld rd cp d0 d1 d2 d3 s1 gnd 74ls161 16 1514131211109 876543215.3 若干常用时序逻辑电路若干常用时序逻辑电路(37)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(38)1)逻辑图与管脚)逻辑图与管脚 q0 q1 q2 q3 c 74ls160 et cp ep
26、 rd d0 d1 d2 d3 ld 进位脉冲输出端进位脉冲输出端c=q3q03、同步十进制加法计数器(、同步十进制加法计数器(74ls160)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(39)rd cp ld et ep功功 能能说说 明明0异步清零异步清零qi=0,c=010同步预置数同步预置数inidq11 1 1 1计数计数 十进制加法十进制加法1 1 1 0保持保持1 1 0 保持保持nnniniccqq11,0,1cqqnini2)功能表及说明)功能表及说明3)计数器状态转换图(十进制加法)计数器状态转换图(十进制加法)0000000100010000110010000101
27、00110001000011101001015.3 若干常用时序逻辑电路若干常用时序逻辑电路(40)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(41)1)逻辑图与管脚)逻辑图与管脚进位进位/借位脉冲输出端借位脉冲输出端 q0 q1 q2 q3 rc 74ls190 co/bo cp ct u/d d0 d1 d2 d3 ld 控制端控制端加加/减计数控制端减计数控制端异步置数控制端异步置数控制端级联输出端级联输出端cpbo、coctctbococprcrc,1/0/时当4、同步十进制可逆计数器、同步十进制可逆计数器(74ls190)5.3 若干常用时序逻辑电路若干常用时序逻辑电路(42)
28、ld cp ctu/d功功 能能说说 明明0 异步预置数异步预置数c=q3q01 0 0同步十进制加法同步十进制加法iidq 1 0 1 同步十进制减法同步十进制减法1 1 保持保持nnniniccqq11,0123/qqqqboco2)功能表及说明)功能表及说明3)计数器状态转换图(十进制减法)计数器状态转换图(十进制减法)000010011100000111001100010100100000010001100001001/, 0, 1ductld5.3 若干常用时序逻辑电路若干常用时序逻辑电路(43)五、用五、用msimsi构成构成n n进制计数器的方法进制计数器的方法1 1、基本原理:
29、假设已有一、基本原理:假设已有一m m进制计数器,进制计数器,要得到一要得到一n n进制计数器,只要进制计数器,只要n nm m,即可令,即可令m m进制计数器在顺序计数过程中跳跃进制计数器在顺序计数过程中跳跃m-nm-n个个状态可得到状态可得到n n进制计数器进制计数器s0s1sn-1snsm-15.3 若干常用时序逻辑电路若干常用时序逻辑电路(44)例:试用例:试用74ls161设计一个十进制计数器设计一个十进制计数器0000101110101001100001110110010101000011001000011111111011011100作用态暂态13qqrd5.3 若干常用时序逻辑
30、电路若干常用时序逻辑电路(45) q0 q1 q2 q3 c 74ls161 etcp ep rd d0 d1 d2 d3 ld &5.3 若干常用时序逻辑电路若干常用时序逻辑电路(46) q0 q1 q2 q3 c 74ls161 et cp ep rd d0 d1 d2 d3 ld 2、基本方法、基本方法1)异步清零法(异步置数法)异步清零法(异步置数法)2)同步置数法(任意值、最大值、最小值)同步置数法(任意值、最大值、最小值)3、级联构成任意进制计数器、级联构成任意进制计数器5.3 若干常用时序逻辑电路若干常用时序逻辑电路(47)一、时序逻辑电路的设计的任务一、时序逻辑电路的设计的任务
31、 要求设计者根据给出的具体逻辑问题,求出要求设计者根据给出的具体逻辑问题,求出实现这一逻辑功能的逻辑电路。实现这一逻辑功能的逻辑电路。二、时序逻辑电路的设计的原则二、时序逻辑电路的设计的原则 所得到的设计电路结果应力求简单所得到的设计电路结果应力求简单。ssissi设计设计:电路最简的标准是所用的触发器和门电路的数电路最简的标准是所用的触发器和门电路的数目最少,而且触发器和门电路的输入端数目也最少目最少,而且触发器和门电路的输入端数目也最少msimsi设计:设计:电路最简的标准则是使用的集成电路数目最电路最简的标准则是使用的集成电路数目最少,种类最少。而且互相间的连线也最少。少,种类最少。而且
32、互相间的连线也最少。5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(1)(1)5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法三、同步时序逻辑电路的设计步骤三、同步时序逻辑电路的设计步骤1 1)逻辑抽象)逻辑抽象 a.a.分析给定的逻辑问题分析给定的逻辑问题, ,确定输入变量、输出变量以及确定输入变量、输出变量以及 电路的电路的状态数。状态数。 b.b.定义输入、输出变量和状态的含义,并将电路状态顺序编号定义输入、输出变量和状态的含义,并将电路状态顺序编号c.c.按照题意列出电路的状态转换表或画出电路的状态转换图。按照题意列出电路的状态转换表或画出电路的状态转换图。2
33、 2)状态化简)状态化简 若两个电路状态在相同的输入下有相同的输出,并且转换若两个电路状态在相同的输入下有相同的输出,并且转换到同样一个次态。则称这两个状态为等价状态。显然等价状态到同样一个次态。则称这两个状态为等价状态。显然等价状态是重复的,可以合并为一个。是重复的,可以合并为一个。5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(2)(2)3 3)状态分配)状态分配 用状态变量表示电路的状态的过程用状态变量表示电路的状态的过程 首先,需要确定状态变量的数目首先,需要确定状态变量的数目n n。因为。因为n n个状态变量共个状态变量共有有2 2n种状态组合,所以为获得时序电路所需的
34、种状态组合,所以为获得时序电路所需的m m个状态,必个状态,必须取须取 2n-1m2n 4 4)选定触发器的类型,求出电路的状态方程、驱)选定触发器的类型,求出电路的状态方程、驱动方程和输出方程动方程和输出方程5 5)根据驱动方程和输出方程画出电路图)根据驱动方程和输出方程画出电路图6 6)检查设计的电路能否自启动)检查设计的电路能否自启动5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(3)(3)举例:试设计一个自动售火柴的机器举例:试设计一个自动售火柴的机器 自动售货机自动售货机1分币口分币口2分币口分币口1 1、逻辑抽象、逻辑抽象a a:0 0 末投入末投入2 2分币分币 1
35、 1 投入投入2 2分币分币b b:0 0 末投入末投入1 1分币分币 1 1 投入投入1 1分币分币y y:0 0 不给火柴不给火柴 1 1 给火柴给火柴z z:0 0 不找不找1 1分钱分钱 1 1 找找1 1分钱分钱s0:末投末投1 1分钱分钱s1s1:已投:已投1 1分钱分钱s2s2:已投:已投2 2分钱分钱5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(4)(4)5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(5)(5)自动售货机自动售货机1分币口分币口2分币口分币口s0s1s2010000001000010000001010000001101011列状态
36、转换图列状态转换图2 2、状态分配、状态分配 q1 q0s0: 0 0s1: 0 1s2: 1 05.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(6)(6)5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(7)(7)000110010000001000010000001010000001101011abq1q0yz1011nnqq00 01 11 1000011110000000010010000100101000001010001100 3、列次态卡诺图、列次态卡诺图5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(8)(8) 0 0 1 0 1 0 1
37、 0 0abq1q011nq00 01 11 1000011110 101011qbaqqabqqn10101qbaqqabqd4、求状态方程、驱动方程(、求状态方程、驱动方程(1)5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(9)(9) 0 0 0 0 0 1 0 1 0abq1q010nq00 01 11 1000011110 00110qbaqqbqn0010qbaqqbd4、求状态方程、驱动方程(、求状态方程、驱动方程(2)5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(10)(10) 1 1 0 1 0 0 0 0 0abq1q000 01 11 100
38、0011110 101aqaqbqyy5、求输出方程(、求输出方程(1)5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(11)(11) 1 0 0 0 0 0 0 0 0abq1q000 01 11 1000011110 1aqz z5、求输出方程(、求输出方程(2)10101qbaqqabqd0010qbaqqbd101aqaqbqy1aqz 5.4 5.4 时序逻辑电路的设计方法时序逻辑电路的设计方法(12)(12)举例:举例:1 1、例、例5 54 41 1注意时序逻辑电路卡诺图的表示方法。注意时序逻辑电路卡诺图的表示方法。2 2、例、例5 54 42 2中逻辑抽象过程及状态转换表,特别是状中逻辑抽象过程及状态转换表,特别是状态化
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 电商内容营销策略升级:2025年种草经济下的品牌形象塑造报告
- 环保产业园区的产业集聚与区域绿色旅游协同发展报告001
- 2025年医院信息化建设:电子病历系统智能药物市场机遇优化报告
- 2025年医院电子病历系统优化与医疗信息化投资分析报告
- 2025年医院电子病历系统优化构建医疗信息化协同发展报告
- 2025年金融科技安全报告:网络安全与数据保护的关键措施001
- 2025年互联网广告精准投放算法效果评测与广告主满意度调查报告
- 2025年医药流通行业供应链整合与成本控制战略规划与优化策略实施案例分析报告解读
- 建筑信息模型(BIM)在全过程建筑工程抗震加固中的应用报告2025
- 聚焦2025快消品行业全渠道营销模式创新与渠道合作模式创新报告001
- 《安全仪表系统SIS》课件
- 《项目管理WBS分解》课件
- 万科物业新员工入职考试卷附答案
- 极化曲线研究论文
- 幼儿园大班班本课程《再见幼儿园》
- 兴趣与能力的培养的课程设计
- 为什么天空是蓝色的
- 集团分权管理手册
- 设计报价单模板
- 自动控制原理:数学模型 PPT
- 星期音乐会智慧树知到课后章节答案2023年下同济大学
评论
0/150
提交评论