




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、第第7 7章章 存储器存储器第第7 7章章 存储器存储器本章主要内容本章主要内容 半导体存储器的分类半导体存储器的分类1 半导体存储器的主要技术指标半导体存储器的主要技术指标 2 典型存储器芯片典型存储器芯片3 存储器与系统的连接存储器与系统的连接4第第7 7章章 存储器存储器v存储器用来存放程序和数据,是计算机各存储器用来存放程序和数据,是计算机各种信息的存储和交流中心。存储器可与种信息的存储和交流中心。存储器可与CPUCPU、输入输出设备交换信息,起存储、缓冲、输入输出设备交换信息,起存储、缓冲、传递信息的作用。传递信息的作用。v衡量存储器有三个指标:容量、速度和价衡量存储器有三个指标:容
2、量、速度和价格格/ /位。位。第第7 7章章 存储器存储器存储器的层次结构存储器的层次结构第第7 7章章 存储器存储器7.1 7.1 半导体存储器的分类半导体存储器的分类v内存储器一般由一定容量的速度较快的半内存储器一般由一定容量的速度较快的半导体存储器组成,导体存储器组成,CPUCPU可直接对内存执行读可直接对内存执行读/ /写操作。写操作。v内存储器按存储信息的特性可分为随机存内存储器按存储信息的特性可分为随机存取存储器取存储器RAMRAM(Random Access MemoryRandom Access Memory)和)和只读存储器只读存储器ROMROM(Read Only Memo
3、ryRead Only Memory)两类。)两类。第第7 7章章 存储器存储器第第7 7章章 存储器存储器7.2 7.2 半导体存储器的主要技术指标半导体存储器的主要技术指标v存储容量存储容量存储容量就是以字或字节为单位来表示存储器存储存储容量就是以字或字节为单位来表示存储器存储单元的总数。单元的总数。v读写速度读写速度 半导体存储器的速度一般用半导体存储器的速度一般用存取时间存取时间和和存储周存储周期期两个指标来衡量。两个指标来衡量。v可靠性可靠性 通常指存储器对温度、电磁场等环境变化的抵通常指存储器对温度、电磁场等环境变化的抵抗能力和工作寿命。抗能力和工作寿命。又称存储器访问时间,是指又
4、称存储器访问时间,是指从启动一次存储器操作到完从启动一次存储器操作到完成该操作所经历的时间成该操作所经历的时间。指连续启动两次独立的存储指连续启动两次独立的存储器操作器操作(例如连续两次读操例如连续两次读操作作)所需间隔的最小时间。所需间隔的最小时间。第第7 7章章 存储器存储器7.3 7.3 典型存储器芯片介绍典型存储器芯片介绍1. Intel 21141. Intel 21141K1K4 4位的位的SRAM SRAM 六六管管存储存储元元电路电路单一单一的的+5V+5V电源电源供电供电所有所有的引脚都与的引脚都与TTLTTL电电平平兼容兼容第第7 7章章 存储器存储器7.3 7.3 典型存
5、储器芯片介绍典型存储器芯片介绍2. Intel 62642. Intel 62648K 8K 8 8位的位的SRAMSRAM0.8mCMOS0.8mCMOS工艺工艺制造制造单一单一的的+5V+5V电源电源供电供电高速度高速度、低功耗低功耗全全静态,无须时钟和静态,无须时钟和定时定时选通信号选通信号I/OI/O端口是双向、三态端口是双向、三态控制控制,与,与TTLTTL电平电平兼容兼容第第7 7章章 存储器存储器Intel 62Intel 62系列系列型号型号容量容量62648K8bits6212816K8bits6225632K8bits6251264K8bits第第7 7章章 存储器存储器7
6、.3 7.3 典型存储器芯片介绍典型存储器芯片介绍3. Intel 512563. Intel 5125632K32K8 8位的位的SRAMSRAM工作方式工作方式010读操作读操作00写操作写操作011高阻态高阻态1未选未选Intel 51256工作方式工作方式第第7 7章章 存储器存储器7.3 7.3 典型存储器芯片介绍典型存储器芯片介绍4. Intel 21644. Intel 216464K64K1bit1bit的的DRAMDRAM址线只有址线只有8 8位,位,1616位的位的地址信号分为行地址地址信号分为行地址和列地址,分两次送和列地址,分两次送入芯片。入芯片。第第7 7章章 存储器
7、存储器v第第7 7章章 存储器存储器Intel 21Intel 21系列系列型号型号容量容量216464K1bit21256256K1bit2146464K4bit第第7 7章章 存储器存储器7.3 7.3 典型存储器芯片介绍典型存储器芯片介绍5. Intel 412565. Intel 41256 256K 256K1 1位位DRAMDRAM,存取时间存取时间200200300ns300ns,地址线地址线只有一半的位数,行地址和列地址分两次输入只有一半的位数,行地址和列地址分两次输入。引脚引脚功能功能A8A0地址线地址线D数据输入数据输入Q数据输出数据输出读读/写信号写信号行地址选通信号行地
8、址选通信号列地址选通信号列地址选通信号Vcc电源(电源(+5V)Vss地地第第7 7章章 存储器存储器7.3 7.3 典型存储器芯片介绍典型存储器芯片介绍6. Intel 271286. Intel 27128128K128K(16K16K8 8位)的位)的EPROMEPROM1414条条地址线地址线,经过译,经过译码在码在16K16K地址中选中一地址中选中一个个单元单元最大最大访问访问时间时间250ns250ns,与与高速高速8MHz8MHz的的iPAX186iPAX186兼容兼容第第7 7章章 存储器存储器2712827128的工作模式的工作模式 引脚引脚模式模式A9VPPVCCD7-D0
9、读读LLHXVCCVCC数据输出数据输出输出禁止输出禁止LHHXVCCVCC高阻高阻备用模式备用模式HXXXVCCVCC高阻高阻编程禁止编程禁止HXXXVPPVCC高阻高阻编程模式编程模式LHLXVPPVCC数据输入数据输入INTEL编程编程LHLXVPPVCC数据输入数据输入校验校验LLHXVPPVCC数据输出数据输出电子标识符电子标识符LLHVIDVCCVCC标识符输出标识符输出第第7 7章章 存储器存储器7.3 7.3 典型存储器芯片介绍典型存储器芯片介绍7. 28C647. 28C64 28C 28C系列是包含不同容量的系列是包含不同容量的E E2 2PROMPROM芯片。芯片。 与与
10、EPROMEPROM相比,相比,E E2 2PROMPROM的优点是:编程与擦写所的优点是:编程与擦写所需的电流极小,速度快(需的电流极小,速度快(10ms10ms);擦写可以按字节);擦写可以按字节分别进行。分别进行。型号型号容量容量/KB28C16228C64828C2563228C51264第第7 7章章 存储器存储器28C6428C64的两种封装的两种封装第第7 7章章 存储器存储器7.3 7.3 典型存储器芯片介绍典型存储器芯片介绍8. K9F6408U0A8. K9F6408U0A 典型的典型的NAND FlashNAND Flash芯片芯片 数据宽度为数据宽度为8 8位,可复用,
11、既可位,可复用,既可作为地址和数据的输入作为地址和数据的输入/ /输出引输出引脚,又可作命令的输入引脚,脚,又可作命令的输入引脚,根据时序采用分时根据时序采用分时循环循环 芯片内部存储单元按页和块的芯片内部存储单元按页和块的结构结构组织组织 写和读以页为单位,而擦除以写和读以页为单位,而擦除以块为单位。读、写和擦除操作块为单位。读、写和擦除操作均通过命令均通过命令完成完成 写入每页的时间为写入每页的时间为200us200us,平均,平均每写一个字节约每写一个字节约400ns400ns,即约,即约20Mb/s20Mb/s。此芯片可擦写。此芯片可擦写1 1百万次百万次,掉电数据不丢失,数据可保,掉
12、电数据不丢失,数据可保存十年存十年第第7 7章章 存储器存储器7.4 7.4 存储器与系统的连接存储器与系统的连接vCPUCPU对存储器进行读对存储器进行读/ /写操作时,首先由地写操作时,首先由地址总线给出地址信号,然后要对存储器发址总线给出地址信号,然后要对存储器发出读操作或写操作的控制信号,最后在数出读操作或写操作的控制信号,最后在数据总线上进行信息交换。据总线上进行信息交换。v存储器与系统之间通过存储器与系统之间通过ABAB、DBDB及有关的控及有关的控制信号线相连接,设计系统的存储器体系制信号线相连接,设计系统的存储器体系时需要将这三类信号线正确连接。时需要将这三类信号线正确连接。第
13、第7 7章章 存储器存储器7.4.1 7.4.1 存储器扩展存储器扩展v若干存储芯片和系统进行连接扩展,通常若干存储芯片和系统进行连接扩展,通常有三种方式:有三种方式:位扩展位扩展字扩展字扩展字位扩展字位扩展第第7 7章章 存储器存储器位扩展(位并联法)位扩展(位并联法)v位扩展指位扩展指用多个存储器器件对字长进行扩用多个存储器器件对字长进行扩充。一个地址同时控制多个存储器芯片。充。一个地址同时控制多个存储器芯片。第第7 7章章 存储器存储器字扩展(地址串联法)字扩展(地址串联法)v字扩展指的是增加存储器中字的数量。字扩展指的是增加存储器中字的数量。第第7 7章章 存储器存储器字位扩展字位扩展
14、v实际存储器往往需要字向和位向同时扩充实际存储器往往需要字向和位向同时扩充。v一个存储器的容量为一个存储器的容量为M MN N位,若使用位,若使用L LK K位存储器芯片,那么,这个存储器共需要位存储器芯片,那么,这个存储器共需要(M/LM/L)(N/KN/K)个存储器芯片。)个存储器芯片。第第7 7章章 存储器存储器存储芯片的选择存储芯片的选择v 确定类型确定类型 根据不同应用场合的特点确定采用何种类型的芯片,如考根据不同应用场合的特点确定采用何种类型的芯片,如考虑选用虑选用SRAMSRAM还是还是DRAMDRAM,是否需要,是否需要E E2 2PROMPROM、FLASHFLASH等等;等
15、等;v 确定具体型号及数量确定具体型号及数量根据容量、价格、速度、功耗等要求确定芯片的具体型号和数根据容量、价格、速度、功耗等要求确定芯片的具体型号和数量量思考:若要求扩展思考:若要求扩展64K容量的内存,以下几种选择哪种最优?容量的内存,以下几种选择哪种最优? 64K*1的芯片数量的芯片数量N(64K*8)/(64K*1) 1*8片片; 8K*8的芯片数量的芯片数量N (64K*8)/(8K*8) 8*1片;片; 16K*4的芯片数量的芯片数量N (64K*8)/(16K*4) 4*2片;片; 显然,芯片的显然,芯片的种类和数量种类和数量应越少越好;在芯片数量相同应越少越好;在芯片数量相同的
16、情况下应考虑总线的负载能力和系统连接的复杂性。的情况下应考虑总线的负载能力和系统连接的复杂性。从总线负载和系统连接来看,第一种选择较好。从总线负载和系统连接来看,第一种选择较好。26/4226/54第第7 7章章 存储器存储器存储器的基本结构存储器的基本结构存储芯片存储芯片存储模块存储模块存储体存储体 进行进行位扩展位扩展 以实现按字节编以实现按字节编址的结构址的结构 进行进行字扩展字扩展 以满足总容量以满足总容量的要求的要求存储体、地址译码、存储体、地址译码、数据缓冲和读写控制数据缓冲和读写控制 位扩展位扩展:因每个字的位数不够而扩展数据输出线的数目;:因每个字的位数不够而扩展数据输出线的数
17、目; 字扩展字扩展:因总的字数不够而扩展地址输入线的数目,所以也称因总的字数不够而扩展地址输入线的数目,所以也称为地址扩展;为地址扩展;并行存储器、多端口并行存储器、多端口存储器、相联存储器等存储器、相联存储器等2021-10-3127/54第第7 7章章 存储器存储器存储芯片的位扩展存储芯片的位扩展64K*1I/O64K*1I/O64K*1I/O64K*1I/O64K*1I/O64K*1I/O64K*1I/O64K*1I/OA0 A15R/WCSD0D7等效为等效为64K*8A0 A15D0 D7R/WCS用用64K1bit的芯片扩展实现的芯片扩展实现64KB存储器存储器 进行位扩展时,模块
18、中所有芯片的进行位扩展时,模块中所有芯片的地址线和控制线互连地址线和控制线互连形成整个模块的地址线和控制线,而各芯片的形成整个模块的地址线和控制线,而各芯片的数据线并列(位数据线并列(位线扩展)线扩展)形成整个模块的数据线(形成整个模块的数据线(8bit宽度)。宽度)。 28/4228/54第第7 7章章 存储器存储器存储芯片的字扩展存储芯片的字扩展用用8K8bit的芯片扩展实现的芯片扩展实现64KB存储器存储器64K*8A0 A15D0 D7R/WCS等效为等效为A0 A12R/WD0 D764K*1D0764K*1D0764K*1D0764K*1D0764K*1D0764K*1D0764K
19、*1D07CS1 CS1 8K*8D07CS 3-8译译码码器器Y0Y1Y7A13 A14 A15 进行字扩展时,模块中所有芯片的进行字扩展时,模块中所有芯片的地址线、控制线和数地址线、控制线和数据线互连据线互连形成整个模块的低位地址线、控制线和数据线形成整个模块的低位地址线、控制线和数据线 , CPU的高位地址线(扩展的字线)被用来译码以形成对各个芯的高位地址线(扩展的字线)被用来译码以形成对各个芯片的选择线片的选择线 片选线片选线 。 29/54第第7 7章章 存储器存储器存储芯片的字、位同时扩展存储芯片的字、位同时扩展用用16K4bit的芯片扩展实现的芯片扩展实现64KB存储器存储器16
20、K*416K*4A0 A13R/WD0 D3D4 D724译码器译码器A15A14CS64K*8A0 A15D0 D7R/WCS等效为等效为16K*416K*416K*416K*416K*416K*4 首先对首先对芯片芯片分组进分组进行位扩展行位扩展,以实现按字以实现按字节编址;节编址; 其次设其次设计个芯片组计个芯片组的的片选进行片选进行字扩展字扩展,以,以满足容量要满足容量要求;求;2021-10-3130/54第第7 7章章 存储器存储器两级物理地址译码方案两级物理地址译码方案读读/ /写控制信号、数据写控制信号、数据宽度指示信号、传送宽度指示信号、传送方式指示信号,等方式指示信号,等2
21、021-10-3131/54第第7 7章章 存储器存储器7.4.2 7.4.2 存储器地址译码存储器地址译码v存储单元的地址由片内地址信号线和片选存储单元的地址由片内地址信号线和片选信号线的状态共同决定。信号线的状态共同决定。v常用的片选信号产生方法有以下三种:常用的片选信号产生方法有以下三种:全地址译码全地址译码部分地址译码部分地址译码线选择译码线选择译码片选信号由地址线中所有不在存储器片选信号由地址线中所有不在存储器上的地址线译码产生,存储器芯片中上的地址线译码产生,存储器芯片中的每一个存储单元只对应内存空间的的每一个存储单元只对应内存空间的一个地址一个地址特点:寻址范围大,地址连续,不会
22、特点:寻址范围大,地址连续,不会发生因高位地址不确定而产生的地址发生因高位地址不确定而产生的地址重复现象重复现象也称局部地址译码。片选信号不是由也称局部地址译码。片选信号不是由地址线中所有不在存储器上的地址线地址线中所有不在存储器上的地址线译码产生,而是只有部分高位地址线译码产生,而是只有部分高位地址线被送入译码电路产生片选信号。被送入译码电路产生片选信号。特点:某些高位地址线被省略而不参特点:某些高位地址线被省略而不参加地址译码,简化了地址译码电路,加地址译码,简化了地址译码电路,但地址空间有重叠。但地址空间有重叠。线选法是指高位地址线中的某一条作线选法是指高位地址线中的某一条作为存储器芯片
23、的片选控制信号的译码为存储器芯片的片选控制信号的译码方式。方式。优点:选择芯片不需要外加逻辑电路,优点:选择芯片不需要外加逻辑电路,译码线路简单。缺点:地址重叠区域译码线路简单。缺点:地址重叠区域多,适用于扩展容量较小的系统多,适用于扩展容量较小的系统。第第7 7章章 存储器存储器 假设某系统地址总线宽度为假设某系统地址总线宽度为20 bit,现需要将,现需要将0C0000H 0CFFFFH地址范围划分为地址范围划分为8个同样大小的地址空间,提个同样大小的地址空间,提供给总线上的供给总线上的8个模块,试设计相应的译码电路。个模块,试设计相应的译码电路。 模块模块A19 A16A15A14A13
24、A12A0地址空间地址空间( (范围范围) )1100000111111111111100000000000000C1FFFH0C0000H1100001111111111111100000000000000C3FFFH0C2000H1100010111111111111100000000000000C5FFFH0C4000H1100011111111111111100000000000000C7FFFH0C6000H1100100111111111111100000000000000C9FFFH0C8000H1100101111111111111100000000000000CBFFFH0C
25、A000H1100110111111111111100000000000000CDFFFH0CC000H1100111111111111111100000000000000CFFFFH0CE000H第第7 7章章 存储器存储器全译码电全译码电路的实现路的实现第第7 7章章 存储器存储器部分译码方式部分译码方式 最高段地址不最高段地址不参与译码,将会参与译码,将会因此存在因此存在地址重地址重叠叠,且模块,且模块地址地址不连续不连续。 35/422021-10-3135/54第第7 7章章 存储器存储器线线选选法法译译码码 需较多选择线,需较多选择线,且同样存在且同样存在地址重地址重叠叠,且模块,
26、且模块地址不地址不连续连续。 只有一个片选有效只有一个片选有效(为(为0)。)。A19 A13A12 A0地址空间地址空间( (范围范围) )XXXXXX011111111111110000000000000?XXXXX1X11111111111110000000000000?XXXX0XX11111111111110000000000000?1XXXXXX11111111111110000000000000?思考:试写出思考:试写出各芯片占用的各芯片占用的地址空间。地址空间。36/54第第7 7章章 存储器存储器74LS1383-8译码器2 1 8HA Y0B Y1C Y2 G1 Y3 Y4
27、 G2A Y5 Y6G2B Y7 00010&A3A4A5+5VA6A7A8A9AENIORIOW&端口译码电路练习练习: :分析图中分析图中74LS13874LS138各输出端的译码各输出端的译码地址范围。地址范围。37/54第第7 7章章 存储器存储器四、存储器地址译码方法四、存储器地址译码方法补充:片选控制的译码方法补充:片选控制的译码方法 常用的片选控制译码方法有线选法、全常用的片选控制译码方法有线选法、全译码法和部分译码法等。译码法和部分译码法等。第第7 7章章 存储器存储器(1)1KBCS(2)1KBCS(3)1KBCS(3)1KBCS1111A10A11A13A1
28、1A0A9线选结构示意图(1)线选法 当存储器容量不大,所使用的存储芯片数量不多,而CPU寻址空间远远大于存储器容量时,可用高位地址线直接作为存储芯片的片选信号,每一根地址线选通一块芯片,这种方法称为选法。第第7 7章章 存储器存储器(2 2)部分译码法)部分译码法 用高位地址中的一部分地址进行译码产生片选信号。用高位地址中的一部分地址进行译码产生片选信号。 8KB(2)CS 8KB(1)CS 8KB(8)CS 3-8译码器A0A12A13A15Y0Y1Y7第第7 7章章 存储器存储器(3 3)全译码法)全译码法 用全部的高位地址进行译码产生片选信号。用全部的高位地址进行译码产生片选信号。 8
29、KB(2)CS 8KB(1)CS 8KB(8)CS 3-8译码器A0A12A13A19Y0Y1Y7第第7 7章章 存储器存储器三种译码方式的比较三种译码方式的比较v全译码全译码 系统所有地址线全部都应该参与译码:系统所有地址线全部都应该参与译码:低段低段地址线应直接接在模块上,地址线应直接接在模块上,寻址模块内单元寻址模块内单元;中段中段地址线译码后产生片选信号地址线译码后产生片选信号区分不同模块区分不同模块;高段高段地址线可用作片选信号有效的地址线可用作片选信号有效的使能控制使能控制;v部分译码部分译码 高高段地址信号不参与译码,会造成地址空间的段地址信号不参与译码,会造成地址空间的重叠及不
30、连续重叠及不连续。v线译码线译码 电路结构简单,但系统必须保证参与电路结构简单,但系统必须保证参与片选的地址线不能同时片选的地址线不能同时为有效电平为有效电平; 同部分译码法一样,因为有地址信号不参与译码,也存在同部分译码法一样,因为有地址信号不参与译码,也存在地地址重叠及不连续址重叠及不连续的问题;的问题;42/54第第7 7章章 存储器存储器 2 2、地址译码电路的设计、地址译码电路的设计 存储器地址译码电路的设计一般遵循如存储器地址译码电路的设计一般遵循如下步骤:下步骤: 根据系统中实际存储器容量,确定存储器在整根据系统中实际存储器容量,确定存储器在整个寻址空间中的位置;个寻址空间中的位
31、置; 根据所选用存储芯片的容量,画出地址分配图根据所选用存储芯片的容量,画出地址分配图或列出地址分配表;或列出地址分配表; 根据地址分配图或分配表确定译码方法并画出根据地址分配图或分配表确定译码方法并画出相应的地址位图;相应的地址位图; 选用合适器件,画出译码电路图选用合适器件,画出译码电路图。第第7 7章章 存储器存储器 例例1 1: 某微机系统地址总线为某微机系统地址总线为1616位,实际存储器容量为位,实际存储器容量为16KB16KB,ROMROM区和区和RAMRAM区各占区各占8KB8KB。其中。其中,ROM,ROM采用采用2KB2KB的的EPROM,RAMEPROM,RAM采用采用1
32、KB1KB的的RAM,RAM,试设计译码电路试设计译码电路. .设计的一般步骤设计的一般步骤: : 该系统的寻址空间最大为该系统的寻址空间最大为64KB64KB,假定实际存储,假定实际存储器占用最低器占用最低16KB16KB的存储空间,即地址为的存储空间,即地址为0000H3FFFH。其中。其中0000H1FFFH为为EPROMEPROM区,区,2000H3FFFH为为RAMRAM区。区。第第7 7章章 存储器存储器2KB2KB2KB2KB1KB1KB1KB1KB1KB1KB1KB1KB0000H2000H3FFFH4000HROM区RAM区 地址分配图 根据所采用的存储芯片容量,可画出地址分
33、配图;地址分配表。 确定译码方法并画出相应的地址位图。 根据地址位图,可考虑用3-8译码器完成一次译码,用适当逻辑门完成二次译码。第第7 7章章 存储器存储器A1174LS138ABCG2AG2BG1A12A13A14A15+5V译码器11111111Y4Y1Y2Y3Y0Y5Y6Y71A10 (1) (2) (3) (4) (5) (6) (7) (8) (9) (10) (11) (12)去4片EPROM去8片RAM第第7 7章章 存储器存储器7.4.3 8086CPU7.4.3 8086CPU与存储器的连接与存储器的连接v第第7 7章章 存储器存储器7.4.3 8086CPU7.4.3 8
34、086CPU与存储器的连接与存储器的连接第第7 7章章 存储器存储器1.CPU1.CPU与存储器的接口与存储器的接口v8086CPU8086CPU有最小与最大两种工作模式有最小与最大两种工作模式。最小模式的控制信号仅由最小模式的控制信号仅由80868086产生产生。最大模式需用总线控制器最大模式需用总线控制器82888288协同产生控制信协同产生控制信号。号。第第7 7章章 存储器存储器1.CPU1.CPU与存储器的接口与存储器的接口最小模式最小模式 最大模式最大模式第第7 7章章 存储器存储器2.2.存储器接口分析存储器接口分析vROMROM接口电路接口电路 只读存储器在计算机系统中的功能主
35、要只读存储器在计算机系统中的功能主要是存储程序、常数和系统参数等。目前常是存储程序、常数和系统参数等。目前常用的有用的有2727系列和系列和2828系列系列EPROMEPROM芯片芯片, ,如计算如计算机启动用的机启动用的BIOSBIOS芯片。芯片。注意注意:计算机的:计算机的1M1M空间不分空间不分RAMRAM和和ROMROM,两者,两者统一编址。统一编址。1MB1MB中的低端中的低端640KB640KB被称为基本被称为基本内存,而内存,而A0000HBFFFFHA0000HBFFFFH要保留给显示卡的要保留给显示卡的显存使用。显存使用。C000HFFFFFHC000HFFFFFH则被保留给
36、则被保留给BIOSBIOS使用,实际为使用,实际为ROMROM。注意。注意80868086第一条指令的第一条指令的地址。地址。第第7 7章章 存储器存储器【例【例6-16-1】设计一】设计一ROMROM扩展电路,容量为扩展电路,容量为32K32K字,地字,地址从址从00000H00000H开始。开始。EPROMEPROM芯片采用芯片采用2725627256。第第7 7章章 存储器存储器A19A18A17A16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0最小地址最小地址00000000000000000000最大地址最大地址0000111111111111111132K字字EPROM的地址范围表的地址范围表第第7 7章章 存储器存储器2.2.存储器接口分析存储器接口分析vRAMRAM接口电路接口电路 随机读写
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论