74ls148管脚图引脚功能表真值表逻辑图扩展_第1页
74ls148管脚图引脚功能表真值表逻辑图扩展_第2页
74ls148管脚图引脚功能表真值表逻辑图扩展_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、74ls148管脚图引脚功能表真值表逻辑图扩展资料有些单片机控制系统和数字电路中,无法对几个按钮的同时响应做出反映,如电梯控制系统在这种情况下就出出现错误,这是绝对不允许的。于是就出现了74ls148优先编码器,先说一下他的基本原理.他允许同时输入两个以上编码信号。不过在设计优先编码器时已经将所有的输入信号按优先顺序排了队,当几个输入信号同时出现时,只对其中优先权最高的一个进行编码。             74ls148管脚功能   

2、                74ls148引脚图74ls148优先编码器管脚功能介绍:为16脚的集成芯片,电源是vcc(16)  gnd(8),i0i7为输入信号,a2,a1,a0为三位二进制编码输出信号,ie是使能输入端,oe是使能输出端,gs为片优先编码输出端。74ls148逻辑图            

3、60;                       74ls148逻辑表达式使能端oe(芯片是否启用)的逻辑方程: oe =i0·i1·i2·i3·i4·i5·i6·i7·ie 当oe输入ie=1时,禁止编码、输出(反码): a2,a1,a0为全1。当oe输入ie=0时,允许编码,在i0i7输入中,

4、输入i7优先级最高,其余依次为:i6,i5,i4,i3,i2,i0,i0等级排列。输入输出eii0i1i2i3i4i5i6i7a2a1a0gseo1xxxxxxxx11111011111111111100xxxxxxx0000010xxxxxx01001100xxxxx011010100xxxx0111011100xxx01111100100xx011111101100x01111111101000111111111110<优先编码器74ls148功能表>    从以上的的功能表中可以得出,74ls148输入端优先级别的次序依次为i7,i6,i0 。当某一输入端有低电平输入,且比它优先级别高的输入端没有低电平输入时,输出端才输出相应该输入端的代码。例如:i5=0且i6=i7=1(i6、i7优先级别高于i5) 则此时输出代码010 (为(5)10=(101)2的反码)这就是优先编码器的工作原理。    <74ls148真值表>由74ls148真值表可列输出逻辑方程为: a2 = (i4+i5+i6+i7)ie a1 = (i2i4i5+i3i4i5+i6+7)·ie a0 = (i1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论