二极管、电阻的与门和或门电路_第1页
二极管、电阻的与门和或门电路_第2页
二极管、电阻的与门和或门电路_第3页
二极管、电阻的与门和或门电路_第4页
二极管、电阻的与门和或门电路_第5页
已阅读5页,还剩43页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一、二极管与门和或门电路一、二极管与门和或门电路1与门电路与门电路第二章第二章 逻辑门电路逻辑门电路 2.1 2.1 基本逻辑门电路基本逻辑门电路LAB+VDD3k(+5V)RCC21&ABL=AB 2或门电路或门电路ABLDD12R3kABL=A+B1二、三极管非门电路二、三极管非门电路+VALT123RRbCCC(+5V)AL=AL=AA11二极管与门和或门电路的缺点:二极管与门和或门电路的缺点:(1 1)在多个门串接使用时,会出现低电平偏离标准数值)在多个门串接使用时,会出现低电平偏离标准数值的情况。的情况。(2 2)负载能力差)负载能力差0V5V+V+VL5VDDDD3k(+5

2、V)RCC211CCR2(+5V)0.7V1.4V3k解决办法:解决办法:将二极管与门(或门)电路和三极管非门电路组合起来。将二极管与门(或门)电路和三极管非门电路组合起来。LAB+VDD3k(+5V)RCC21+VALT123RRbCCC(+5V)CBAL三、三、DTL与非门电路与非门电路工作原理:工作原理: (1)当)当A、B、C全接为高电平全接为高电平5V时,二极管时,二极管D1D3都截止,而都截止,而D4、D5和和T导通,且导通,且T为为饱和饱和导通导通, VL=0.3V=0.3V,即输出低电平。,即输出低电平。(2)A、B、C中只要有一个为低电平中只要有一个为低电平0.3V时,则时,

3、则VP1V,从而使,从而使D4、D5和和T都截止,都截止,VL=VCC=5V,即输出高电平。,即输出高电平。所以该电路满足与非逻辑关系,即:所以该电路满足与非逻辑关系,即:ABCL+VDDD123DD1R23CC(+5V)R1RcT45P3k1k4.7k2.2 2.2 TTL逻辑门电路逻辑门电路一、TTL与非门的基本结构及工作原理与非门的基本结构及工作原理1TTL与非门的基本结构与非门的基本结构BAC+VRPCC(+5V)PPPNNNN+V13(+5V)CCABCTb1R1+VV123123D12313CC(+5V)R130ABCTTTRT4kRb11243c2c4Re2oVVc2e2输入级中

4、间级输出级1.6k1k2 2TTL与非门的逻辑关系与非门的逻辑关系(1 1)输入全为高电平)输入全为高电平3.63.6V时。时。 T2 2、T3 3导通,导通,VB1 1=0.7=0.73=2.13=2.1(V ),),由于由于T3 3饱和导通,输出电压为:饱和导通,输出电压为:VO O= =VCES3CES30.30.3V这时这时T2 2也饱和导通,也饱和导通,故有故有VC2C2= =VE2E2+ + VCE2CE2=1=1V。使使T4 4和二极管和二极管D都截止。都截止。实现了与非门的逻辑功能之一:实现了与非门的逻辑功能之一:输入全为高电平时,输入全为高电平时,输出为低电平输出为低电平。+

5、VV3.6(+5V)CCRACBTTTRT1KRb11243c2c4e2Ro2.1V1.4V0.7V1V0.3V倒置状态饱和饱和截止截止4k1.6k130CBAL该发射结导通,该发射结导通,VB1 1=1=1V。所以。所以T2 2、T3 3都截止。由于都截止。由于T2 2截止,流过截止,流过RC2 2的的电流较小,可以忽略,所以电流较小,可以忽略,所以VB4B4VCCCC=5=5V ,使,使T4 4和和D导通,则有:导通,则有: VO OVC CC C- -VBE4BE4- -VD D=5-0.7-0.7=3.6=5-0.7-0.7=3.6(V)实现了与非门的逻辑功能

6、的另一方面:实现了与非门的逻辑功能的另一方面:输入有低电平时,输出为高电平输入有低电平时,输出为高电平。综合上述两种情况,综合上述两种情况,该电路满足与非的该电路满足与非的逻辑功能,即:逻辑功能,即:+VV0.3V3.6Ro1301c2c43BACCT2RCRRT4b1TT4ke21V5V3.6V饱和截止截止导通导通4.3V1.6k1k(2 2)输入有低电平)输入有低电平0.30.3V 时。时。二、二、TTL与非门的开关速度与非门的开关速度1TTL与非门提高工作速度的原理与非门提高工作速度的原理(1)采用多发射极三极管加快了存储电荷的消散过程。)采用多发射极三极管加快

7、了存储电荷的消散过程。+V0.3V3.6VV12313123R1c23BACCT2RCRTb1Te21V1.4V0.7ViB1iB1o4k1.6k1k (2 2)采用了推拉式输出级,输出阻抗比较小,可迅速给负载电容充放电。)采用了推拉式输出级,输出阻抗比较小,可迅速给负载电容充放电。+VV+VV123123D123123D(+5V)CCc4o截止T3T4导通导通R充电CLc4CC(+5V)o导通3T4T截止截止R放电CL(a)(b)2PHLPLHpdttt2 2TTL与非门传输延迟时间与非门传输延迟时间tpd导通延迟时间导通延迟时间tPHL从输入波形上升沿的中点到输出波形下降沿的从输入波形上升

8、沿的中点到输出波形下降沿的中点所经历的时间。中点所经历的时间。截止延迟时间截止延迟时间tPLH从输入波形下降沿的中点到输出波形上升沿的从输入波形下降沿的中点到输出波形上升沿的中点所经历的时间。中点所经历的时间。与非门的传输延迟时间与非门的传输延迟时间tpd是是tPHL和和tPLH的平均值。即的平均值。即 一般一般TTL与非门传输延迟时间与非门传输延迟时间tpd的值为几纳秒十几个纳秒。的值为几纳秒十几个纳秒。三、三、TTL与非门的电压传输特性及抗干扰能力与非门的电压传输特性及抗干扰能力1电压传输特性曲线:电压传输特性曲线:Vo=f(Vi)(1 1)输出高电平电压输出高电平电压V VOHOH在正逻

9、辑体制中代表逻辑在正逻辑体制中代表逻辑“1”1”的输出电压。的输出电压。VOH的理论值为的理论值为3.63.6V,产品规定输出高电压的最小值,产品规定输出高电压的最小值VOH(min)=2.4=2.4V。(2 2)输出低电平电压输出低电平电压V VOLOL在正逻辑体制中代表逻辑在正逻辑体制中代表逻辑“0”0”的输出电压。的输出电压。VOL的理论值为的理论值为0.30.3V,产品规定输出低电压的最大值,产品规定输出低电压的最大值VOL(max)=0.4=0.4V。(3 3)关门电平电压关门电平电压V VOFFOFF是指输出电压下降到是指输出电压下降到VOH(min)时对应的输入电压。时对应的输入

10、电压。即即输入低电压的最大值。在产品手册中常称为输入低电压的最大值。在产品手册中常称为输入低电平电压输入低电平电压,用,用VIL(max)表示。产品规定表示。产品规定VIL(max)=0.8=0.8V。(4 4)开门电平电压开门电平电压V VONON是指输出电压下降到是指输出电压下降到VOL(max)时对应的输入电压。时对应的输入电压。即即输入高电压的最小值。在产品手册中常称为输入高电压的最小值。在产品手册中常称为输入高电平电压输入高电平电压,用用VIH(min)表示。产品规定表示。产品规定VIH(min)=2=2V。(5 5)阈值电压阈值电压V Vthth电压传输特性的过渡区所对应的输入电压

11、,即决定电电压传输特性的过渡区所对应的输入电压,即决定电路截止和导通的分界线,也是决定输出高、低电压的分界线。路截止和导通的分界线,也是决定输出高、低电压的分界线。 近似地:近似地:VthVOFFVON 即即ViVth,与非门关门,输出高电平;,与非门关门,输出高电平; ViVth,与非门开门,输出低电平。,与非门开门,输出低电平。 Vth又常被形象化地称为又常被形象化地称为门槛电压门槛电压。Vth的值为的值为1.31.3V1.1.V。2几个重要参数几个重要参数低电平噪声容限低电平噪声容限 VNLVOFF- -VOL(max)0.80.8V-0.4-0.4V0.40.4V高电平噪声容限高电平噪

12、声容限 VNHVOH(min)- -VON2.42.4V-2.0-2.0V0.40.4VTTL门电路的输出高低电平不是一个值,而是一个范围。同样,它的门电路的输出高低电平不是一个值,而是一个范围。同样,它的输入高低电平也有一个范围,即它的输入信号允许一定的容差,称为输入高低电平也有一个范围,即它的输入信号允许一定的容差,称为噪声容限噪声容限。3 3抗干扰能力抗干扰能力(mA)14151b1BCCILRVVI四、四、TTL与非门的带负载能力与非门的带负载能力1 1输入低电平电流输入低电平电流IIL与输入高电平电流与输入高电平电流IIH(1 1)输入低电平电流输入低电平电流I IILIL是指当门电

13、路的输入端接低是指当门电路的输入端接低电平时,从门电路输入端流出的电流。电平时,从门电路输入端流出的电流。可以算出:可以算出:产品规定产品规定IIL1.61.6mA。&oV&G0G1G2Gn0.3V+V13b1B1TR1iCC4K1VILI(2 2)输入高电平电流输入高电平电流I IIHIH是指当门电路的输入端接高电是指当门电路的输入端接高电平时,流入输入端的电流。有两种情况。平时,流入输入端的电流。有两种情况。寄生三极管效应:如图(寄生三极管效应:如图(a)所示。)所示。这时这时IIH= =P PIB1B1,P P为寄生三极管的为寄生三极管的电流放大系数。电流放大系数。 由于

14、由于p和和i的值都远小于的值都远小于1 1,所以所以IIH的数值比较小,产品规定:的数值比较小,产品规定:IIH4040uA。倒置的放大状态:如图(倒置的放大状态:如图(b)所)所示。这时示。这时IIH= =iIB1B1,i为倒置放为倒置放大的电流放大系数。大的电流放大系数。 (1 1)灌电流负载)灌电流负载ILOLOLIIN2 2带负载能力带负载能力当驱动门输出低电平时,电流从负载门灌入驱动门。当驱动门输出低电平时,电流从负载门灌入驱动门。 当负载门的个数增加,灌电流增大,会使当负载门的个数增加,灌电流增大,会使T3 3脱离饱和,输出低电平升高。因脱离饱和,输出低电平升高。因此,把允许灌入输

15、出端的电流定义为此,把允许灌入输出端的电流定义为输出低电平电流输出低电平电流I IO LO L,产品规定产品规定IOL=16=16mA。由此可得出。由此可得出: :N NOLOL称为输出低电平时的扇出系数。称为输出低电平时的扇出系数。+V+V13D12312313截止3饱和CC(+5V)TTR截止4c4RCC4Kb1b14KR输出低电平IILIILIOLC3I=IHOHOHIIN (2 2)拉电流负载。)拉电流负载。 NOH称为称为输出高电平时的扇出系数输出高电平时的扇出系数。产品规定产品规定IOH=0.4=0.4mA。由此可得出:。由此可得出: 当驱动门输出高电平时,当驱动门输出高电平时,电

16、流从驱动门拉出电流从驱动门拉出, ,流至流至负载门的输入端。负载门的输入端。 拉电流增大时,拉电流增大时,RC4C4上的上的压降增大,会使输出高压降增大,会使输出高电平降低。因此,把允电平降低。因此,把允许拉出输出端的电流定许拉出输出端的电流定义为义为输出高电平电流输出高电平电流I IOHOH。一般一般NOLNOH,常取两者中的较小值作为门电路的扇出系数,常取两者中的较小值作为门电路的扇出系数,用用NO表示。表示。+V+V1231312313DRCCR3导通b14K截止T(+5V)b1Tc4R4CC4K导通输出高电平IIHIIHOHE4=II五、五、TTL与非门举例与非门举例740074007

17、4007400是一种典型的是一种典型的TTL与非门器件,内部含有与非门器件,内部含有4 4个个2 2输入端输入端与非门,共有与非门,共有1414个引脚。引脚排列图如图所示。个引脚。引脚排列图如图所示。六、六、 TTL门电路的其他类型门电路的其他类型1 1非门非门L+V123123D12313ATTT123Re21AL=A(a)(b)Rc2RCCRTc4b142或非门或非门 L+V123123D1312312313AL=A+B(a)(b)CC4TR3TT1AT2AT1BT2BR1BR1AR2R43ABB13与或非门与或非门+VL12312313D13 123123CC4TR3T1AT2AT1BT

18、2BTR1BR1AR24R3AB11A2B2在工程实践中,有时需要将几个门的输出端并联使用,以实现与逻辑,在工程实践中,有时需要将几个门的输出端并联使用,以实现与逻辑,称为称为线与线与。普通的普通的TTL门电路不能进行线与门电路不能进行线与。 为此,为此,专门生产了一种可以进行线与的门电路专门生产了一种可以进行线与的门电路集电极开路门。集电极开路门。4集电极开路门(集电极开路门( OC门)门)+VL12312313CC(+5V)ABTTRT1.6K4K1KRb1123c2Re2ALB&(1 1)实现线与。)实现线与。 电路如右图所示,逻辑关系为电路如右图所示,逻辑关系为: :OC门主要

19、有以下几方面的应用:门主要有以下几方面的应用:(2 2)实现电平转换。)实现电平转换。如图示,可使输出高电平变为如图示,可使输出高电平变为1010V。(3 3)用做驱动器。)用做驱动器。如图是用来驱动发光二极管的电路。如图是用来驱动发光二极管的电路。+VBA&DC&PRCCLLL12+10V&OV+5V&270(1)当输出高电平时,当输出高电平时, RP不能太大。不能太大。RP为最大值时要保证输出电压为为最大值时要保证输出电压为VOH(min),由由OC门进行线与时,外接上拉电阻门进行线与时,外接上拉电阻RP的选择:的选择:得:得:+V&RCCPVOHI

20、IHIIHIIHnm&得:得:(2)当输出低电平时,当输出低电平时,RP不能太小。不能太小。RP为最小值时要保证输出电压为为最小值时要保证输出电压为VOL(max),由由所以:所以: RP(min)RPRP(max)+V&RPCCOLVIILILIn&m&IOL(1 1)三态输出门的结构及工作原理。)三态输出门的结构及工作原理。当当EN=0=0时,时,G输出为输出为1 1,D1 1截止,相当于一个正常的二输入端与非门,截止,相当于一个正常的二输入端与非门,称为正常工作状态。称为正常工作状态。当当EN=1时,时,G输出为输出为0,T4、T3都截止。这时从输出端都截

21、止。这时从输出端L看进去,呈现看进去,呈现高阻,称为高阻态,或禁止态。高阻,称为高阻态,或禁止态。5 5三态输出门三态输出门+VL123123D123D13ABT1b1R3TR4CCTTc2R2VRc2e2c4pEN11G&ENABL&ENABL三态门在计算机总线结构中有着广泛的应用。三态门在计算机总线结构中有着广泛的应用。(a)组成单向总线,)组成单向总线,实现信号的分时单向传送实现信号的分时单向传送. .(b)组成双向总线,)组成双向总线,实现信号的分时双向传送。实现信号的分时双向传送。(2 2)三态门的应用)三态门的应用AEN&BAEN&BAEN&

22、BENENEN111222333总线G1G2G3EN1总线DDIO1EN/IDDOGG12EN5 57474LS系列系列为低功耗肖特基系列。为低功耗肖特基系列。6 67474AS系列系列为先进肖特基系列,为先进肖特基系列,它是它是7474S系列的后继产品。系列的后继产品。7 77474ALS系列系列为先进低为先进低功耗肖特基系列,功耗肖特基系列,是是74LS系列的后继产品。系列的后继产品。七、七、TTL集成逻辑门电路系列简介集成逻辑门电路系列简介1 17474系列系列为为TTL集成电路的早期产品,属中速集成电路的早期产品,属中速TTL器件。器件。2 27474L系列系列为低功耗为低功耗TTL系

23、列,又称系列,又称LTTL系列。系列。3 37474H系列系列为高速为高速TTL系列。系列。4 47474S系列系列为肖特基为肖特基TTL系列,进一步提高了速度。如图示。系列,进一步提高了速度。如图示。所以输出为低电平。所以输出为低电平。一、一、 NMOS门电路门电路1 1NMOS非门非门2.3 2.3 MOS逻辑门电路逻辑门电路逻辑关系:(设两管的开启电压为逻辑关系:(设两管的开启电压为VT1T1= =VT2T2=4=4V,且,且gm1 1gm2 2 )(1 1)当输入)当输入Vi为高电平为高电平8 8V时,时,T1 1导通,导通,T2 2也导通。因为也导通。因为gm1 1gm2 2,所以两

24、管的导通电阻所以两管的导通电阻RDS1DS1RDS2DS2,输出电压为:,输出电压为: VVVTTDD21(+12V)ioVVV1DD2T(+12V)TioVVDS2DS1R(100200k)DD(+12V)R(310k)o(2 2)当输入)当输入Vi为低电平为低电平0 0V时,时,T1 1截止,截止,T2 2导通。所以输出电压为导通。所以输出电压为VOH= =VDD- -VT=8=8V,即输出为高电平。,即输出为高电平。所以电路实现了非逻辑。所以电路实现了非逻辑。2 2NMOS门电路门电路(1 1)与非门)与非门(2)或非门)或非门AL=ABVB1TDD3T(+12V)T2BVL=A+BAD

25、D(+12V)3T2TT11 1逻辑关系:逻辑关系:(设(设VDD(VTN+|+|VTP| |),且),且VTN=|=|VTP| |)(1 1)当)当Vi=0=0V时,时,TN截止,截止,TP导通。输出导通。输出VOVDD。(2 2)当)当Vi= =VDD时,时,TN导通,导通,TP截止,输出截止,输出VO00V。二、二、CMOS非门非门CMOS逻辑门电路是由逻辑门电路是由N沟道沟道MOSFET和和P沟道沟道MOSFET互补而成。互补而成。VVVVVVDDTPTNDDTPTN(a)(b)iioo(1 1)当)当Vi2 2V,TN截止,截止,TP导通,输出导通,输出VoVDD=10=10V。(2

26、 2)当)当2 2VVi5 5V,TN工作在饱和区工作在饱和区,TP工作在可工作在可 变电阻区。变电阻区。 (3 3)当)当Vi=5=5V,两管都工作在饱和区,两管都工作在饱和区, Vo= =(VDD/2/2)=5=5V。(4 4)当)当5 5VVi8 8V, TP工作在饱和区,工作在饱和区, TN工作在可变电阻区。工作在可变电阻区。(5 5)当)当Vi8 8V,TP截止,截止, TN导通,输出导通,输出Vo=0=0V。 可见:可见: CMOS门电路的阈值电压门电路的阈值电压 Vth= =VDD/2/22电压传输特性电压传输特性:(设:(设: VDD=10V, VTN=|VTP|=2V)3 3

27、工作速度工作速度由于由于CMOS非门电路工作时总有一个管子导通,所以当带电非门电路工作时总有一个管子导通,所以当带电容负载时,给电容充电和放电都比较快。容负载时,给电容充电和放电都比较快。CMOS非门的平非门的平均传输延迟时间约为均传输延迟时间约为1010ns。VVVVVVCCDD(a)PTTN导通截止DDPTNT截止导通(b)i=0i=1O=1O=0LL(2)或非门)或非门三、其他的三、其他的CMOS门电路门电路1 1CMOS与非门和或非门电路与非门和或非门电路(1)与非门)与非门LVABDDTP1TN1TN2P2TLVABP1TDDTN2P2TN1T(3)带缓冲级的门电路)带缓冲级的门电路

28、 为了稳定输出高低电平,可在输入输出端分别加反相器作为了稳定输出高低电平,可在输入输出端分别加反相器作缓冲级。下图所示为带缓冲级的二输入端与非门电路。缓冲级。下图所示为带缓冲级的二输入端与非门电路。 L L= =BABAABLV8T6TT714T3T10T9TDDT2T5TBAXBABABABABAXBAL后级为与或非门,经过逻辑变换,可得:后级为与或非门,经过逻辑变换,可得:2 2CMOS异或门电路异或门电路由两级组成,前级为或非门,输出为由两级组成,前级为或非门,输出为VL=AABDDXB+当当EN=1=1时,时,TP2 2和和TN2 2同时截止,输出为同时截止,输出为高阻状态高阻状态。所

29、以,这是一个低电平有效的三态门。所以,这是一个低电平有效的三态门。AL 3 3 CMOS三态门三态门工作原理:工作原理:当当EN=0=0时,时,TP2 2和和TN2 2同时导通,同时导通,为为正常的非门,输出正常的非门,输出LVAENDDP2TP1TTN2N1T11ENAL4 CMOS传输门传输门工作原理:(设两管的开启电压工作原理:(设两管的开启电压VTN=|=|VTP| |)(1 1)当当C接高电平接高电平VDD, 接低电平接低电平0 0V时,若时,若Vi在在0 0VVDD的范围变化,的范围变化,至少有一管导通,至少有一管导通,相当于一闭合开关相当于一闭合开关,将输入传到输出,即,将输入传

30、到输出,即Vo= =Vi。(2 2)当当C接低电平接低电平0 0V, 接高电平接高电平VDD,Vi在在0 0VVDD的范围变化时,的范围变化时,TN和和TP都截止,输出呈高阻状态,都截止,输出呈高阻状态,相当于开关断开相当于开关断开。CCVVCCV0VDDTNTPi/Voo/ViCCTGVi/VoVoV/i1 1CMOS逻辑门电路的系列逻辑门电路的系列(1 1)基本的)基本的CMOS40004000系列。系列。(2 2)高速的)高速的CMOSHC系列。系列。(3 3)与)与TTL兼容的高速兼容的高速CMOSHCT系列。系列。2 2CMOS逻辑门电路主要参数的特点逻辑门电路主要参数的特点(1 1

31、)VOH(min)=0.9=0.9VDD; VOL(max)=0.01=0.01VDD。所以所以CMOS门电路的逻辑摆幅(即高低电平之差)较大。门电路的逻辑摆幅(即高低电平之差)较大。(2 2)阈值电压)阈值电压Vth约为约为VDD/2/2。(3 3)CMOS非门的关门电平非门的关门电平VOFF为为0.450.45VDD,开门电平,开门电平VON为为0.550.55VDD。因此,其高、低电平噪声容限均达因此,其高、低电平噪声容限均达0.450.45VDD。(4 4)CMOS电路的功耗很小,一般小于电路的功耗很小,一般小于1 mW/门;门;(5 5)因)因CMOS电路有极高的输入阻抗,故其扇出系

32、数很大,可达电路有极高的输入阻抗,故其扇出系数很大,可达5050。四、四、 CMOS逻辑门电路的系列及主要参数逻辑门电路的系列及主要参数一、一、TTL与与CMOS器件之间的接口问题器件之间的接口问题 两种不同类型的集成电路相互连接,驱动门必须要为负两种不同类型的集成电路相互连接,驱动门必须要为负载门提供符合要求的高低电平和足够的输入电流,即要满载门提供符合要求的高低电平和足够的输入电流,即要满足下列条件:足下列条件: 驱动门的驱动门的VOH(min)负载门的负载门的VIH(min)驱动门的驱动门的VOL(max)负载门的负载门的VIL(max)驱动门的驱动门的IOH(max)负载门的负载门的I

33、IH(总)(总) 驱动门的驱动门的IOL(max)负载门的负载门的IIL(总)(总)2.4 2.4 集成逻辑门电路的应用集成逻辑门电路的应用 (b)用)用TTL门电路驱动门电路驱动5 5V低电低电流继电器,其中二极管流继电器,其中二极管D作保作保护,用以防止过电压。护,用以防止过电压。二、二、TTL和和CMOS电路带负载时的接口问题电路带负载时的接口问题1 1对于电流较小、电平能够匹配对于电流较小、电平能够匹配的负载可以直接驱动。的负载可以直接驱动。(a a)用)用TTL门电路驱动发光二极门电路驱动发光二极管管LED,这时只要在电路中串接,这时只要在电路中串接一个约几百一个约几百W W的限流电

34、阻即可。的限流电阻即可。VB&ACC(5V)360LEDV(5V)ABCC&继电器D 2 2带大电流负载带大电流负载(a a)可将同一芯片上的多个门并联作为驱动器,如图()可将同一芯片上的多个门并联作为驱动器,如图(a)所示。)所示。(b b)也可在门电路输出端接三极管,以提高负载能力,如图()也可在门电路输出端接三极管,以提高负载能力,如图(b)所示。)所示。VA&B&(a)CC继电器DV123(b)ABCC&负载(2 2)对于或非门及或门,多余输)对于或非门及或门,多余输入端应接入端应接低电平低电平,比如直接接,比如直接接地;也可以与有用的输入端并地;也可以与有用的输入端并联使用。联使用。三、多余输入端的处理三、多余输入端的处理(1 1)对于与非门及与门,多余输入端)对于与非门及与门,多余输入端应接应接高电平高电平,比如直接接电源正端,比如直接接电源正端,或通过一个上拉电阻(,或通过一个上拉电阻(1 13 3kW W)接电源正端;在前级驱动能力允)接电源正端;在前级驱

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论