下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、自我检测题1组合逻辑电路任何时刻的输出信号,与该时刻的输入信号有关,与以前的输入信号无关。2在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险。38 线 3 线优先编码器74ls148 的优先编码顺序是7i、6i、5i、0i,输出为2y1y0y 。输入输出均为低电平有效。当输入7i6i5i0i为时,输出2y1y0y 为 010。43 线8 线译码器74hc138 处于译码状态时,当输入a2a1a0=001 时,输出07yy= 。5实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫数据分配器。6根据需要选择一路信号送到公共数据线上的电路叫数据选择器。
2、7一位数值比较器,输入信号为两个要比较的一位二进制数,用a、b表示,输出信号为比较结果: y(ab)、y(ab)和 y(ab),则 y(ab)的逻辑表达式为ba。8能完成两个一位二进制数相加,并考虑到低位进位的器件称为全加器。9多位加法器采用超前进位的目的是简化电路结构。 (,)10组合逻辑电路中的冒险是由于引起的。a电路未达到最简b电路有多个输出c电路中的时延d逻辑门类型不同11用取样法消除两级与非 门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的?a在输出级加正取样脉冲b在输入级加正取样脉冲c在输出级加负取样脉冲d在输入级加负取样脉冲12当二输入 与非 门输入为变化时,输出可能有竞
3、争冒险。a0110b0010c1011d11 0113译码器 74hc138 的使能端321eee取值为时,处于允许译码状态。a011 b100c101 d01014数据分配器和有着相同的基本电路结构形式。a加法器b编码器c数据选择器d译码器15在二进制译码器中,若输入有4 位代码,则输出有个信号。a2 b4 c 8 d16 16比较两位二进制数a=a1a0和 b=b1b0,当 a b 时输出 f=1,则 f 表达式是。a11bafb0101bbaafc001111bababafd0011babaf17集成 4 位数值比较器74ls85 级联输入 iab、ia=b、iab分别接 001, 当输
4、入二个相等的4 位数据时,输出 fab、 fa=b、fab分别为。a010 b001 c100 d011 18实现两个四位二进制数相乘的组合电路,应有个输出函数。a 8 b9 c10 d11 19设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要个异或门。a2 b3 c4 d520在图中,能实现函数cbbaf的电路为。(a)(b)(c)图a电路(a)b电路( b)c电路( c)d都不是习题1分析图所示组合逻辑电路的功能,要求写出与-或逻辑表达式,列出其真值表,并说明电路的逻辑功能。图解: co=ab+bc+ac真值表a b c s co a b c s co 0 0 0 0 0 1
5、0 0 1 0 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 电路功能:一位全加器,a、b 为两个加数,c 为来自低位的进位,s是相加的和,co 是进位。2已知逻辑电路如图所示,试分析其逻辑功能。图解:( 1)逻辑表达式abcp1,abcbbpp12,abcaapp13,abcccpp14(2)真值表a b c f a b c f 0 0 0 0 1 0 0 1 0 0 1 1 1 0 1 1 0 1 0 1 1 1 0 1 0 1 1 1 1 1 1 0 (3)功能从真值表看出,abc=000 或 abc=111 时,
6、 f=0,而 a、b、c 取值不完全相同时,f=1。故这种电路称为“不一致”电路。6试设计一个全减器组合逻辑电路。全减器是可以计算三个数x、y、bi的差,即d=x-y-ci。当xy+bi时,借位输出bo置位。解:设被减数为x,减数为y,从低位来的借位为bi,则 1位全减器的真值表如图 (a) 所示,其中d为全减差,bo为向高位发出的借位输出。(1)真值表xybidboxybidbo0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 1 0 0 0 1 0 1 1 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1 由卡诺图得电路图7设计组合逻辑电路,将4 位无符号二进制
7、数转换成格雷码。解: (1)列出 4 位二进制码4 位格雷码的转换真值表,如表所示。输入输出输入输出b3b2b1b0g3g2g1g0b3b2b1b0g3g2g1g00 0 0 0 0 0 0 0 1 0 0 0 1 1 0 0 0 0 0 1 0 0 0 1 1 0 0 1 1 1 0 1 0 0 1 0 0 0 1 1 1 0 1 0 1 1 1 1 0 0 1 1 0 0 1 0 1 0 1 1 1 1 1 0 0 1 0 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 0 1 0 1 1 1 1 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 1 1 1 0 1
8、0 0 1 0 1 1 1 0 1 0 0 1 1 1 1 1 0 0 0 (2)根据真值表分别画出输出变量g3,g2,g1,g0的卡诺图,如图4.1.2-12 所示。化简后,得33bg,232bbg,121bbg,010bbg(3)由逻辑表达式得电路实现,如图所示。11试用卡诺图法判断逻辑函数式y(a,b,c,d)=m( 0,1,4,5,12,13,14,15)是否存在逻辑险象,若有,则采用增加冗余项的方法消除,并用与非 门构成相应的电路。解:卡诺图如图(a)所示。最简逻辑函数式为:此函数存在逻辑险象。只要如图所示增加冗余项cb即可,逻辑式变为:用与非 门构成的相应电路如图(b)所示。(a)
9、(b)12已知)14,2, 1()13,12,11,10,9,8 ,7, 3,0(),(dmdcbay,求 y 的无竞争冒险的最简与-或 式。解:卡诺图如图所示:上式中cba为冗余项,以消除竞争冒险。13某一组合电路如图所示,输入变量(a,b, d)的取值不可能发生(0,1, 0)的输入组合。分析它的竞争冒险现象,如存在,则用最简单的电路改动来消除之。图解:解法 1:从逻辑图得到以下表达式:根据表达式得到卡诺图:但由于从卡诺图可见,包围圈有两处相切,因此存在竞争冒险现象。可以通过相切点位置增加一个乘积项,得dabdcaacdcbcbaf进一步分析,当acd=000 时,bbf,由于输入变量(a
10、, b,d)的取值不可能发生( 0,1,0)的输入组合,因此,当acd=000 时, b 必然为 0,不会产生竞争冒险。因此,dca这一项不需要增加,只需要增加dab。电路图为:解法二:如果逻辑表达式在某种取值下,出现aaf、bbf、ccf、ddf,就有可能出现竞争冒险。根据逻辑表达式acdcbcbaf,aaf和ddf不会出现。当 a=c=d=0,出现bbf,但由于输入变量(a,b,d)的取值不可能发生(0,1,0)的输入组合,因此,当acd =000 时, b 必然为 0,因此也不会产生竞争冒险。只有当 a=b=1,d=0,出现ccf,存在竞争冒险问题,加冗余项dab可消除竞争冒险。14电路
11、如图所示,图中均为 2 线 4 线译码器。(1)欲分别使译码器处于工作状态,对应的c、d 应输入何种状态(填表);(2)试分析当译码器工作时,请对应a、b 的状态写出1310yy的状态(填表);(3)说明图的逻辑功能。表表处 于 工 作 状态的译码器c、d 应输入的状态a b c d 0 0 0 1 1 0 1 1 图解:处 于 工 作 状态的译码器c、d 应输入的状态a b c d 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 1 0 1 0 1 1 0 1 1 1 1 1 1 1 1 0 逻辑功能:由74ls139 构成的 4 线 16 线译码器15图所示电路是由3线 -
12、8 线译码器 74hc138 及门电路构成的地址译码电路。试列出此译码电路每个输出对应的地址,要求输入地址a7a6a5a4a3a2a1a0用十六进制表示。图解:由图可见,74hc138 的功能扩展输入端必须满足e11、032ee才能正常译码,因此 e1a31;542aae, 即 a41,a51;0763aae,即 a60,a70。所以,该地址译码器的译码地址范围为a7a6a5a4a3a2a1a000111a2a1a0 0011100000111111,用十六进制表示即为38h3fh。输入、输出真值表如表1 所示。表 1 地址译码器的真值表地址输入译码输出a7a6a5a4a3a2a1a038h
13、0 1 1 1 1 1 1 1 39h 1 0 1 1 1 1 1 1 3ah 1 1 0 1 1 1 1 1 3bh 1 1 1 0 1 1 1 1 3ch 1 1 1 1 0 1 1 1 3dh 1 1 1 1 1 0 1 1 3eh 1 1 1 1 1 1 0 1 3fh 1 1 1 1 1 1 1 0 16写出图所示电路的逻辑函数,并化简为最简与-或表达式。图解:由图( a)写出逻辑函数并化简,得17试用一片3 线-8 线译码器 74hc138 和最少的门电路设计一个奇偶校验器,要求当输入变量 abcd 中有偶数个1 时输出为1,否则为 0。( abcd 为 0000 时视作偶数个1)
14、。解:abcddcabdcbadcbadbcadcbacdbadcbaf连接图18用一个 8 线-3 线优先编码器74hc148 和一个 3 线-8 线译码器74hc138 实现 3 位格雷码 3 位二进制的转换。解:根据下表可得到连线图:g2g1g0b2b1b00 0 0 0 0 0 0 0 1 0 0 1 0 1 1 0 1 0 0 1 0 0 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 0 1 1 1 0 1 0 0 1 1 1 19根据图所示4 选 1 数据选择器,写出输出z 的最简 与-或 表达式。解:cacabcabbabcabaz20由 4 选 1 数据选择器和门
15、电路构成的组合逻辑电路如图所示,试写出输出e 的最简逻辑函数表达式。解:dccadabcdcbacdbacdbae图图21由 4 选 1 数据选择器构成的组合逻辑电路如图所示,请画出在图所示输入信号作用下, l 的输出波形。图解: 4 选 1 数据选择器的逻辑表达式为:将 a1=a,a0=b,d0=1,d1=c,cd2,d3=c 代入得根据表达式可画出波形图:22已知用 8 选 1 数据选择器74ls151 构成的逻辑电路如图所示,请写出输出l 的逻辑函数表达式,并将它化成最简与-或表达式。图解:( 1)写出逻辑函数表达式:(2)用卡诺图化简23用一个 8 选 1 数据选择器74ls151 和
16、 非 门实现:解:)(fbcadabcbfcacbaey24图所示是用二个4 选 1 数据选择器组成的逻辑电路,试写出输出z 与输入 m、n、 p、q 之间的逻辑函数式。图解;pmqnqmnpqmnnmqz)()(25用二个 4 选 1 数据选择器实现函数l,允许使用反相器。解:bcedefbaedcbadecbaedcbael电路图26一个组合逻辑电路有两个控制信号c1和 c2,要求:(1)c2c1=00 时,baf(2)c2c1=01 时,abf(3)c2c1=10 时,baf(4)c2c1=11 时,abf试设计符合上述要求的逻辑电路(器件不限)解:方法一:真值表卡诺图化简逻辑图真值表c
17、2c1abf c2c1abf 0 0 0 0 0 1 0 0 0 1 0 0 0 1 1 1 0 0 1 0 0 0 1 0 1 1 0 1 0 0 0 0 1 1 0 1 0 1 1 0 0 1 0 0 1 1 1 0 0 0 0 1 0 1 1 1 1 0 1 0 0 1 1 0 1 1 1 1 0 0 0 1 1 1 0 1 1 1 1 1 卡诺图化简逻辑图方法二:利用数据选择器和少量门电路实现27试用 4 选 1 数据选择器74ls153 (1/2)和最少量的与非 门实现逻辑函数dcbdccaf。解:dcbdcddcadcbdccaf)(令 a1=c, a0=d,abd0,ad1,d2
18、=1,d3=0 连线图:28p(p2p1p0)和 q(q2q1q0)为两个三位无符号二进制数,试用一个74ls138 和一个74ls151 和尽可能少的门电路设计如下组合电路:当p=q 时输出 f=1,否则 f=0。解:29试用 8 选 1 数据选择器74ls151 实现逻辑函数l=ab+ac。解:567mmmabccbaabccabacabl30用 8 选 1 数据选择器74ls151 设计一个组合电路。该电路有3 个输入 a、b、 c 和一个工作模式控制变量m,当 m=0 时,电路实现“意见一致”功能(a,b,c 状态一致时输出为 1,否则输出为0),而 m=1 时,电路实现“多数表决”功
19、能,即输出与a,b,c 中多数的状态一致。解:m a b c f m a b c f 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 0 0 1 0 1 1 1 电路图31已知 8 选 1 数据选择器74ls151 芯片的选择输入端a2的引脚折断,无法输入信号,但芯片内部功能完好。试问如何利用它来实现函数f(a,b,c) m(1,2,4,7) 。要求写出
20、实现过程,画出逻辑图。解: 对于 lsttl 集成芯片,某个输入引脚折断后该脚悬空,相当于输入高电平1。74ls151 的高位地址端a2折断后,输出不再响应d0,d1,d2,d3输入, 8 选 1 数据选择器只相当于一个4 选 1,此时地址输入为a1a0,数据输入为d4,d5,d6,d7,输出 y 等于与函数 f 相比较不难看出,只要令ab 为地址,则d4c,d5c,d6c,d7c。逻辑图如图所示。图 a4.2.2-5 题 11 的电路实现32用三片四位数值比较器74ls85 实现两个12 位二进制数比较。解:33用一片4 位数值比较器74hc85 和适量的门电路实现两个5 位数值的比较。解:
21、高 4 位加到比较器数值输入端,最低位产生级联输入。w0v0i(ab)i(ab)i(a=b)0 0 0 0 1 0 1 0 1 0 1 0 1 0 0 1 1 0 0 1 00vwi)(ba,00vwi)(ba,i(a=b)=w0 v034用两个四位加法器74283 和适量门电路设计三个4 位二进制数相加电路。解:三个 4位二进制数相加,其和应为6位。基本电路如图所示。两个加法器产生的进位通过一定的逻辑生成和的高两位。co1co2s5s40 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 214cocos,215cocos35a、b 为 4 位无符号二进制数(b0) ,用一个74l
22、s283 、非门和一个其它类型门电路实现:当 a=( b- 1)模 16 时,输出y=1,否则为 0。解:(b-1)模 16 即为 b-1 a=b-1 时 y=1,否则 y=0,即 b-1-a=b+a+1-1= b+a为 0 时, y=1。36a、b 为四位二进制数,试用一片74283 实现 y=4a+b。解: y=4a+b=a3a2a1a000+b3b2b1b0 37用一片 74283 和尽量少的门电路设计余3 码到 2421 码的转换。解:余 3 码到 2421 码的转换的真值表为:a3a2a1a0b3b2b1b00 0 1 1 0 0 0 0 0 1 0 0 0 0 0 1 0 1 0 1 0 0 1 0 0 1 1 0 0 0 1 1 0 1 1 1 0 1 0 0 1 0 0 0 1 0 1 1 1 0 0 1 1 1 0 0 1 0 1 0 1 1 0 1 1 0 1 1 1 1 1 0 1 1 0 0
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 光纤网络技术原理与应用手册
- 确认年度财务报告的函件8篇范本
- 社会公共服务完善效能承诺书7篇范文
- 高标准医疗服务安全承诺书(6篇)
- 销售管理提升与客户关系维护指南
- 社区燃气泄漏紧急隔离供社区物业人员预案
- 智能车辆维护与保养指南
- 建筑公司项目经理施工进度控制双周计划方案
- 教育信息化平台开发与实施指导书
- 创新思维工作坊行动计划模板
- 清洗空调简易合同范本
- 深基坑开挖与支护施工监理实施细则
- 【发酵工程】余龙江版-第11章-发酵产物的分离纯化
- 计算机室器材台账
- 人设心理学:用心理学塑造故事人物
- 课件《基础教育课程教学改革深化行动方案》全文解读实用PPT
- 《疫苗管理法》法律法规解读课件
- 中考语文议论文阅读复习-论证思路(过程)教学设计
- 2023年泸州市江阳区小升初英语考试模拟试题及答案解析
- GB/T 2-2016紧固件外螺纹零件末端
- 空白户口簿模板
评论
0/150
提交评论