c04a中文介绍_第1页
c04a中文介绍_第2页
c04a中文介绍_第3页
c04a中文介绍_第4页
c04a中文介绍_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、v1.0可编辑可修改24c04a资料一、概述特征?低功率CMO蔽术?硬件写保护*两线串行接口总线,与I2CTM兼容? 5V电源条件下,系统正常工作?自定时写 周期(包括自动擦除)?自定时写周期(包含自动擦除)? 16个字节的页面写缓冲器? 1,000,000擦/写周期(典型值)? 8 脚 DIP/SOIC 封装?提供很宽的温度适用范围商用:0c +70 C工业用:-40 C +85 C汽车:-40C+125C描述Microchip 公司的24c04a是4K位可擦除 PROM芯片由2个或4个256*8位存储器块构成,并具有标准的两线串行接口。可在电源电压低到的条件下工作,等待电流和额定电流分别仅

2、为5uA和1mA 24c04a具有8B页面写能力。的24c04a已经一 4页写能力高到八字节,和了到四24c04a设备也许连接到相同的两线总线。引脚排列引脚说明串行地址/数据车入/输出端这是一个双向传输端,用于传送地址和数据进入器件或从器件发出数据。它是一个漏极开路端,因此要求接一个上拉电阻到Vcc端(典型值如下:100kHz时为10KQ , 400kHz时为 1KQ)这对一般的数据传输,只有在SCL为低电平期间,SDA才允许变化。在SCL为高电平期间SDA 的变化,留给指示开始和停止条件。2. SCL串行时钟端次输入端用于同步传输进入和发出器件的数据3. WP 端此端必须接到Vss或者Vcc

3、如果此端接到 Vss, 一般存储器操作使能(读 /写整个存储器)如果此端接到 Vcc,写操作禁止。整个存储器是写保护的。读操作不受到影响。当WPt使能(连接到 Vcc),允许用户可将 24c04a用作串行ROM、A1、A2 端这些端没有被24c04a使用。它们可以不用连接,或者连接到Vss、Vcc电子特性Vcc输入和输出关于 VSS VCC +存储温度 -65 C + 150 C使用环境温度 -65C +1 25 C焊接口通导温度 +300 C引脚的ESD护 4kV名称功能A0/、,作(必须与 Vcc、Vss连接)A1、A2芯片地址输入Vss接地SDA串行地址/数据IOSCL串行时钟WP写保护

4、输入端Vcc+5V电源端三、功能说明24c04a支持双向两线总线和数据传输规程。若器件传送数据到总线上,则定义器件为发送器。若器件接收数据,则定义器件为接收器。总线必须在一个主器件控制工作,主器件产生串行时钟(SCl),控制总线存取,并且产生开始和停止条件。同时24c04a作为从器件工作。主器件和从器件都可工作于发送器的状态。但工作于何种方式由主器件决定。四、总线特性总线规程定义如下:一仅当总下不忙时,数据传送才能开始。二数据传送期间,无论何时时钟线为高,数据线必须保持稳定。当时钟线为高时,数据线的变化将认为是传送的开始或停止。因此以下总线条件被定义(图)1 .总线不忙数据线和时钟线保持高2

5、.开始数据传送时钟(SCD为高,SDA线由高到低的变化决定停止条件。所有的操作必须在停止条件以后 进行。3 .停止数据传送当时钟(SCD为高,SDA现有低到高的变化决定停止条件。所有的操作必须在停止条 件以前结束。4 .数据有效在开始条件以后,时钟信号高电平周期期间,当数据线稳定时,数据线的状态表示数据有效。5 .确认在接受到每一个字节后,当寻址时,每一接收器件必须产生一个确认位。主器件必须产生一个与此确认为相关的额外时钟脉冲。五、地址三条地址线,用于确定芯片的硬件地址。 在24c04a上它们都接地,第8脚和 第4脚分别为 正、负电源。第5脚SDA为串行数据输入/输出,数据通过这条双向I2 C

6、总线串行传送,在AT89C51试验开发板上和单片机的连接。第6脚SCL为串行时钟输入线,在 24c04a上和单片机的连接。SDA和SCL都需要和正电源间各接一个的电阻上拉。第 7脚需要接地六.字节程序模式在这种模式下,可以发送字节和数据到24c04a。后从主启动信号,该 devicecode (4),从地址(3),和R /位,这是逻辑低电位,放置到公共线路。这表明在处理24c04a与字地址abyte将跟随它产生一个应答位。因此,下一个字节的传输由主是字地址和要写入的24c04a地址指针。在收到确认,主设备传递的数据字被写入addressedmemory的24c04a承认位置。主机产生一个停止条

7、件。这引发了内部编程 周期。七.书写保护记忆的上半部分的规划将不会发生在24c02a或24c04a W用I脚连接到 VCC (+5V)。该装置将接受奴隶和字地址,但如果内存访问 write的W对脚的彳护,24c02a / 04A不会产生一 个应答后数? RST字节被接收,从而循环的程序不会启动时停止条件断言。W丐I脚的极性对24c01a无影响。八.读取模式这个模式说明了主设备读数据从24c01a / 02A / 04A。主RSM立奴隶和字地址进行写。(注:虽然这是一个阅读模式,地址指针必须是书面的)。在此期间,24c01a / 02A / 04A 生成必要的)。主现在产生另一个开始和发送从地址了,除此之外,读 /写位被设置为只读模式。从所产生的应答位后,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论