Layout布局讨论ppt课件_第1页
Layout布局讨论ppt课件_第2页
Layout布局讨论ppt课件_第3页
Layout布局讨论ppt课件_第4页
Layout布局讨论ppt课件_第5页
已阅读5页,还剩39页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、Layout布局讨论布局讨论 周倩华 2019.6.21OUTLINElTransistor的布局lNet的布局lResistor的布局lPNP的布局lCMP的布局lOP AMP的布局Transistor的布局的布局lMOS的放置方向lMOS 的匹配MOS的放置方向的放置方向lCMOS电路中,单个MOS的特性,取决于单个晶体管的宽长比(W/L),比值越大,晶体管的速度就快,反之则慢。在生产过程中,晶片会在某个方向上存在差异性,这便导致了晶体管的差异。MOS的放置方向的放置方向lA,B两个晶体管,只是位置有所变化,宽长比均为W/L=2/0.5=4 假设在垂直方向有差异-0.05(数据均为假设,是

2、为计算方便) lA情况 W=2-1.95 L=0.5-0.5 W/L=3.9 lB情况 W=2-2 L=0.5-0.45 W/L=4.444 lA/B=0.8775 于是差异就这样产生了。 MOS的放置方向的放置方向lGATE我们建议不要采用拐弯设计,这时的W/L很不精确。不能拐弯应该是基于迁移率的考虑,不同晶向迁移率不一样,会影响匹配。MOS 的匹配的匹配lNMOS A & B是有一公共节点的两个matched transistors, A & B均m=8,我们可以有下面2种设计。MOS 的匹配的匹配l可以看到图1.分别有A和B的对称轴A、Bl而图2. A和B是共同的对称轴A

3、BMOS 的匹配的匹配l由以上分析,两种方案中后者ABBAABBA的匹配性能更高一点,我们无论是从左看还是从右看, A & B环境都是一致的。OP中中MOS 的匹配的匹配l在OP中,我们的对管需要很精确的匹配,以上的布局方式就达不到我们的要求,所以我们可以采取“共质心对称法来达到我们的目的。OP中中MOS 的匹配的匹配lA和B均采用单管非镜像设计,以质心O作为对称源来实现匹配,此时匹配最佳。OP中中MOS 的匹配的匹配OP中中MOS 的匹配的匹配l若由于布局空间限制,我们有可以采用效果略差的DABBADD表示DUMMY布局方式。lDUMMY管的L= min width,W=WA=WBO

4、P中中MOS 的匹配的匹配l还有种比较省面积,大多在工艺很成熟、很准确的情况下会采用,但我们还是建议用前两种。Waffle Transistor的布局的布局l正方形放置,45度布线。l降低S、D、G的串联电阻l降低S/D与称底之间的寄生电容Waffle Transistor的布局的布局l菱形放置,垂直布线,电流通畅。布线的匹配布线的匹配l器件的对称性,直接影响对电路的好坏。 对于对称,不仅是在考虑器件之间的对称性,还好考虑诸如布线的长度,走势,布局水平还是垂直等等方方面面结合考虑,都有对称的必要性。 布线的匹配布线的匹配l器件A与器件B有两条线相连,其中一条net01因有其他器件阻碍,所以要绕

5、道,从而增加线的长度。从图中,可以看出,net01和net02有很大的区别,net01走线长,还附带出线上的寄生电容和寄生电阻等不良因素,因此信号从net01和从net02上传输时,就产生的差异。如果要求信号同时到达,以这种情况看,电路的功能便有可能不能实现。所以对称性是方方面面的,随时都应留心。 布线的匹配布线的匹配l下图是布线进行对称的示图: l尽量发现类似的布线,并调整到平衡的位置。 电阻的布局电阻的布局l在我们设计时往往会碰到一组电阻,而它们的匹配性要求也比较高。l例如,Band gap电路中,为了保证流经两个PNP的e-c电流有相同的参考电压,将两个参考点接入一个运放的两个输入端,由

6、于运放的虚短路特性,保证了参考点的电位相同。运放输入端的电阻匹配也非常重要,其原则是利用中心对称或者轴对称来达到匹配的目的 。电阻的布局电阻的布局l对于一组电阻有2K,1K和500,不同的人,就会有不同的画法,如下图: 电阻的布局电阻的布局l所以关键问题,应取决于最小组件的选择。选定最小组件后,再进行中心对称,达到合理的布局。 在画电阻时,我们要考虑到节点的问题,因为节点的存在,无疑加大了电阻的阻值,这是电路中不想见到的。采用电阻并联的特性,将节点电阻进行并联,减少了节点电阻。电阻的布局电阻的布局l所以就个人 的眼光看,上图中D,即考虑了对称性,又考虑到节点电阻的问题,是最好的选择。 从考虑节

7、点电阻来看,组件的选择不是最小最好,适用才是最好,主要还是按实际情况而定。 一般画电阻时,都会在两边或四周画一些dummy电阻,以保护内部电阻。电阻的布局电阻的布局l一般画电阻时,都会在两边或四周画一些dummy电阻,以保护内部电阻。l右图是相同材料的电阻,此时的电阻和走线都比较匹配。电阻头中的电阻头中的contact布局布局lPPLUS DIFF电阻1个square R1=153l而在PPLUS DIFF上1个contact square R2=115,两个square几乎相等,所以我们在设计时电阻头将会让几个contact并联,以减小contact的阻值。PNPl在带隙基准中基准电压由两个

8、尺寸不同的PNP管的Vbe之差加上其中一个较小Vbe的和产生,因此这两个PNP的匹配非常重要,为了画版图上的方便,一般这两个PNP管的尺寸比为8:1,这样,将8的管子围在1的管子周围,可以达到很好的匹配效果。 PNP的布局的布局常见常见CMP的布局的布局CMP的布局的布局l 输入管P型P0,P1管,输入差分对管要求有比较高的匹配性,以增强输入灵敏度,二者均m=1,这样,输入管的匹配性不容易做好,在画版图的时候,必须两边各加一个dummy管,使用与P0,P1相同W的dummy管。l因此我们在设计的时候,要考虑到匹配性,应尽量避免对管的m=1,或采用相同W和衬底的MOS做它们的dummy管。CMP

9、的布局的布局lP0、P1输入对管的负载为镜像管N0、N1,由P1的漏极单端输入出,同样,要求N0、N1有比较好的匹配,二者均m=1,我们也可以考虑两管两侧各加一个相同W的dummy管。CMP的布局的布局l第二级输出N24,单独一个输出,没有匹配性要求,但要注意做好信号的隔离。P2、P3、P31均提供电流偏置,P2的漏电流IBP由Band-Gap获得,这三个管子在条件允许的情况下作好匹配,但如果条件不允许,也可单独画出,对放大器此处充当比较器的性能影响不大。CMP的布局的布局l所有管子均要求有guard ring相隔离,具体的做法:P2、P3、P31放在一起;圈上guard ring,P0,P1

10、连同其dummy圈在一起,并且严防信号干扰,避免其它金属连线从这两个管子上面走过;N0,N1连同其dummy画在一起,打上guard ring,并且同样避免其它金属连线从N0,N1上走过。N24用guard ring圈上即可,没有特别的要求。CMP的布局的布局OP AMPlOP AMP就是运算放大器,简称运放,英文全拼为operational amplifier。符号为一个带两输入端的大三角常见的两种常见的两种OP的布局的布局OP1的布局的布局OP2 AMPOP2 的布局的布局匹配的原则匹配的原则l尽量将匹配的器件靠近放置l保持器件的方向一致l选择一个中间值作为根部件l共心法l交叉法l采用虚拟

11、器件法l对于两个器件的匹配采用四方交叉法l布线产生的寄生参数也一致l使器件宽度一致 Layout注意要点注意要点lPoly尽量不做连线因为poly的电阻比较大,不能做长距离的信号线,另外由于多晶硅离衬底近,所以长距离的布线产生的寄生电容大。l布线最小化,可减少寄生电容,特别是高阻抗节点之间的连接,任何一点干扰,由于loading effect都会产生很大的interference noise。 Layout注意要点注意要点l采用对称结构,减小管子的mismatch。l注意匀称,比如等高,均匀摆放,特别注意有源器件工艺一致性的考虑,也是为了减少mismatch。l晶体管必须是直的,禁止拐弯晶体管不能拐弯应该是基于迁移率的考虑,不同晶向迁移率不一样,会影响匹

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论