一种基于VC++程序的FPGA重配置方案设计_第1页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一种基于vc+程序的fpga重配置方案设计在设计中,上位机通过pci总线建立通信并发送配置指令及数据至dsp,dsp以串行方式通知配置芯片控制器发送控制指令以及要举行配置的数据包,同时,配置芯片控制器在解析指令后,还应执行相应的操作,并完成fpga配置芯片所需的下载时序及配置数据。配置芯片的数据下载过程称为编程操作,编程完成后,再启动配置操作,即可举行fpga从配置芯片读取新的系统配置程序过程。与常用的 fpga配置办法相比较,本文所采纳的fpga可重构设计的硬件结构越发容易,用户操作也越发便利,而且在对fpga的配置芯片写入配置程序数据的时候,并不会影响到fpga的继续工作,系统重构的时隙也

2、更小。dsp控制程序普通采纳中断等待的设计思想,处理器上电启动后,首先对自身的工作方式举行设置,然后对系统各个功能模块举行初始化操作,使其工作在一个确定的已知状态下。之后,在完成系统的初始化以后,dsp程序进入空闲等待状态,直到标记着上层指令已送达控制规律的中断信号有效,程序再从空闲等待状态进入中断服务程序,然后推断是系统配置指令,还是其他工作指令。若接收到配置指令,则进入串口中断服务程序,随后推断配置指令的类别,并进入相应的子函数程序,包括配置模式、用户模式、擦除、擦除延时、写数据等多个子函数。配置模式是指系统通过发送控制指令来猎取fpga配置芯片的数据信号线、时钟信号线以及片选信号线的控制

3、权,从而举行读写操作。调用配置模式子函数后,发送不同的指令控制字,便可以挑选配置不同的配置器件。本系统中的规律平台由2片altra公司fpga芯片构成,其对应的配置芯片分离为 epcs16和epcs1器件,设计中,可以分离为这两片配置芯片设置各自的32位控制字。用户模式子函数可在系统对epcs配置芯片的写数据操作完成后,通过系统发送控制指令来释放配置芯片epcs的数据信号线、时钟信号线以及片选信号线的控制权,这样,fpga将复原到用户所设置的工作模式。2 可重配置软件计划用户发送配置数据流到epcs对fpga举行配置的结构图2所示,其中pc机部分为上位机配置控制的用户软件宿主。配置控制软件主要包括用户应用程序(win32应用程序)、仪器驱动程序、总线驱动程序三部分,总线驱动位于囫囵软件系统的最底层,可通过硬件抽象层 (hal)挺直与硬件举行沟通。仪器驱动位于总线驱动和用户应用程序之间。它对上可为屏蔽底层工作详情提供给用程序调用的接口函数,对下则可发送指令或接收数据。用户应用程序

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论