版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、1 1 一般要求 军用加固 CompactPCI 计算机应为系统提供与PCI 规范相兼容的电气特性适应恶劣环境扩展性强满足通用化、系列化、模块化的要求。2 特点 2.1 CompactPCI 特点性能。 2.1.2 32 位和 64 位数2.1.1 33MHz 和 66MHz 的 PCI 性能 据传输能力。 2.1.3 在 33MHz 总线频率下每个总线段最多 有 8 个 CPCI 插槽。 2.1.4 在 66MHz 总线频率下每个总线段 最多有 5 个 CPCI 插槽。 2.1.5 3U 外形尺寸 100mmX160mm 。2.1.6 6U 外形尺寸 233.35mmX160mm 。 2.1
2、.7 IEEE1101.1 、1101.10、1101.11Eurocard 结构标准。 2.2 外形结构 CPCI插卡的外形结构是根据 IEC 60297-3 和 IEC 60297-4 中的Eurocard 外形结构定义的。并按照 IEEE1101.10 进行扩展有3U100mmX160mm 和 6U233.35mmX160mm 两种规格图 1 显示 3U 规格的插卡结构图。个 CPCI 系统由 1 个或多个CPCI 总线段组成。每段最多包括 8 个 CPCI 插槽 33MHz 板 中心间距 20.32mm0.8inch 每个总线段由 1 个系统槽和 7个外设槽组成。 图 1 3U 64
3、位 CompactPCI 外形结构 系统槽为总 线段上的所有插卡提供系统仲裁、时钟分配和复位功能并负 责通过对每个本地插卡 IDSEL 信号的管理完成系统的初始 过程。外设插槽可以安装简单的插卡也可以是智能化从设备 或者是 PCI 总线主设备图 2 是典型的 3U 规格的 CPCI 总线段的顶层图。 系统槽可以定位在无源底板的任何位置为简单起见本规范规定从印制板顶层观测无源底板时CPCI 总线段中的系统槽位于总线段的左侧。2 图 2 3U CompactPCI无源底板示例 除图 2中说明的线性排列外 CPCI 也允许其他拓扑结构。本规范和所有无源底板的仿真均采用线性拓扑结构系统插槽位于总线段任
4、意一端插卡中心间距20.32mm 其他任何拓扑结构必须进行仿真或采用其它方式进行确认以 确保符合 PCI 规范。 CPCI 以物理和逻辑插槽概念为基础定物理槽必须从机箱左上角开始编号。编号从开始。所有 CPCI 系统中物理插槽应该置于兼容性标记符号内。图2示例了兼容性标记符号内的物理槽编号如1。 逻辑插槽编号必须由 IDSEL 信号与用来选择插槽的相关地址 定义。在命名规定中逻辑编号用于定义连接器在总线段上的 物理外形。图 2 中说明的逻辑编号恰好位于连接器外形的下方如2-P1。逻辑和物理插槽的编号不一定总一致无论何种情况第五章中均定义了信号路由的要求。功能性标记符号可以直观的显示无源底板连接
5、器与插卡的功能这些功能性标 记符号是a三角系统槽 bC圆圈外设槽。2.3连接器CPCI 连接器是 IEC60917 和 IEC61076-4-101 定义的 5 行、2mm 间距带屏蔽的连接器其特点包括 a 针孔互连机制多厂商支持 c 提供固定编码键的编码机制 d 长短交错以满 要 f 高密度 PCI 能力 g 电磁干扰 EMI/ 射频干扰 RFI 的屏蔽 保护 h 最终用户的可扩展性。 3 CPCI 总线互连被定义为 5 行 47 列的引脚阵列该阵列根据连接器的物理实现逻辑上分 为两组。 32 位 PCI 和连接器编码键区安排在 J1 上。另外 个连接器J2安排给64位传输、后面板I/O或地
6、理寻址。CPCI 连接器在插卡和底板上都使用了导向凸缘这有效的避免了 插拔时可能出现的偏差。 3.3V 和 5V 编码键的使用可以避免 插卡的错误安装。 表 1 编码键颜色分配 信号电压 VI/O 对 应颜色 3.3V 镉黄 5V 亮蓝 3.3V 或 5V 通用插卡 无 编码 键可以避免因为疏忽而将 5V 插卡安装到 3.3V 系统上。表 1足热插拔能力 e 选装后面板以满足直通底板的I/O 应用需说明了与不同底板连接器和插卡连接器的物理编码键相关 的颜色编码通用插卡必须满足能运行于任意一种环境所以 不被编码。底板连接器必须根据底板总线段的信号进行编码。 表 1 中的编码键说明仅包含了那些装配
7、了J1 并且 J1 是 所装配的唯一的连接器的情况。 CPCI 插卡如果装配了除 J1之外的其他任何连接器那么还必须符合PICMG 2.10Keying of CompactPCI ? 0? 3 Boards and Backplanes。 J1 连接器提供的彩色编码机制只适用于 3U 和 6U 非后面板 I/O 的 32 位信号插卡其它任何实现必须与PICMG 2.10 中指定的编码键机制相符合。 2.4 模块化 CompactPCI 的一个重要特点是系 统的模块化。 模块化是利用 Eurocard 标准的各种外形结构及3 电气要求 3.1 插通用 IEC-61076-4-101 连接器来实
8、现的板设计规则 军用加固计算机插板的设计符合CompactPCI 规范 PICMG R2.0 D3.0 的设计要求。本节规定一些按军用加固环境需要强调或补充的要求或限制。 5.1 节至 5.4 节的设计 规则适用于 33MHz 的 CPCI 总线操作。 66MHz 的设计规则 参考 5.5 节。本规范不推荐使用标准 CompactPCI 中的热插 拔规范。 3.1.1 去耦要求 每个加固 CPCI 计算机插板必须具备足够的去耦能力以满足应用。表 2列出了应该使用去耦的最小要求。 表 2 插板去耦要求 连接接器信号说明去耦电容 耐压 0.1 卩 F ± 201 10 卩 F ±
9、; 202 P1 5V 5VDC 最/215VP1 3.3V 3.3VDCV最小 10V P1 VI/O 5V/3.3VDC VIV 15V P1 12V 12VDC V 最小 35V P1 -12V - 12VDC V V最小 35V P24 VI/O 5V/3.3VDC V £最小 15V 说明 4 1 对于所有电压每10个电源引脚应该提供一个靠近连接器的0.1卩的适于高速去耦的陶瓷电容器进行去耦。注意此规则适用于所有的电源引脚即使插板上没有使用该电源2靠近每个连接器均需要安放一个10F的低等效串联电阻 Low ESR电容器 3如果有需要使用±12V DC电源 则应使用
10、10 H的低等效串联电阻Low ESR电容。如果不使用 ±12V DC电源则不需要10 H的低等效串联电阻 Low ESR电容但仍需要提供 0.1 H的陶瓷电容 4 在 64 位系统中P2的要求。如果P2用于自定义的 I/O 可以增加辅助的去耦电容。3.1.2 端接要求 3.1.2.1分支端接 Stub Termination 在插板上的 CPCI 连接器接口处F列信号必须端接10Q串联信号电阻可以用排阻或分立电阻 AD0AD31 、C/BE0C/BE3 、PAR、FRAME 、IRDY 、TRDY 、STOP、LOCK 、 IDSEL 、DEVSEL 、PERR、SERR 和 RS
11、T。表 3 信号端接电阻 参数最小标准最大单位说明Rterm -5 10 5欧姆 Q信号端接电阻位于 Com pact PCI连接器近端处。 如果下面这些信号插板上使用也必须端接INTA 、INTB 、INTC 、INTD 、 AD32AD63 、C/BE4C/BE7 、PAR64、REQ64、ACK64 。CLK、REQ 和 GNT 信号不需要此类信号端接电阻。 信号端接可以将每块插板上的PCI 信号线对底板的影响降到最小。端接电阻的位置和该信号的连 接器引脚距离应不超过 15.2mm0.6inch 这个距离是指信号允 许布线的总长参见 5.1.3 和 5.1.4 节说明。 3.1.2.2
12、串行端接Series Termination 驱动 REQ 的外设插板接口板在该信号的 芯片驱动输出引脚处不是在连接器接口处应该提供一个端 接电阻阻值大小根据输出缓冲器的输出特性而定一般选择阻值一般为10Q47Q的表面贴装电阻。在系统槽插板主机 板上每个为外设插槽提供 CLK 信号的驱动器一般是主 PCI桥或 PCI-to-PCI 桥上必须使用串联端接电阻阻值大小根据输出缓冲器的输出特性而定一般选择阻值一般为10Q47Q的表面贴装电阻。 每个系统槽插板的 GNT 信号必须在驱动器处 进行串联端接端接电阻阻值大小根据输出缓冲器的输出特3.1.3性而定一般选择阻值一般为10Q 47Q的表面贴装电阻
13、。信号线长度要求 无论是系统槽插板还是外设插板32 位/64位信号J1、J2的信号线长度必须不大于63.5mm2.5inchs。这个长度是指从连接器引脚通过信号线或端接电阻 5.1.2 节所 规定到 PCI 驱动器引脚之间的总长度。注意布线长度中应包 括端接电阻。 3.1.4 特征阻抗要求 在插板上 CPCI 信号线的 特征阻抗必须在表 4给定的范围内。 表 4 CPCI 信号线的特征阻抗参数最小标准最大单位说明 5 Z0 -10 65 10 欧姆Q仅适用于PCB布线包括电镀通孔。3.1.5 信号负载要求外设接口板的任何 CPCI 信号上最多允许一个 PCI 负载。系统槽插板内连接J1/J2连
14、接器的CPCI总线上最多允许一个负载。3.1.6 外设插板 PCI 时钟信号线长度要求 在外 板上 CPCI 时钟信号线必须为63.5mm±2.54mm2.5inchs 0±.1inch 并且在一个接口板上只允中即许驱动一个负载。 3.1.7 插板信号环境 通用插板设计 兼容 3.3V 、5V 两种环境 VI/O 信号必须通过连接器上引脚由 底板来配置通用插板上 VI/O 信号不能直接连接 3.3V、5V。3.1.8 上拉电阻要求 上拉电阻必须设在系统槽插板上。表 5给出针对 5V 和 3.3V 两种信号环境的上拉电阻值。 所有数值 均假定有 7 个负载 33MHz 速度。
15、对于要求上拉电阻的 CPCI信号上拉电阻必须放置在驱动器与分支端接电阻之间上拉电阻到驱动器的信号长度必须小于12.7mm0.5inch 而且信号线长度被当成总布线长度的一部分。注意 当系统槽插板充当外设接口板时不能连接上拉电阻。系统槽插板不管是否使用 REQ64 和 ACK64 信号都必须为它们提供一个上拉电阻这可以保证避免 64 位外设接口板上 REQ64 和 ACK64 的浮动。使用GNT信号的每个外设接口板必须设置一个100kQ的上拉电阻。 关于 64 位信号的其他细节参见 5.4 节。 3.1.9插板连接器屏蔽要求 为了保证插板和 CPCI 底板之间的逻辑接地有一个低阻抗回路在插板的J
16、1和J2连接器的F行必须加屏蔽接地。 对于已提供 Z 行屏蔽选项的 IEC-60176 连 接器在插板上则不需要加屏蔽并且保证当该屏蔽延伸到插板内部区域时没有任何负载。3.2 33MHz 底板设计原则 在33MHz 下最多可以有八个插槽。 66MHz 下最多可以有五个 插槽其设计原则见 5.5 节。 系统插板为其他七个插槽提供时 钟、仲裁、配置以及中断处理。底板提供外设接口板的插槽 可少于 7 个。本节假定采用最大的配置数目并且采用线性拓 扑结构系统槽的物理位置为机箱底板的任意一端底板信号 线采用菊花链方式。采用任何其他拓扑结构均必须被仿真或接器中以其他方式检验以确认它与 PCI 规范的一致性
17、。槽连接 心间距为 20.32mm0.8inch 。如果系统要求多于 8 槽必须采用PCI-to-PCI 桥连接另一个 CPCI 总线段。 底板的设计可以同 时具备 33MHz 和 66MHz 的操作能力但如果在一个 CPCI 总 线段内的插槽数大于 5 个时只能使用 33MHz 的总线并且信 号 M66EN 必须接地。 底板必须为 3.3V 、5V 和地提供单独 的平面层。如果 VI/O 配置可以直接使用 3.3V 或 5V 否则 VI/O必须提供专用的电源层。 3.2.1 底板信号环境 每种 CPCI 底板均提供了 5V 或者 3.3V 信号环境。 PCI 允许插卡内部的连 接采用两种类型
18、的缓冲区接口。连接器上的 VI/O 电源引脚用于向插卡的缓冲区供电这样就可以被设计工作于任意种接口。CPCI 为了使这种双接口方案成为可能为两种系统提供了一种单独的底板连接器编码插件。CPCI 底板既可以是一种信号环境固定的底板如仅工作在5V 也可以是一种可配置的底板。无论何种情况只要配置为5V 操作则必须使用5V 编码键亮蓝。而配置为 3.3V 操作时则在底板上必须安装3.3V 编码键镉黄。 3.2.2 底板特征阻抗 6 CPCI 底板必须在表 6 给定的特征阻抗范围内进行布线。表 5 底板特征阻抗表参数最小标准最大单位说明Z0 -10 65 10欧姆Q未安装连接器或插板的 PCB 板但包括
19、电镀通孔。 3.2.3 八槽 底板端接 PICMG 的系统仿真试验表明在使用允许的最强PCI 缓冲区可参考 PCI 规范 V-I 曲线同时使用轻度负载的八槽底板配置即只有系统槽和其相邻的外设插槽这时PCI 信号就会超出10ns最大传播延迟33MHz的总线速度。对于这种具体的系统配置来说所有汇接的 PCI 信号在底板上距离系统槽最远的终点必须加上一个肖特基二极管信号端接参考Ti公司的 74S053 二极管阵列如图 3 所示。肖特基二极管可以直接在底板安装也可以在最后一个插槽中插入一个二极管端接适配器。如果使用了二极管则二极管与用于各PCI 信号的网络间的距离必须尽可能短。图 3 PCI 信号端接
20、 3.2.4IDSEL 分配 PCI 的 IDSEL 信号用于提供到各个外设插槽的 唯一的访问从而可以进行配置。地址线 AD31 到 AD25 中的条连接到各个外设插板的 IDSEL 引脚连接器引脚 J1B9 后 在配置周期中为每个外设插板分别提供了一个唯一的地址。底板必须保证与各外设插槽连接器上的 IDSEL 的线路长度 最短。 表 7 表明了地址线到各个外设插板的 IDSEL 引脚的 路由。 SignalVI/O7 表 6 系统插板到逻辑插槽的信号分配 如果在系统插板上还有其他的 PCI 设备该设备 IDSEL 路由可 以通过 AD11-AD24 范围内的地址线实现。 3.2.5 REQ/
21、GNT分配 PCI 总线仲裁器驻留在系统插板上并通过REQ6:0/GNT6:0 信号对与最多 7 个外设插槽的每一个相连接。 任何底板上的系统插槽都必须支持 REQ/GNT 信号完全实现。否则必须声明与本规范不兼容。系统槽插板必须支持 7 对 REQ/GNT 信号。表 7 列出了对外设接口板的REQ/GNT 引脚的请求 /授权信号的分配。 3.2.6 PCI 中断路由 底板从系统插槽中断引脚 INTA-INTD 到外设插槽中断引脚 的分配必须如图 4 所示。 底板上外设插槽间采用了循环的 分配方式其目的在于为每个外设接口板前四个 CPCI 连接器 各分配一个唯一的中断每个外设板只使用 INTA
22、 引脚即假定PCI个单一 PCI 功能在 INTA 引脚上产生中断请求或多个功能共享 INTA 引脚。当循环模式跨过了四个逻辑插槽之后重复这样那些中断间隔了四个连接器的插槽如插槽2 和插槽6 会中断共享。 这种中断分配符合 PCI SIG 颁布的PCI-to-PCI 桥规范这样可以在系统主板上 0 号 PCI 总线与信号 连接器引脚 信CPCI 之间采用 PCI-to-PCI 桥接技术。号 连接器引脚 系统插板逻辑插槽 1 外设插板 o 逻辑插槽 2AD31 REQ0 GNT0 P1:E6 P1:A6 P1:E5 IDSEL1 REQ GNTP1:B9 P1:A6 P1:E5 系统插板逻辑插槽
23、 1 外设插板 o 逻辑插 槽 3 AD30 REQ1 GNT1 P1:A7 P2:C1 P1:D1 IDSEL1 REQGNT P1:B9 P1:A6 P1:E5 系统插板逻辑插槽 1 外设插板 o 逻 辑插槽 4 AD29 REQ2 GNT2 P1:B7 P2:E1 P2:D2 IDSEL1REQ GNT P1:B9 P1:A6 P1:E5 系统插板逻辑插槽 1 外设插 板 o 逻辑插槽 5 AD28 REQ3 GNT3 P1:C7 P2:E2 P2:C3IDSEL1 REQ GNT P1:B9 P1:A6 P1:E5 系统插板逻辑插槽 1外设插板 o 逻辑插槽 6 AD27 REQ4 G
24、NT4 P 1:E7 P2:D3 P2:E3IDSEL1 REQ GNT P1:B9 P1:A6 P1:E5 系统插板逻辑插槽 1外设插板 o 逻辑插槽 7 AD26 REQ5 GNT5 P1:A8 P2:D15P2:E15 IDSEL1 REQ GNT P1:B9 P1:A6 P1:E5 系统插板逻辑 插槽 1 外设插板 o 逻辑插槽 8 AD25 REQ6 GNT6 P1:D8P2:D17 P2:E17 IDSEL1 REQ GNT P1:B9 P1:A6 P1:E5 注 每 个插槽的 IDSEL 信号必须在需要的插槽处以最短的路线连接。8 尽管 PCI 软件设备驱动程序的设计上允许中断信
25、号的共享但设备的共享中断会影响到中断延时所以在可能的条件下应尽量避免这一问题。图 4 底板中断路由图 3.2.7CPCI 附加信号 CPCI 除了利用 PCI 局部总线规范定义的信 号外还增加了一些信号这些信号有按键复位、电源状态、系号。统槽识别、地理寻址、系统管理及传统 IDE 中断支持信3.2.7.1按键复位PRST按键复位信号PRST从底板提供可以用于对系统槽插板复位相应的系统槽插板可以产生PCI RST信号复位系统的其他插板。PRST是一个低电平有效的 TTL信号由开关或集电极开路的驱动器生成。系统槽插板接收PRST并按照要求消除抖动。系统槽插板必须在 PRST信的末端提供一个上拉电阻
26、阻值不低于1kQ。 327.2电源状态 DEG、 FAL 在采用了模块化电源已实现 DEG、 FAL 可选 的底板上电源子系统的状态通过底板上这两个低电平有效的TTL电源状态信号确定。无论系统槽插板是否使用这两个信号系统槽插板均必须在这两个信号的末端提供一个连接 VI/O 的上拉电阻阻值不低于1k Qo 3.2.7.3系统槽识别SYSEN 有些插板既可以作为系统槽插板也可以作为外设接口板当此种插板被安装入槽中时 SYSEN 用来使能或禁止该插板的系统槽功能如时钟生成以及总线仲裁等。本引脚在系统槽所在的底板段必须接地其他外设插槽中本引脚保持 断开。插板设计者必须在 SYSEN上提供到VI/O的上
27、拉电阻阻值不低于 1kQo 3.2.7.4 系统枚举 ENUM 该信号主要用于热插拔系统中在本规范中对该信号不再使用。建议在插板、底板设计时该信号对应的引脚悬空。3.2.7.5 地理寻址P2那么GA4:0 对于底板来说如果在某个特定插槽上安装了 它必须支持 GA4.0 地理寻址信号以进行唯一的插槽识别。 使 用地理地址信号 GA4.0的插卡必须由10.0k Q± 1的电阻上拉。INTAINTBINTCINTDB3C3E3A3B3C3E3A3B3C3E3A3B3C3E3A3B3C3E3 插槽 1 系统槽插槽 2IDSELAD31 插槽3IDSELAD30 插槽 4IDSELAD29 插
28、槽 8IDSELAD25 系统插 槽 INTA 网络系统插槽 INTB 网络系统插槽 INTC 网络系统 插槽 INTD 网络 A39 对于底板来说地板上物理插槽地址GA4.0 的编码方式必须是将各个连接器上的不同引脚组合 接地或者不连。物理插槽地址由 4.2 节的物理槽编号定义。表 8 说明了物理槽编号及其由 GA4.0 定义的物理插槽地址。其中物理插槽 “”保留当具有地理地址的适配器安装到不支持地理寻址的底板插槽时地理寻址的缺省值为31。 表 7 物理 插槽地址 物理插槽编号 GA4 J2-A22 GA3 J2-B22 GA2J2-C22 GA1 J2-D22 GA0 J2-E22 0 接
29、地 接地 接地 接地 接 地 1 接地 接地 接地 接地 开路 2 接地 接地 接地 开路 接地 3 接地 接地 接地 开路 开路 4 接地 接地 开路 接 地 接地 5 接地 接地 开路 接地 开路 6 接地 接地 开路 开路 接地 7 接地 接地 开路 开路 开路 8 接地 开路 接 地 接地 接地 9 接地 开路 接地 接地 开路 10 接地 开 路 接地 开路 接地 11 接地 开路 接地 开路 开路 12 接地 开路 开路 接地接地13 接地 开路 开路 接地开路14 接地 开路 开路开路接地15 接地 开路 开路开路开路16 开路 接地接地接地接地17 开路 接地接地接地开路18 开路接地接地开路接地19 开路接地接地开路开路 20开路接地开路接地接地 21开路接地开路接地 开路 22开路接地开路开路 接地 23开路接地开路 开路 开路 24开路开路接地 接地 接25 开路 开路 接地接地 开路26 开路 开路 接地 开接地 27 开路 开路接地 开路开路 28 开路 开路 开接地 接地 29 开路开路 开路接地 开路 30 开路 开开路 开路 接地 31开路 开路开路 开路 开路 3.2.7.6系统管理总线 在本规范中对该信号J1/P1 上三个引脚IPMB_SCL 、IPMB_SDA 、
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 广南早教招生通知书
- 广州房价延期收楼通知书
- 广铁机务休假通知书
- 店铺关闭清算通知书
- 康乐街道通行通知书
- 廊坊每日健身放假通知书
- 建业区域复工通知书
- 建德学生放假通知书
- 开化中学提前开学通知书
- 开学托管班通知书
- 新造船合同(标准版)
- 2025年秋外研版(三起)(2024)小学英语三年级上册期中考试模拟试卷及答案
- 《2025年浙江公务员录用审计专业试卷(审计监督)》
- 厦门市总工会招聘工会专干和集体协商指导员笔试真题2024
- 地理环境保护与发展+课件-2025-2026学年八年级地理上学期(人教版2024)
- 初中男生性教育指南
- 军队文职护理岗考试题库及答案解析
- 工程项目咨询与竣工验收报告范例
- 2025年中国长寿医学与抗衰产业白皮书-
- 技术研发团队介绍
- 椎管内硬脊膜外血肿护理
评论
0/150
提交评论