FPGA与CPLD的区别_第1页
FPGA与CPLD的区别_第2页
FPGA与CPLD的区别_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、本文格式为Word版,下载可任意编辑FPGA与CPLD的区别 FPGA是现场可编程规律门阵列的简称,是电子设计的一个里程碑。CPLD是简单可变成规律器件的简称。尽管和都是可编程器件,有许多共同特点,但由于和结构上的差异,具有各自的特点:1)、更适合完成各种算法和组合规律, 更适合于完成时序规律。换句话说,更适合于触发器丰富的结构,而更适合于触发器有限而乘积项丰富的结构。2)、的连续式布线结构打算了它的时序延迟是匀称的和可猜测的,而的分段式布线结构打算了其延迟的不行猜测性。3)、在编程上比具有更大的敏捷性。通过修改具有固定内连电路的规律功能来编程,主要通过转变内部连线的布线来编程; 可在规律门下

2、编程,而是在规律块下编程。4)、的集成度比高,具有更简单的布线结构和规律实现。5)、比使用起来更便利。的编程采纳2或技术,无需外部存储器芯片,使用简洁。而的编程信息需存放在外部存储器上,使用方法简单。6)、的速度比快,并且具有较大的时间可猜测性。这是由于是门级编程,并且之间采纳分布式互联,而是规律块级编程,并且其规律块之间的互联是集总式的。7)、在编程方式上,主要是基于或存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。又可分为在编程器上编程和在系统编程两类。大部分是基于编程,编程信息在系统断电时丢失,每次上电时,需从器件外部将编程数据重新写入中。其优点是可以编程任意次,可在工

3、作中快速编程,从而实现板级和系统级的动态配置。8)、保密性好,保密性差。9)、一般状况下,的功耗要比大,且集成度越高越明显。随着FPGA门数以及性能的提高,可以将现在的很多数字电路部分下载到FPGA上,实现硬件的软件化,包括51核,DSP核以及其他的一些数字模块,到最终一个系统板子就剩下电源、模拟电路部分,接口部分以及一块FPGA。FPGA可以说是芯片级的PCB板,在一个芯片里设计原来的电子系统的全部数字电路部分。现在也有将ARM核嵌入到FPGA里面的,比如Altera公司的Nois核。Nois是一个软核,是有软件编写的一个32位处理器,并不是硬件上存在的处理核,该核工作频率为50HZ,现在用

4、于很多图像处理以及其他的许多网络设备。利用锁相环技术可以将频率成倍提升,一般的ARM核是将锁相环做到芯片里面的,在变成的时候可以对某个寄存器进行设置从而达到分频和倍频的目的。而将DSP核嵌入到FPGA里面去实现强大的计算功能是Altera公司近期推出的一系列芯片的一个优点。Altera公司的Stratix II系列芯片采纳内嵌的DSP核,但是其DSP核的计算速度比现在业界上最快的DSP芯片还要快几个数量级。关于编程方式,目前的 CPLD主要是基于E2 PROM或 FLASH存储器编程 ,编程次数达 1万次。其优点是在系统断电后 ,编程信息不丢失。CPLD又可分为在编程器上编程和在系统编程 (ISP) CPLD两种。 ISP器件的优点是不需要编程器 ,可先将器件装焊于印制板 ,再经过编程电缆进行编程,编程、调试和维护都很便利。FPGA大部分是基于 SRAM编程 ,其缺点是编程数据信息在系统断电时丢失 ,每次上电时 ,需从器件的外部存储器或计算机中将编程数据写入 SRAM中。其优点是可进行任意次数的编程,并可在工作中快速编程 ,实现板级和系统级的动态配置 ,因此可称为在线重配置 (ICR:In CircuitR

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论