一种减小VDMOS反向传输电容的新结构_第1页
一种减小VDMOS反向传输电容的新结构_第2页
一种减小VDMOS反向传输电容的新结构_第3页
一种减小VDMOS反向传输电容的新结构_第4页
一种减小VDMOS反向传输电容的新结构_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一种减小VDMOS向传输电容的新结构引言:功率垂直双扩散金属氧化物场效应晶体管(VDMO)S比双极型功率器件开关速度高、输入电阻高、驱动电流小、频率特性好,已广泛应用于高频功率电子技术领域1oVDMO的主要作用之一是在开关电源中作为开关器件提高系统工作频率,开关电源的工作频率的提高可以有效较少电源体积和重量,同时降低开关损耗。但提高开关工作频率则要求VDMOSF快的开关速度,而VDMO的开关速度主要是由它的本征电容和寄生电容决定23。电容的充放电过程是限制其开关速度的主要因素,尤其是反向传输电容,它的米勒效应对器件的开关特性有着重要的影响,对开关速度起支配作用。因此在VDMO殿计中减少反向传输

2、电容就显得格外重要。为减小反向转换电容,研究学者提出了一些VDMOS构。文献提出在VDMOS间区域断开多晶硅,同时在断开处注入P型区,改变VDMOS极下耗尽区的形状,然而这种做法需要增加工序和精确严格的工艺控制,比较复杂也提高了芯片成本。文献报道用二氧化硅将栅极多晶硅从中分成两部分然后在氧化层正下方的外延中注入一层与外延相同的高浓度杂质,这种做法降低了栅电荷,然而增加了导通电阻。因而对于高压高频VDMOS决寄生电容、导通电阻和器件耐压三者的矛盾,目前还是设计上的一个难点。本文提出一个新的VDMO轴构,降低了反向传输电容,优化导通电阻,同时提高耐压稳定性。首先介绍了反向传输电容减少原理;其次设计

3、了新结构VDMOS并对参数优化仿真;最后对流片制造出的新器件进行相关电特性测试。二、器件设计与仿真基于上述理论分析,本文采用高能量离子注入的方法,将P阱扩散为深结,获得短栅结构,减小了多晶硅栅长度,那么对形成反向传输电容起作用的有效多晶硅栅的长度也会减小,在相等栅极宽度(W下Cgd(ox)和Cdg(dep)的电容面积减小,则Cgd(ox)和Cdg(dep)都减小,因此,反向传输电容Cdg大大降低。本文选用耐压为600V级别的传统VDMOSI构器件基础上设计新器件,其结构剖面图如图2所示。图2新VDMOSI构(一)P阱结深的影响。P阱结的深度对器件耐压、导通电阻、元胞间距都会有影响。高能离子注入

4、的横向扩散比普通离子注入明显,因此在获得同等有效沟道长度(即有效栅极)的情况下,可以将多晶硅长度做的更小,这样元胞面积也可以减小,芯片利用率提高,从而降低器件制造成本。为了防止横向扩散过大,导致元胞重叠JFET区域消失,需要选择适当的P阱注入窗口和退火条件,在不改变其他参数的基础上,本文P阱注入窗口选为2um,通过改变P阱注入的时间长短来获得不同深度的P阱结深,注入时间则越长P阱越深,采用ATHENA(工艺模拟)和ATLAS(器件模拟)工具进行仿真,仿真得到结果如表1 所示。表1P阱结深的影响仿真结果从理论上分析,P阱结越深,元胞间距(cellspacing)则越小,当漏极加偏压后,P阱/N-

5、外延耗尽区将迅速连起来类似于平面结,使得器件耐压比较理想而且稳定,表1的仿真结果也很好的验证了这点。但是单元间距减小会使的JFET效应增强8,导致JFET区的电阻急剧增大,影响了器件的驱动能力,即表1中显示导通电阻偏大,所以需要对cellspacing进行优化仿真。(二)优化JFET离子注入。通过JFET的离子注入可以改善导通电阻的特性,根据表1选取P阱离子注入浓度为5E14cm-2,退火为1200c100minN2/LwO2的条件下。选用不同浓度的JEFT离子注入,仿真结果如表2所示。从表2中也可以看出,JFET离子注入越大,可以更有效的降低导通电阻,但一定程度也会影响到器件耐压值,综合考虑

6、最终选取JFET注入时的浓度为2E12cm-2。表2JFET离子注入的影响仿真结果(三)有源区注入窗口(LW、栅极长度(LP)的优化。当元胞(cell)长度、面积、各掺杂浓度相同的情况下,影响耐压的参数主要是有源区的注入窗口910(LW、栅长(LP),对LWLP的不同参数优化组合仿真结果如表3所示。从结果中分析,由于P阱的注入窗口宽度2um不变,其横向扩散也不变,所以cellspacing没变,导通电阻也没变。选取LW=5.8um,LP=5.2um时器件耐压最大。表3LW、LP优化结果(四)工艺流程与模拟仿真。主要工艺流程设计如下:图3VDMO%要工艺模拟VDMO准本工艺和器件结构参数设计如下

7、:N+M底为电阻率0.01欧姆,N-外延层掺杂浓度为2.19E14cm-2,厚度为52um;JFET注入离子浓度为3E12cm-2,P阱离子注入浓度为5E14cm-2,在500keV能量下注入,且退火条件为退火条件1200C100minN2/LwO2,P阱深结扩散为结深6um;LW=5.8um、LP=5.2um,N+W源区或N+S区的离子注入浓度5E16cm-2,N+t源区或N+S区的名菜为0.5um。图4击穿电压仿真对比结果图5栅电荷仿真曲线通过TCADSilvaco软件进行仿真,并与传统模拟结果进行对比,击穿电压仿真对比结果如图4所示,其中红色为新结构曲线,绿色为传统结构曲线,新器件的BV

8、DSS=708V而传统BVDSS=686说明新器件耐压更理想。栅极电荷仿真结果对比如图5所示,曲线中间水平线段的长度表示QGD勺大小,从图中可以清楚地看出新结构器件的密勒电容远小于传统器件的密勒电容。三、实验流片测试与分析基于上述VDMOS件的结构以及工艺参数,该芯片在福顺微电子公司进行初次流片与测试,版图设计如图所示。图6新VDMO版图对器件进行显微拍照得到SEMS,如图所示,从SEMffi可以看出新器件的cellpitch为11umi其中有源区注入窗口宽度LW5.86um,栅长LP5.14um;P阱结深约5.77um,为深结扩散,在栅下的横向扩散仅为2.6um左右。图7新器件SEMS对新V

9、DMOS件的击穿电压特性进行测试,结果如图8所示,击穿电压达到700左右,符合理论设计。导通电阻测试结果如图9所示,VGS=10V,ID=6.5时候,导通电阻只有0.33欧姆,是非常小的了。反向输出电容测试如图10所示,在VDS=25V,VGS=0V,f=1MHz测得反向输出电容(Crss)为8PF,比改进前的传统器件(反向传输电容为13PF)降低了33.3%。目前市场上主流耐压600V级别的VDMO除输电容普遍在11PF-25PF,可见本文提出的方法可以很好的降低VDMOS方向传输电容,同时不影响耐压和导通电阻的特性。图8导通电阻测试结果图9电容测试结果四、结论本文提出一种高能离子注入形成深结P阱的VDMOS件新结构,获得短栅从而减小了反向传输电容,同时采用JFET注入的方法来解决导通电阻增加的矛盾,用TCADC件对元胞间距、LWLP参

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论