五邑大学 数字电路与逻辑设计20042005一答案_第1页
五邑大学 数字电路与逻辑设计20042005一答案_第2页
五邑大学 数字电路与逻辑设计20042005一答案_第3页
五邑大学 数字电路与逻辑设计20042005一答案_第4页
五邑大学 数字电路与逻辑设计20042005一答案_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、命题人: 审批人: 试卷分类(A卷或B卷) A 五邑大学 试 卷课程:数字电路与逻辑设计 专业:电子、计算机、交通 班级: 学期: 2004 至 2005 学年度第 一 学期 姓名: 得分: 一、1.用公式法化简函数(6分)答案:3.试用卡诺图法将下面逻辑函数化成最简与或式。(必须画出卡诺图9分)答案:二、1如图2-1所示由74系列与非门组成的电路中,试计算GM能驱动多少个与非门?已知GM输出的高、低电平要满足VOH3.2V,VOL0.4V。与非门的输入电流为IIL1.6mA,IIH40A。VOL0.4V时输出电流最大值为IOL(max)16mA,VOH3.2V时输出电流的最大值为IOH(ma

2、x)0.4mA,GM的输出电阻忽略不计。(6分) 答案:设输出高电平时可带N1个同类与非门,则 设输出低电平时可带N2个同类与非门,则 故GM可驱动5个同类的与非门。2写出图2-2所示电路的输出逻辑表达式(4分)答案:三、1. 由74LS138构成的电路及功能表如图3-1所示,试写出输出端的逻辑式、真值表,并分析逻辑功能。(8分)答案:1.输出端逻辑式:2.真值表 3.此电路为全加器。Y1为和,Y2为向高位的进位。2. 试用双4选1数据选择器74LS153及必要的门电路实现下面逻辑函数74LS153的图形符号如图3-2所示。(12分)答案:解一:故:解二:构成8选1,其中四、图4为由触发器构成

3、的电路,设触发器的初态为0,试画出对应CP脉冲作用下输出端Q0、Q1和Z的波形,并说明Z和时钟脉冲CP的关系。(10分)答案:Z的频率为CP频率的1/2。五、1.试分析图5-1的所示电路在M1和M0时各为几进制计数器?写出各自的状态转换图。74LS160的功能表如图5-1所示。(10分)答案:,故M1为6进制计数器,M0为9进制计数器。2.试用JK触发器设计一同步5进制计数器,要求写出驱动方程、状态方程和输出方程,状态转换图,并说明能否自启动。(10分)答案:(1)状态转换图(2)各输出端的卡诺图(3)输出端的状态方程(4)驱动方程(5)输出方程:(6) 此电路可以自启动。3.由4位二进制计数

4、器74LS161与8选1数据选择其74LS151构成的序列信号发生器如图5-3所示,试求出序列信号Z。74LS161的功能表与参看图5-1的功能表(7分)解:真值表为输出的序列信号为100111六、试定性画出图6所示电路中电容上的电压和输出电压的波形,并说明这是什么电路?已知施密特触发器为CMOS电路,且,(6分)答案:此电路为多谐振荡器。七、某一D/A转换器电路如图7所示,当某位数时,对应的电子开关接参考电压,当时,接地。(1)说出该电路是哪一种D/A转换器;(2)若V,RFR。当d3d2 d1 d00101时,求输出电压的值;(3)电路的分辨率为多少?(4分)答案:(1)此电路为权电阻网络D/A转换器;(2)(3) 分辨率八、若将1024×1位的RAM芯片组成2048×2位的RAM电路,(1)应需几片1024×1位的芯片?(2)还需要哪种集成芯片?(

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论