组合逻辑电路设计B6_第1页
组合逻辑电路设计B6_第2页
组合逻辑电路设计B6_第3页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、沖戸必象实验报告课程名称: 电路与电子技术实验指导老师: 傅晓程成绩:实验名称:实验类型: 同组学生姓名: 一、实验目的和要求(必填)三、主要仪器设备(必填)五、实验数据记录和处理二、实验内容和原理(必填)四、操作方法和实验步骤六、实验结果与分析(必填)实验目的和要求1. 掌握组合集成电路元件的功能检查方法;2. 掌握简单组合逻辑电路的设计方法;3. 掌握逻辑电路的综合方法;4. 掌握门电路的测试方法;5. 掌握数字逻辑电路的调试方法; 实验内容和原理实验内容:1、 测试与非门74LS00和与或非门74LS55的逻辑功能.2、 用与非门74LS00和与或非门74LS55设计一个全加器电路,并且

2、进行功能测试3、 用与非门74LS00和与或非门74LS55设计四位数奇偶位判断电路,并进行功能测试 实验原理:全加器:O按照全加器功能要求列出真值表:输入输出ABCiSCO0000000110010100110110010101011100111111求各个输出逻辑函数的表达式(利用卡诺图)S1=A B ; S=S1©C; Ci”将逻辑函数形式变换为设计所要求选用的逻辑门的形式 异或门可通过74LS55的与或非门实现“非”的关系可通过 74LS00的与非门实现.依据所使用的逻辑门,画出逻辑电路图.奇偶校验器:01按照奇偶校验器功能要求画出真值表输入输出ABCDOUT00000000

3、1100101001100100101010011000111110001100101 10100 110111110001 :1011 :1110111110求最简逻辑函数表达式因为有了前面全加器的铺垫,这部分可以不用再次画卡诺图化简从真值表中不难看出,在全加器的基础上增加一个异或关系即可得到奇偶校验器.矚慫润厲钐瘗睞枥庑赖。Z=ABCD=SD;聞創沟燴鐺險爱氇谴净。将逻辑函数形式变换为设计所要求选用的逻辑门的形式主要仪器设备1、数字电子技术实验箱2、与非门74LS003、与或非门74LS554、导线若干四、操作方法和实验步骤1、74LS00功能检测:此部分与数字钟实验中得检测方法相同141

4、3121110 | 9 R123普4 5卜6 I 71、2构成与非门的两个输入端,3构成与非门输出端;4、5、6, 8、9、10, 11、12、13作用依次相同.残骛楼諍锩瀨濟溆塹籟。将与非门的输出端接发光二极管,输入端接数据开关.接通与非门电源,观察与非门在不同输入组合下的输出情况.酽锕极額閉镇桧猪訣锥。输入输入输岀001011101110检测结果:所有与非门均能正常工作2、74LS55功能检测:将与或非门其中一边全部接低电平,测试另一个与门能否正常工作,然后反过来测试,最后两 个与门不用的引脚都接1,测试或非门是否正常工作 彈贸摄尔霁毙攬砖卤庑。连接完成后,输出端 S、CO接LED灯,A、

5、B、CI接数据开关,改变数据开关状态,测试不 同组合下LED灯的亮暗关系,纪录并分析是否符合理论謀荞抟箧飆鐸怼类蒋薔。4奇偶校验电路与全加器原理类似,将A、B、C通过全加器加和后与 D异或后输出即得奇偶将A、B、C、D接数据开关,OUT接LED灯,改变数据开关的输入状态,观察ABCD在不同组合下LED灯的亮暗情况,记录结果并分析是否符合理论茕桢广鳓鯡选块网羈泪。五、实验数据记录和处理全加器 :输入输出ABCiSCO000000011001 :010 :0110110010101011100111111奇偶校验器:输入输出ABCDOUT :0000000011001P 0100110010010

6、 n10P 10011000111110001 t10010101001 n01P 1111000110111110111110六、实验结果与分析半加器只考虑两个一位二进制数A和B相加,不考虑低进位来的进位数,而全加器有三个输入端,除了两个一位二进制数外,还与低位向本位的进数相加从而完成了较为完整的二进制加法计算 鹅娅尽損鹌惨歷茏鴛賴。奇偶校验器检测结果中可以归纳出,当输入“1”的个数为奇数个时,输出为高电平“1”,当输入“ 1”的个数为偶数个时,输出为低电平“0”,从而实现奇偶校验的作用籟丛妈羥为贍债蛏练淨。七、讨论、心得1、利用卡诺图对真值表进行逻辑函数的化简:实际数电实验课上的化简跟理论

7、学习中的化简还是有很大不同的,受到实验室器件和芯片类型 的限制,我们化简的目的是尽可能采用现有的芯片中所包含的逻辑门电路直接进行连接,而不是得 到任意一个最简电路即可比如在半加器和全加器的设计中,如果我们有异或门、与门或是或非门, 可能设计起来会更便捷直接一些,但是在只有74LS00 (与非门)和74LS55 (与或非门)的情况下,就要求我们在化简时目的性更强預頌圣鉉儐歲龈讶骅籴。同时在设计时采用分级设计连接可以让思路更清晰比如首先设计 Si' =AB得到一个异或门的半加器然后再将这个半加器作为一个输入端进行逻辑关系的设计,在简化了最终逻辑函数表达式的同时也便于之后的实物连线.渗釤呛俨

8、匀谔鱉调硯錦。2、由于实验中需要使用到五个芯片,故电源和接地端接线层数较多,导致实验结果比较不稳定应采用串接的方式,将电源端和接地端的部分导线移至导线另一端的其他引脚处,使每个接口处的 接线数量保证在 3层以下,提高电路的稳定性 铙誅卧泻噦圣骋贶頂廡。八、思考题1、一般组合电路的怎样设计?具体到本实验怎样设计?对于一个未知电路,我们应该根据输入输出个数、电路功能,首先将电路的真值表列出,写出 电路逻辑表达式,再利用卡诺图对逻辑表达式进行简化,并根据已有的电路元件对逻辑表达式进行 更适合的变换在本实验中也是这样,先列出了各状态对应的真值表,根据真值表写出了逻辑函数, 再作出接线图,将线路连接即可

9、; 擁締凤袜备訊顎轮烂蔷。2、实验中有无故障,如何处理?在全加器接线完成进行检测时,我发现当A、B、Ci-i分别为1、1、0时,输出结果为0、0,而非0、1,其他情况均正常于是我用逻辑笔从输入端开始逐级检查每个门的输出是否正常,结果发 现在Ci-i取“非”时输出结果与理论逻辑值不符,更换导线后问题得到解决贓熱俣阃歲匱阊邺镓騷。因为数电实验的影响因素较多,检测结果为正常的导线在实际接线中也可能出现问题,而且很 多情况下不是导线本身的问题,而是在导线与实验箱乃至芯片的适配上出现误差这种情况很难在实验前发现和避免,只能在实验中进行排查如果实在排查不出时,可以把线全部拆掉,重新设计线路重新连接,这个方法有时候更有效.坛搏乡囂忏蒌鍥铃氈淚。3、在与或非门中,当某组“与”端不用时,应如何处

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论