




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、实验4 计数器及其应用 数计计科二班 丁琴(41) 林晶(39) 2011、12、3一、实验目的1、学习用集成触发器构成计数器的方法2、掌握中规模集成计数器的使用及功能测试方法二、实验原理 计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。 计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等等。目前,无论是TTL还是CMOS集
2、成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。1、中规模十进制计数器 CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图592所示。图592 CC40192引脚排列及逻辑符号图中 置数端 CPU加计数端 CPD 减计数端 非同步进位输出端 非同步借位输出端 D0、D1、D2、D3 计数器输入端 Q0、Q1、Q2、Q3 数据输出端 CR清除端 CC40192(同74LS192,二者可互换使用)的功能如表591,说明如下: 表591输 入输 出CRCPUCPDD
3、3D2D1D0Q3Q2Q1Q01×××××××000000××dcbadcba011××××加 计 数011××××减 计 数 当清除端CR为高电平“1”时,计数器直接清零;CR置低电平则执行其它功能。 当CR为低电平,置数端也为低电平时,数据直接从置数端D0、D1、D2、D3 置入计数器。当CR为低电平,为高电平时,执行计数功能。执行加计数时,减计数端CPD 接高电平,计数脉冲由CPU 输入;在计数脉冲上升沿进行 8421
4、码十进制加法计数。执行减计数时,加计数端CPU接高电平,计数脉冲由减计数端CPD 输入,表592为8421码十进制加、减计数器的状态转换表。 表592 加法计数输入脉冲数0123456789输出Q30000000011Q20000111100Q10011001100Q00101010101 减计数2、计数器的级联使用 一个十进制计数器只能表示09十个数,为了扩大计数器范围,常用多个十进制计数器级联使用。同步计数器往往设有进位(或借位)输出端,故可选用其进位(或借位)输出信号驱动下一级计数器。 图593是由CC40192利用进位输出控制高一位的CPU端构成的加数级联图。图593 CC40192级
5、联电路3、实现任意进制计数 (1) 用复位法获得任意进制计数器 假定已有N进制计数器,而需要得到一个M进制计数器时,只要MN,用复位法使计数器计数到M时置“0”,即获得M进制计数器。如图594所示为一个由CC40192十进制计数器接成的6进制计数器。 (2) 利用预置功能获M进制计数器 图595为用三个CC40192组成的421进制计数器。外加的由与非门构成的锁存器可以克服器件计数速度的离散性,保证在反馈置“0”信号作用下计数器可靠置“0”。Q0 Q1 Q2 Q3&CC40192&CRCP图594 六进制计数器 图596是一个特殊12进制的计数器电路方案。在数字钟里,对时位的计
6、数序列是1、2、11,12、1、是12进制的,且无0数。如图所示,当计数到13时,通过与非门产生一个复位信号,使CC40192(2)时十位直接置成0000,而CC40192(1),即时的个位直接置成0001,从而实现了55112计数。图596 特殊12进制计数器 三、实验设备与器件 1、 5V直流电源 2、连续脉冲源 3、单次脉冲源4 、辑电平开关 5、逻辑电平显示器 7、 译码显示器 8、 CC4013×2(74LS74) CC40192×3(74LS192) CC4011(74LS00) CC4012(74LS20)四、实验内容1、 测试74LS192同步十进制可逆计数
7、器的逻辑功能 计数脉冲由单次脉冲源提供,清除端CR、置数端、数据输入端D3 、D2、D1、D0 分别接逻辑开关,输出端 Q3、Q2、Q1、Q0接实验设备的一个译码显示输入相应插口A、B、C、D;和接逻辑电平显示插口。按表591逐项测试并判断该集成块的功能是否正常。 (1)清除令CR=1,其它输入为任意态,这时Q3Q2Q1Q00000,译码数字显示为0。清除功能完成后,置CR0 (2)置数 CR0,CPU,CPD 任意,数据输入端输入任意一组二进制数,令= 0,观察计数译码显示输出,予置功能是否完成,此后置1。 (3)加计数CR0,CPD 1,CPU 接单次脉冲源。清零后送入10个单次脉冲,观察
8、译码数字显示是否按8421码十进制状态转换表进行;输出状态变化是否发生在CPU 的上升沿。 (4)减计数CR0,CPU 1,CPD 接单次脉冲源。参照3)进行实验。2、将两位十进制加法计数器改为两位十进制减法计数器,实现由9900递减计数,记录之。3、图593所示,用两片CC40192组成两位十进制加法计数器,输入1Hz连续计数脉冲,进行由0099累加计数,记录之。 4、按图594电路进行实验,记录之。 5、按图596进行实验,记录之。 五、实验结论实验1: 测试CC40192同步十进制可逆计数器的逻辑功能;用芯片CC40192按照图5-9-2进行电路连接并进行测试,测试的结果与表5-9-1一
9、样,则说明该芯片的功能正常。实验2:实现99-00递减计数; 用两片CC40192芯片按图5-9-3连接,其中CPU1与CPD1交换,BO1接CPD2,CR1=CR2=0,LD1= LD2=1,CPU1=CPU2=1,经过测试可实现99-00递减计数。实验3:实现00-99递加计数; 用两片CC40192芯片按图5-9-3连接,其中CR1=CR2=0,LD1= LD2=1 CPD1=CPD2=1, 经测试可实现00-99递加计数实验4:实现00-59递加计数; 用两片CC40192芯片按图5-9-3进行连接,其中第二片进行改造,按照图5-9-4进行连接,其中CR1=0,LD1= LD2=1,CPD1=CPD2=1,经过测试可实现00-59递加计数实验5:实现一个特殊12进制计数器;用两片CC40192芯片按照图5-9-6进行连接,其中CR1=CR2=0,CPD1=CPD2=1,经过测试可实现12进
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 氢氧化反应在化学中的应用实例试题及答案
- 幼儿园立体形状认知题目及答案
- 环保产业园区2025循环经济发展与生态环保产业绿色技术创新路径报告
- 智能农业灌溉用水管理系统与农民培训报告
- 小学教师教育教学反思实践研究试题及答案
- 新能源汽车技术应用的前景与展望试题及答案
- 新能源汽车科技前沿知识试题及答案
- 工业互联网平台射频识别(RFID)技术在智能停车场管理中的应用分析报告
- 幼儿园数学理解力试题及答案
- 手部护理面试题及答案
- 农服公司招聘试题及答案
- 2025年杭州市高三语文二模作文题目“科技与相互理解”写作指导
- 小学生摄影课件
- 2025(标准)承包清工劳务合同协议书范本
- 合伙入股协议合同范本
- 急救与心理技能(视频课)知到智慧树章节测试课后答案2024年秋中南大学
- DG-TG08-12-2024 普通中小学建设标准
- 冀教 七年级 下册 数学 第7章《平行线的性质》课件
- 《新媒体文案创作与传播(第2版微课版)》全套教学课件
- 征信异议申请书
- 隧道反坡排水、施工通风专项施工方案
评论
0/150
提交评论