毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计_第1页
毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计_第2页
毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计_第3页
毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计_第4页
毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计毕业答辩基于WilkinsonADC多通道模数变换ASIC2主要内容 设计需求 结构选择 工作原理 设计指标 整体设计 仿真结果 部分测试结果 改进方案毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计3高能物理中的模数变换器 典型的高能物理读出电子学系统 特殊需求: 多通道:64128通道 低功耗:探测器端、总体消耗、散热? 较高的精度、合适的速度 业界没有高能物理专用的ADC,一直只能采用其他类型替代 物理信号同计算机信号的最终接口,模数混合器件 设计困难,经常受到禁运等因素的限制毕业答辩基于Wilkinso

2、nADC多通道模数变换ASIC相关设计4多通道模数变换片外ADC:需引出模拟信号 电缆连接,波形读出 电缆驱动,阻性负载,功耗很大 不适合多通道集成基于分立元件的前端读出方式片上高速ADC:无驱动问题 多路开关,电平读出 模拟电平读出,功耗大大降低 切换的死时间需要高速ADC基于集成电路的前端读出方式 毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计片内ADC的结构选择主流ADC发展趋势FLASH 多通道变换需要合适的精度,较快的速度多通道变换需要合适的精度,较快的速度 -:精度高、速度太慢:精度高、速度太慢 Pipeline:功耗、面积:功耗、面积 Flash:功耗、面积太

3、大,精度低:功耗、面积太大,精度低 逐次逼近:精度速度都比较合适、功耗低逐次逼近:精度速度都比较合适、功耗低毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计采样保持电路在模数变换中的地位 多通道、高计数率变换需要较快的ADC变换速度 S/H将信号离散化,使后端电路仅面对固定电平,降低了孔径误差的影响,对后端电路要求降低 S/H电路是ADC动态误差的主要来源之一,对模数变换的性能影响至关重要 高速、高精度ADC要求S/H电路具有较小的精度误差(增益)和很小的建立时间(速度) 设计采样保持模块,应用在一款逐次逼近ADC设计中,实现实用性毕业答辩基于WilkinsonADC多通道模

4、数变换ASIC相关设计7主要内容 设计需求 结构选择 工作原理 设计指标 整体设计 仿真结果 部分测试结果 改进方案毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计整体结构和工作原理全差分采样保持电路,驱动后级逐次逼近ADC单元工作原理:复位: 1闭合,运放建立工作点,电容上极板电荷清零采样: 1d闭合,电容充电,输入信号被采样保持读出: 2闭合,其他断开,电容下极板翻转到输出端,作为运放反馈路径进行信号读出需采用两相不交叠时钟,防止交替过程中电荷泄放毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计优点谐波全差分电路抑制偶次谐波开关注入效应开关对差分支路注入

5、等量电荷,电荷注入效应和时钟馈通效应作为共模噪声被抵消运放失调采样相运放失调被电容储存,读出相被抵消。运放失调被自动消零电容匹配性电容值仅影响采样速度,完全建立后采样信号同电容值无关读出相未发生电荷转移,保持信号同电容值也无关电容不需要精确匹配即能保证差分特性 辅助开关辅助开关1、 _2: 反馈开关尺寸失配将导反馈开关尺寸失配将导致注入到输入端的电荷致注入到输入端的电荷不一致不一致 添加辅助开关消除有限添加辅助开关消除有限电荷注入失配的影响电荷注入失配的影响毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计10采样开关采样开关导通电阻决定采样速率采用CMOS开关降低导通电阻导通

6、电阻随输入信号电平而变化,导致谐波失真选择开关合适的宽长比比例,使导通电阻随输入电平变化较较为平坦毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计11全差分采样保持运放设计三个部分: 运放主体:两级增益 连续时间共模反馈1. 开关电容共模反馈 性能要求:性能要求:开环增益开环增益80dB单位增益带宽单位增益带宽100MHz负载电容负载电容6p建立时间小于建立时间小于20ns毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计结构考虑采用两级结构:增益要求80dB,单级难以实现;建立时间小于20ns,有带宽要求Folded Cas+Gain Boosting?Do

7、ublet可能影响建立时间特性Telescopic:动态范围主运放:差分对+共源共栅缺点:输出动态范围不如简单共源减小vdsat保证动态范围如果共源共栅在输入级?输入动态范围受限共模反馈复杂度增加 两级结构带来共模反馈两级结构带来共模反馈问题问题 纯连续时间共模反馈:纯连续时间共模反馈: 动态范围动态范围 共模探测电阻驱动能力共模探测电阻驱动能力 带宽、稳定性带宽、稳定性 无法采用单一无法采用单一SC cmfb毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计开关电容共模反馈SC cmfb通常控制偏置节点采用统一SC cmfb:正反馈,cmfb反馈环路需反相两级分别采用独立的S

8、C cmfb?复杂:控制逻辑、开关、电容元件多利用部分连续时间共模反馈,复制第一级作为cmfb反相毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计14连续时间共模反馈设计考虑一般连续时间共模反馈问题 阻性驱动、环路稳定性、动态范围结构选择: 直接复制输入级、低阻输出(不存在稳定性问题) 各工作点同输入级相同,容易建立 版图可统一进行,提高匹配性环路稳定性设计考虑及仿真毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计共模反馈环路稳定性环路切断点环路切断点采用理想共采用理想共模反馈替代模反馈替代共模反馈环路相位裕度共模反馈环路相位裕度 60输入共模范围:输入共模

9、范围:共模增益:共模增益:毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计运放AC性能分析开关电容开关电容cmfb采用理想共模反馈替代采用理想共模反馈替代Worst Case:GBW 100MHz增益增益 79dB相位裕度均相位裕度均 60集成电路制造工艺将使得实际电集成电路制造工艺将使得实际电路参数偏离仿真值路参数偏离仿真值工艺工艺Corner仿真确定了工艺制仿真确定了工艺制造的最坏条件,保证运放在各种造的最坏条件,保证运放在各种工艺条件下性能均能满足要求工艺条件下性能均能满足要求毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计17开关电容共模反馈传统结构

10、工作原理参考电容被充至参考值探测电容探测实际工作点采样相运放空闲,电容并联,电荷分配,稳定工作点保持相刷新参考电容,重新探测实际工作点尺寸选择输出端负载电容 vs. 收敛速度收敛速度:2个周期11bit建立时间:正沿13ns,负沿15ns毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计18采样保持增益线性动态范围输入差分考察输出 vs. 输入线性度线性度好于210-5毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计19采样保持动态性能采用10MHz采样率仿真(实际为)256点FFT动态特性:采样率10MHz,输入信号351.5625kHz (相关采样比为9)

11、SFDR = 82.3dB 毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计采样保持版图12 234主运放主运放SC cmfb采样控制采样控制电源电源版图设计考虑:版图设计考虑:共心匹配共心匹配噪声隔离噪声隔离电源网络分配电源网络分配作为作为IP单元集成在单元集成在逐次逼近逐次逼近ADC中中毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计21主要内容 设计需求 结构选择 工作原理 设计指标 整体设计 仿真结果 部分测试结果 改进方案毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计22测试环境 将采样保持模块集成于逐次逼近ADC中,对逐次逼近

12、ADC进行测试 测试平台:基于Altera DE2开发板和板载Cyclone II FPGA完成数据读出 利用FPGA外部引脚控制芯片以及同芯片进行互联 利用FPGA内部自带nios II软核,同计算机进行通讯,完成数据传递FPGAUSBTo PCSocketLVDS BufferDUTSDRAM毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计23功能测试(通过片上模拟Probe buffer)全差分采样保持输出全差分采样保持输出瞬态波形和建立良好瞬态波形和建立良好变化开始在采样开始后的变化开始在采样开始后的第第4个周期(个周期(100ns)同仿真相符同仿真相符毕业答辩基于W

13、ilkinsonADC多通道模数变换ASIC相关设计24动态性能测试(连同ADC)16384点FFT,采样率,输入信号(相关系数1109)(-3dBFS)ADC的非线性较大,反映到频谱中:无明显谐波,杂波很多毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计25初步刻度考虑通过后端刻度,消除ADC非线性对动态性能的影响,从而留下采样保持电路的谐波特性以供分析刻度方案:实际实际SARADC实际实际SARADC+刻度表刻度表 一般刻度方法基于一般刻度方法基于DAC,精度受限,且主要适合于修正线,精度受限,且主要适合于修正线性误差(增益误差、失调误差),对非线性误差修正能力性误差(增

14、益误差、失调误差),对非线性误差修正能力很有限很有限毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计26基于正弦波的刻度方案利用被测利用被测ADC采样并采样并FFT:得到精确的输入正:得到精确的输入正弦波的频率弦波的频率FIR:通过:通过FIR滤波器构建,确定各阶系数,构滤波器构建,确定各阶系数,构建极窄带带通滤波器建极窄带带通滤波器由于已知输入信号特由于已知输入信号特性,通频带仅设定为输入频率一个点性,通频带仅设定为输入频率一个点输入信号重建:利用上述输入信号重建:利用上述FIR滤波器对输入信滤波器对输入信号重新进行数字滤波,得到基本号重新进行数字滤波,得到基本noise free的的纯净参考正弦波纯净参考正弦波利用利用running average方法获得刻度表方法获得刻度表毕业答辩基于WilkinsonADC多通道模数变换ASIC相关设计27刻度结果-低频毕业答辩基于WilkinsonADC多通道模数变换A

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论