三相全控桥仿真_第1页
三相全控桥仿真_第2页
三相全控桥仿真_第3页
三相全控桥仿真_第4页
三相全控桥仿真_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、六、实验仿真 搭建仿真电路 实验平台: MATLAB -R2016a SIMULINK 仿真实验平台 仿真电路: 整流仿真电路图 有源逆变电路仿真图 实验说明:i. 由实验可知取 交流电源AC幅值100V左右,频率为工频50HZ,逆变时直流电压源取值320V; ii.触发脉冲采用SIX-Pulse Generator 产生,幅值为1V,晶闸管采用三相全控晶闸管组 iii.做阻性负载仿真时,L值设置为0,三相交流电源由三个独立交流电源构成,相位差120。 iv.通过对晶闸管组测量选择,可以通过Multimeter选择测量晶闸管1(VT1)两端承受电压波形,并且将输出Ud与Uvt1通过双通道示波器

2、同时显示出来,上面波形为Ud,下面波形为Uvt1.由Multimeter选择Usw1即为晶闸管VT1两端承受电压大小,从而通过示波器显示Uvt1电压波形。Multimeter设置如下: v.通过改变常数alpha所连接的常数从而改变触发延迟角大小,常数数值大小与触发延迟角一一对应。如下图 vi.实验设置所得的晶闸管触发脉冲波形如下,晶闸管按1、2、3、4、5、6顺序触发延迟角依次相差60°,同时设置晶闸管触发脉冲宽度为80°:vi.通过Mux与Dmux对脉冲信号的汇聚与分散来实现封锁晶闸管脉冲信号, Mux与Dmux之间连接的6条线段相应地对应晶闸管16的触发脉冲,通过去掉

3、Mux与Dmux之间连接的相应线段,即可实现对晶闸管脉冲的封锁。三相全控桥纯阻性负载实验。 设置负载阻值R=450,触发延迟角=0°,得Ud与Uvt1波形如下:设置负载阻值R=450,触发延迟角=60°,得Ud与Uvt1波形如下:设置负载阻值R=450,触发延迟角=90°,得Ud与Uvt1波形如下:、在=0°,封锁VT1触发脉冲,得Ud与Uvt1波形如下:、在=0°,封锁VT1、VT3触发脉冲,得Ud与Uvt1波形如下:、在=0°,封锁VT1、VT4触发脉冲,得Ud与Uvt1波形如下:三相全控桥阻-感负载 、设置负载阻值R=300,L

4、=700mH,触发延迟角=30°,得Ud与Uvt1波形如下:、设置负载阻值R=300,L=700mH,触发延迟角=90°,得Ud与Uvt1波形如下:、在=0°,封锁VT1触发脉冲,得Ud与Uvt1波形如下、在=0°,封锁VT1、VT3触发脉冲,得Ud与Uvt1波形如下、在=0°,封锁VT1、VT4触发脉冲,得Ud与Uvt1波形如下三相全控桥逆变电路仿真设置R=450,L=700mH, E=130V, =60°时得Ud与Uvt1波形如下、设置R=450,L=700mH, E=320V, =90°时得Ud与Uvt1波形如下、实验仿真总结 通过实验仿真结果与实际进行对比,所得结果与实际大致相同,只是在某些细微处不太一样,如波形的细微处弯曲、不平滑,这些有软件仿真平台的局限性,未能充分考虑实际电路的电磁暂态过程(尤其是在晶闸管开通、关断时刻),当然实际实验本身就有一定的误差。在仿真过程中还发现仿真平台的输出要有一定的时间才能稳定,下面以阻性负载=60°,整流波形分析:仿真图如下:由输出Ud与Uvt1波形在最开始可知,其需经过一

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论