LDPC编译码的DSP实现_第1页
LDPC编译码的DSP实现_第2页
LDPC编译码的DSP实现_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、LDPC编译码的 DSP实现低密度奇偶校验码 (LDPC, Low Density Parity Codes)是一种能逼近Shannon容量限的渐进好码 , 在长码时其性能甚至超越Turbo 码。 LDPC码的译码采用的是基于置信传播的软输出迭代译码算法, 复杂度低 , 是一种次优的译码算法。由于低密度奇偶校验码具有诸多优点, 它在信息可靠传输中的良好应用前景已经引起学术界和IT 业界的高度重视 , 成为当今信道编码领域最受瞩目的研究热点之一 , 低密度奇偶校验码的应用也已经被提到日程上。本文对 LDPC码的研究以及创新成果主要体现在对译码算法的改进与编译码算法的硬件实现两方面。文章首先论述了

2、 LDPC码的基本原理 , 在理解 LDPC码基本编译码理论的基础上 , 深入分析了 LDPC码简化译码算法的实现原理及性能表现 , 进而提出一种新的归一化最小和译码算法。对各种算法译码性能的仿真结果表明 , 对于中短长度的规则 LDPC码 , 本文提出的改进算法 , 在增加很小计算复杂度与译码迭代次数的前提下 , 可获得好于经典 LLR BP译码算法的性能。其次 , 根据实际应用需求 , 有别于以往采用的 FPGA+DSP的 LDPC码编译码实现方法 , 本文提出并实现了集 LDPC码编码与译码功能为一体的基于 DSP的 LDPC编译码器 , 从而降低系统硬件成本。 针对实现过程中遇到的问题 , 文章给出了有效的数值存储方法、矩阵运算方法以及编程技巧 , 并对优化后的结果进行了分析。最后 , 开发了基于 Labwindows/CVI 的 LDPC编译码器测试平台 , 该平台为用户提供简洁清晰的人机交互界面 , 具有串口参数设置、信源产生、信道模拟、编译码进度、结果分析及显示等

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论