




下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、计算机科学系计算机系统结构期末考试试卷(A卷)题号一二三四五总分签名得分注:1、共100分,考试时间120分钟2、此试卷适用于计算机科学与技术本科专业。单选题:(10分,每题1分)1、."启动I/O”指令是主要的输入输出指令,是属于( B )A.目态指令B.管态指令C.目态、管态都能用的指令D.编译程序只能用的指令2、输入输出系统硬件的功能对(B )是透明的A.操作系统程序员B.应用程序员C.系统结构设计人员D.机器语言程序设计员3、全相联地址映象是指(A)A.任何虚页都可装入主存中任彳5实页的位置B. 一个虚页只装进固定的主存实页位置C.组之间固定,组内任何虚页可装入任何实页位置D
2、.组间可任意装入,组内是固定装入4、( C )属于MIMD系统结构A.各处理单元同时受一个控制单元的管理B.各处理单元同时受同个控制单元送来的指令C.松耦合多处理机和多计算机系统D.阵列处理机5、多处理机上两个程序段之间若有先写后读的数据相关,则(A.可以并行执行B.不可能并行C.任何情况均可交换串行D.必须并行执行6、计算机使用的语言是(B)A.专属软件范畴,与计算机体系结构无关B.分属于计算机系统各个层次C.属于用以建立一个用户白应用环境D.属于符号化的机器指令7、指令执行结果出现异常引起的中断是( C )A.输入/输出中断 B.机器校验中断C.程序性中断D.外部中断8、块冲突概率最高的
3、Cache地址映象方式是(A )A.直接 B.组相联 C.段相联 D.全相联9、组相联映象、LRU替换的Cache存储器,不影响 Cache命中率的是(B )A .增大块的大小B.增大主存容量C.增大组的大小D.增加Cache中的块数10、流水处理机对全局性相关的处理不.包括(C)A.猜测法 B.提前形成条件码C.加快短循环程序的执行D.设置相关专用通路得分、丁/一二填空题:(20分,每题2分)评分人1、数据通路宽度就是数据总线上一次并行传送的信息位数2、计算机仿真用 微程序 解释,计算机模拟用机器语言解释3、阵列处理机按存贮器的组成方式可分为两种构形,分别为,分布式存储器 和 集中共享式。4
4、、按弗林的观点,计算机系统可分为 SISD、 SIMD、MISD和 MIMD 四大类5、浮点数尾数的下溢处理方法有:截断法,舍入法,恒置1法,查表舍入法6、流水线消除速度瓶颈的方法有瓶颈子过程拆分和瓶颈子过程并联两种。7、具有相同“系统结构”(如指令系统相同) 的计算机可以因为速度要求等因素的不 同而采用 计算机组成。8.在非线性流水线机器中,可能发生的数据相关有:_先读后写相关,写写相关 和先写后读相关 。8、互连网络的交换方法主要有线路交换、包交换、线路/包交换,SIMD互连网络多采用 线交换,多处理机常采用 包 交换。9、Cache存储器写操作时,只写入 Cache ,仅当需要块替换时,
5、才将其写回 主存,称这种修改主存块内容的方法为_写回法。得分 三 简答题:(40分,每题4分)评分人1 .计算机系统结构研究的是什么?软、硬件之间的功能分配以及对传统机器级界面的确定。2 .计算机组成和计算机实现有什么关系?计算机组成指的是计算机系统结构的逻辑实现。计算机实现指的是计算机组成的物理实现。计算机组成和计算机实现关系密切 ,有人将它们和称为计算机实现。3 .器件的发展对系统结构的影响?器件的发展改变了逻辑设计的传统方法。器件的发展也使系统结构的“下移”速度加快。器件的发展还促进了算法、语言和软件的发展。4 .解决计算机主存与 CPU的速度差对机器性能的影响,可采用哪些解决方法?设置
6、Cache,采用并行主存系统5 .简述设计RISC结构使用的基本技术。(1)按设计RISC的一般原则来设计 (2)逻辑实现上采用硬联和微程序相结合(3)设置大量工作寄存器并采用重叠寄存器窗口(4)指令用流水和延迟转移(5)采用Cache (6)优化设计编译系统6 .什么是软件的可移植性 ?软件不修改或只经少量修改就可由一台机器移植到另一台机器上运行7 .请解释说明常用的 4种基本单级互联网络.立方体单级网络,PM2I网络,混洗交换单级网络,蝶形单级网络8 .什么是中断响应次序和处理次序?中断响应次序是在同时发生多个不同种类的中断请求时,中断响应硬件中排队器所决定的响应次序.处理次序是各个中断请
7、求实际被处理完毕的顺序9 .请解释存储系统和存储体系的区别.存储系统是将多种不同工艺的存储器组织在一起,但从逻辑上还不能成为一个整体.而存储体系就是从程序员角度来看,各种不同工艺的存储器在逻辑上是一个整体10 .请说明一次重叠中通用寄存器组相关的处理办法处理办法有推后读和设置相关通路得分 四 计算题:(30分,每题6分)评分人1 .经统计,某机器14条指令的使用频率分别为:0.01, 0.15, 0.12, 0.03, 0.02, 0.04,0.02,0.04, 0.01, 0.13, 0.15, 0.14, 0.11,0.03。请分别求出用等长码,哈夫曼码,只有两种码长的扩展操作码的操作码平
8、均码长。等长码码长为4位,哈夫曼码平均码长为3.3 8位,两种码长的扩展操作码的操作码平均码长为3 .4位2 .设有两个向量C和D,各有4个元素,在图中的静态双功能流水线上工作。其中,1->2->3->5组成加法流水线,1->4->5组成乘法流水线。设每个流水线所经过的时间均为At,而且流水线的输出结果可以直接返回到输入或暂存于相应的缓冲寄存器中,其延迟时间和功能切换所需要的时间都可以忽略不计。求:该流水线的实际吞吐率TP和效率Y。543201 2 34 5678910 1112 131415 16 时间 At实际吞吐率 TP=7/ (15 At)片32%3.在一
9、个5段的流水线处理机上需经9拍才能完成一个任务,其预约表如下表所示。(1)分别写出延迟禁止表F、初始冲突向量C; (2)画出流水线状态转移图;求出最小平均延迟、调度最佳方案。珀号H分别写出延迟禁止表F = 1,5,6,8,初始冲突向量C = 1 01 1 0 0 0 1 ,流水线状态转移图最小平均延迟:3.5拍调度最佳方案(3,4)4 .如果设一个系统有四个中断级,中断响应次序为1->2->3->4。现要求中断处理次序改为1->4->3->2,(1)请画出中断级屏蔽位表。(2)如果在运行用户程序的过程中同时发生了 1,2,3,4级中断,请画出此程序运行过程示
10、意图。(3)如果在运行用户程序的过程中同时发生了 2,3级中断,而在3级中断未处理完毕又发生了4级中断,最后回到用户程序时又同时发生了1,2级中断,请画出此程序运行过程示意图(1)中惭址掰 喔产级别中西抵摩岐也2殿3燃4窥第1轻000n第2发1011菜.1口qt第4级I°0(3)(2)中断 法求用户程序中断处理程序5 .计算多级立方体互连网络。见图N=8多级立方体互连网络,求当输入端级控制信号为S2S1S0=010 时,输入端为0 1 2 3 4 5 6 7 时,输出端为:2301674501234567s0sis2计算机科学系计算机系统结构期末考试试卷(B卷)年级:专业: 班级:_
11、 学号:姓名:题号一二三四五总分签名得分注:1、共100分,考试时间120分钟单选题:11、(10分,每题1分)2、此试卷适用于计算机科学与技术本科专业。.计算机中优化使用的操作码编码方法是(A.哈夫曼编码B. ASCII码 C. BCD码 D.扩展操作码12、 对系统程序员不透明的应当是(B )A. Cache存储器 B.虚拟存储器 C.指令缓冲寄存器D.数据通路宽度13、 全相联地址映象是指(A)A.任何虚页都可装入主存中任彳S实页的位置B. 一个虚页只装进固定的主存实页位置C.组之间固定,组内任何虚页可装入任何实页位置D.组间可任意装入,组内是固定装入14、 ( C )属于MIMD系统结
12、构A.各处理单元同时受一个控制单元的管理B.各处理单元同时受同个控制单元送来的指令C.松耦合多处理机和多计算机系统D.阵列处理机15、 多处理机上两个程序段之间若有先写后读的数据相关,则( B )A.可以并行执行B.不可能并行C.任何情况均可交换串行D.必须并行执行16、 系列机软件必须保证( C )A.向前兼容,并向上兼容B.向前兼容,并向下兼容C.向后兼容,力争向上兼容D.向后兼容,力争向下兼容17、 指令执行结果出现异常引起的中断是( C)A.输入/输出中断B.机器校验中断C.程序性中断D.外部中断18、 在Cache存储器中常用的地址映象方式是( C )A.全相联映象B.页表法映象C.
13、组相联映象D.段页表映象19、 组相联映象、LRU替换的Cache存储器,不影响 Cache命中率的是(B )A .增大块的大小B.增大主存容量C.增大组的大小D.增加Cache中的块数20、流水处理机对全局性相关的处理不包括(D)A.猜测法 B.提前形成条件码C.加快短循环程序的执行D.设置相关专用通路得分、丁/一二填空题:(20分,每题2分)评分人10、 数据宽度就是 I / O设备取得I / O总线后所传送数据的总 H O11、 计算机仿真用 微程序 解释,计算机模拟用 _机器语言解释12、 固件就是 一 种具有软件功能的硬 件。13、 按弗林的观点,计算机系统可分为 SISD、SIMD
14、、MISD和 MIMD 四大类14、 浮点数尾数的下溢处理方法有:截断法,舍入法,恒置1法,查表舍入法 。15、 实现软件移植的基本技术有同一高级语言,采用系列机,模拟和仿真。16、 并行主存系统包括单体多字,多体单字 和多体多字交叉存储器 。17、 在非线性流水线机器中,可能发生的数据相关有:先读后写相关,写写相关 和先写后读相关。18、 互连网络的交换方法主要有线路交换、包交换、线路/包交换,SIMD互连网络多采用 _线 交换,多处理机常采用 包 交换。19、 Cache存储器写操作时,在写入 Cache的同时将其写回主存,称这种 修改主存块内容的方法为_写直达法。得分 三 简答题:(40
15、分,每题4分)评分人5 .计算机系统结构研究的是什么?软、硬件之间的功能分配以及对传统机器级界面的确定。6 .计算机组成设计要解决的问题是什么?在所希望能达到的性能和价格比的前提下,怎样最佳、最合理地把各种设备和部件组织成为一台计算机,以实现所确定的系统结构。7 .举例说明几种指令级高度并行的超级处理机?超标量处理机、超长指令字处理机 、超流水线处理机 、超标量超流水线处理机8 .解决计算机主存与 CPU的速度差对机器性能的影响,可采用哪些解决方法?设置Cache,采用并行主存系统11 . CISC指令系统的含义?复杂指令系统计算机,即机器指令系统变得越来越庞杂,这就是所谓的CISC指令系统。
16、12 .什么是软件的可移植性 ?软件不修改或只经少量修改就可由一台机器移植到另一台机器上运行13 .请解释说明常用的 4种基本单级互联网络.立方体单级网络,PM2I网络,混洗交换单级网络,蝶形单级网络14 .什么是并行性?只要在同一时刻或是在同一时间间隔内完成两种或两种以上性质相同或不同的工作,它们在时间上能相互重叠,都体现了并行性。15 .请解释存储系统和存储体系的区别.存储系统是将多种不同工艺的存储器组织在一起,但从逻辑上还不能成为一个整体而存储体系就是从程序员角度来看,各种不同工艺的存储器在逻辑上是一个整体.16 .请说明一次重叠中通用寄存器组相关的处理办法处理办法有推后读和设置相关通路
17、得分四 计算题:(30分,每题6分)评分人1 .设一台模型机有7条指令,其使用频度为:指令使用频度指令使用频度I10.03II40.05I20.03II50.15I30.04II60.3II70.4 H=2.17H=222 .设有两个向量C和D,各有4个元素,在图中的静态双功能流水线上工作。其中,1->2->3->5组成加法流水线,1->4->5组成乘法流水线。设每个流水线所经过的时间均为At,而且流水线的输出结果可以直接返回到输入或暂存于相应的缓冲寄存器中,其延迟时间和功能切换所需要的时间都可以忽略不计。求:该流水线的实际吞吐率TP和效率Y。6 7 89 10 1112 131415 16时间At实际吞吐率 TP=7/ (15 At)片32%3.在一个5段的流水线处理机上需经9拍才能完成一个任务,其预约表如下表所7K o(3)求出最(1)分别写出延迟禁止表 F、初始冲突向量C; (2)画出流水线状态转移图;小平均延迟、调度最佳方案。分别写出延迟禁止表F = 1,5,6,8,初始冲突向量C = 1 01 1 0 0 0 1 ,流水线状态转移图最小平均延迟:3.5拍调度最佳方案(3,4)4 .若机器共有5级中断,中断响应优先次序为l一2一3一4一5,现要求其实际的中断处理次
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论