《电工电子技术》平时作业(四)_第1页
《电工电子技术》平时作业(四)_第2页
《电工电子技术》平时作业(四)_第3页
《电工电子技术》平时作业(四)_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电工电子技术平时作业(四)一、填空题1、在时间上和数值上均作连续变化的电信号称为 信号;在时间上和数值上离散的信号叫做 信号。2、三态门除了 “1” 态、“0”态,还有第三种状态 态。3、使用 门可以实现总线结构;使用 门可实现“线与”逻辑。4、卡诺图是将代表 的小方格按 原则排列而构成的方块图。5、两个与非门构成的基本RS 触发器的功能有 置0 、 置1 和 。电路中不允许两个输入端同时为 ,否则将出现逻辑混乱。6、JK 触发器具有 置0、 置1、 和 四种功能。欲使JK 触发器实现Qn+1 = Qn 的功能,则输入端J 应接 ,K 应接 1 。7、时序逻辑电路的输出不仅取决于输入的状态,还

2、与电路 的现态有关。8、组合逻辑电路的基本单元是 ,时序逻辑电路的基本单元是 。二、判断题1、组合逻辑电路的输出只取决于输入信号的现态。 ( )2、3线8线译码器电路是三八进制译码器。 ( )3、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。 ( )4、编码电路的输入量一定是人们熟悉的十进制数。 ( )5、组合逻辑电路中的每一个门实际上都是一个存储单元。( )6、无关最小项对最终的逻辑结果无影响,因此可任意视为0或1。 ( )7、仅具有保持和翻转功能的触发器是RS 触发器。( )8、使用3 个触发器构成的计数器最多有8 个有效状态。( )9、同步时序逻辑电路中各触发器的时钟脉冲CP 不

3、一定相同。( )三、选择题1、四输入的译码器,其输出端最多为( )。A、4个 B、8个 C、10个 D、16个2、一个两输入端的门电路,当输入为1和0时,输出不是1的门是( )。A、与非门 B、或门 C、或非门 D、异或门3、多余输入端可以悬空使用的门是( )。A、与门 B、TTL与非门 C、CMOS与非门 D、或非门4、数字电路中机器识别和常用的数制是( )。A、二进制 B、八进制 C、十进制 D、十六进制5、描述时序逻辑电路功能的两个必不可少的重要方程式是( )。A、次态方程和输出方程 B、次态方程和驱动方程C、驱动方程和特性方程 D、驱动方程和输出方程6、由与非门组成的基本RS 触发器不

4、允许输入的变量组合S R 为( )。A、00 B、01 C、10 D、117、存在空翻问题的触发器是( )。A、D 触发器 B、钟控RS 触发器C、主从JK 触发器 D、维持阻塞D 触发器四、简答题1、组合逻辑电路有何特点?分析组合逻辑电路的目的是什么?2、时序逻辑电路和组合逻辑电路的区别有哪些?五、计算题1、化简下列逻辑函数 F = (A + B)C + AB F = AC + AB + BC F = ABC + ABC + ABC + ABC + ABC F = A + BC + AB + BCD F = (A + B)C + AC + AB + BC F = AB + BC + BC F = ( A、 B、C 、D) = m(0, 1, 6, 7, 8, 12, 14, 15) F = ( A、 B、C 、D ) = m(0, 1, 5, 7, 8, 14, 15)+ d (3, 9, 12)2、图示是uA、uB两输入端门的输入波形,试画出对应下列门的输出波形与门与非门或非门异或门解:对应输入波形,可画出各门的输出波形如右图红笔所示。 3、写出所示逻辑电路的逻辑函数表达式4、画出实现逻辑函数F

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论