第19章 寄存器和计数器ppt课件_第1页
第19章 寄存器和计数器ppt课件_第2页
第19章 寄存器和计数器ppt课件_第3页
第19章 寄存器和计数器ppt课件_第4页
第19章 寄存器和计数器ppt课件_第5页
已阅读5页,还剩93页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 第第19章章 寄存器和计数器寄存器和计数器 第第19章章 寄存器和计数器寄存器和计数器19.1 寄存器寄存器19.2 同步计数器同步计数器19.3 异步计数器异步计数器19.4 任意进制计数器的构成方法任意进制计数器的构成方法习题习题19 第第19章章 寄存器和计数器寄存器和计数器19.1 寄存器寄存器19.1.1 数码寄存器数码寄存器是用于存放二进制代码的电路。图19.1所示是利用触发器的记忆功能构成的寄存器,它是由四个D触发器(F0F3)组成的,有D0D3四个数据输入端,Q0Q3四个输出端。CP为脉冲输入端,R D为各触发器的清零端,低电平有效。 第第19章章 寄存器和计数器寄存器和计数

2、器图 19.1 四位数码寄存器Q0CPF0QDDDD0QDRDRQQQ1QQQ2DRDD1D2DRQQQ3D3F1F2F3R1 第第19章章 寄存器和计数器寄存器和计数器19.1.2 移位寄存器 1. 单向移位数码寄存器 图19.2所示是用四个D触发器组成的四位右移寄存器,其中F3是最高数码触发器,F0是最低数码触发器,四个触发器共用同一个时钟脉冲CP信号,因此称为同步时序电路。F0的D0端是串行输入,每当CP脉冲沿来到时,输入的数码被移入到F0触发器,而每个触发器的状态在CP脉冲的作用下,也同时移入下一位触发器,最高位触发器的状态从串行输出端移出寄存器。 第第19章章 寄存器和计数器寄存器和

3、计数器图19.2 四位右移寄存器Q0并 行 输 出DRF0DQQCP串 行 输 入D0DRF1DQQQ1DRF2DQQQ2DRF3DQQQ3串 行 输 出D1 第第19章章 寄存器和计数器寄存器和计数器例19.1 有一组串行数据1011,依次送入四位右移寄存器,试画出四位右移寄存器的电路、状态表和工作波形图。 解 根据题意画出如图19.3所示的电路图和波形图,状态表如表19.1所示输入数据为1011)。 第第19章章 寄存器和计数器寄存器和计数器 图 19.3 例19.1图(a) 例19.1四位右移寄存器的电路(a)Q0串行输入1011DRDQQCPDRDRDQQQ1DRDQQQ2DRDQQQ

4、3串行输出 第第19章章 寄存器和计数器寄存器和计数器图 19.3 例19.1图(b) 例19.1波形图(b)00t0000CPuIQ0Q1Q2Q3ttttt 第第19章章 寄存器和计数器寄存器和计数器 表19.1 四位右移寄存器状态表 第第19章章 寄存器和计数器寄存器和计数器2. 双向移位寄存器由单向移位寄存器的工作原理可知,双向移位寄存器的左移和右移功能是在单向寄存器的基础上增加左移或右移功能,另外加上一些控制电路和控制信号即可构成双向移位寄存器。如图19.4所示为集成四位双向移位寄存器74LS194的引脚图,其功能表如表19.2所示。 第第19章章 寄存器和计数器寄存器和计数器图19.

5、4 四位双向移位寄存器74LS194引脚图74LS194VC CQ0Q1Q2Q3CP S1S0DIRD0D1D2D3DILGNDDR 第第19章章 寄存器和计数器寄存器和计数器表19.2 四位双向移位寄存器74LS194功能表 第第19章章 寄存器和计数器寄存器和计数器19.2 同步计数器同步计数器19.2.1 同步二进制计数器1. 同步二进制加法计数器 根据二进制加法运算的规则,在一个多位二进制数的末位加1时,若其中的第i位以下的各位皆为1,则第i位应改变状态由0变1或由1变0)。而最低位在每次加1时其状态都要改变。按照上述规则,最低的3位数都改变了状态,而第4位未变。利用这一特点,可使用J

6、K触发器组成一个四位同步二进制加法计数器,如图19.5所示。从图上可知,各触发器受同一CP脉冲控制,其触发器的翻转与CP脉冲的下降沿同步。 第第19章章 寄存器和计数器寄存器和计数器图19.5 四位同步二进制加法计数器逻辑图1CF0KQQJCPF1KQQJQ2F2KQQJ&G1Q3F3KQQJ&G2&G3Q0Q1 第第19章章 寄存器和计数器寄存器和计数器对图19.5的时序电路分析如下。输出方程:C=Q3Q2Q1Q0 驱动方程:J0=K0=1 J1=K1=Qn0J 2=K2=Qn1Qn0J 3=K3=Qn2Qn1Qn0 第第19章章 寄存器和计数器寄存器和计数器将驱动方

7、程代入触发器的特性方程, 得到根据状态方程可作出电路的状态转换表,如表19.3所示。nnnnnnnnnnnnnnnnnnnnnnnnnnnnn012301233333130120122222121010111000010QQQQQQQQQKQJQQQQQQQQKQJQQQQKQJQQQKQJQ 第第19章章 寄存器和计数器寄存器和计数器表19.3 四位同步二进制加法计数器状态转换表 第第19章章 寄存器和计数器寄存器和计数器根据状态转换表,可画出状态转换图和各触发器输出端的波形图,如图19.6和图19.7所示。 第第19章章 寄存器和计数器寄存器和计数器图19.6 四位同步二进制加法计数器状态

8、转换图0000000100100011010001010110011111111110110111001011101010011000Q3Q2Q1Q0 第第19章章 寄存器和计数器寄存器和计数器图19.7 四位同步二进制加法计数器波形图CPt000000Q0Q1Q2Q3Cttttt 第第19章章 寄存器和计数器寄存器和计数器2. 同步二进制减法计数器 根据二进制减法计数器的运算规则可知,从多位二进制数减1时,要求每输入一个计数脉冲,最低位触发器要翻转一次,而其它触发器只能在其低位触发器均为0时,在计数脉冲CP的作用下才翻转。用JK触发器构成四位同步二进制减法计数器如图19.8所示。 第第19章

9、章 寄存器和计数器寄存器和计数器图 19.8 四位同步二进制减法计数器逻辑图1CF0JQQKCPF1JQQKF2JQQK&G1F3JQQK&G2&G3Q0Q1Q2Q3 第第19章章 寄存器和计数器寄存器和计数器根据图19.8的逻辑电路可写出驱动方程:输出方程: nnnnnn01233102201100QQQKJQQKJQKJ1KJnnnn0123QQQQC 第第19章章 寄存器和计数器寄存器和计数器将驱动方程代入JK触发器的特性方程式中,得到电路的状态方程:根据状态方程,可作出状态转换表19.4,其中C为进位。nnnnnnnnnnnnnnnnnnnnnnnnnnnnn0

10、12301233333130120122222121010111000010QQQQQQQQQKQJQQQQQQQQKQJQQQQKQJQQQKQJQ 第第19章章 寄存器和计数器寄存器和计数器表19.4 四位同步二进制减法计数器状态转换表 第第19章章 寄存器和计数器寄存器和计数器根据状态转换表,可画出状态转换图19.9和各触发器输出端的波形图19.10。 第第19章章 寄存器和计数器寄存器和计数器图 19.9 四位同步二进制减法计数器状态转换图0000111111101101110010111010100100010010001101000101011001111000Q3Q2Q1Q0 第

11、第19章章 寄存器和计数器寄存器和计数器图19.10 四位同步二进制减法计数器各触发器输出端的波形CPt0Q0Q1Q2Q3C00000ttttt 第第19章章 寄存器和计数器寄存器和计数器19.2.2 同步十进制计数器1.同步十进制加法计数器图19.11所示为由四个JK触发器和门电路构成的同步十进制加法计数器。 第第19章章 寄存器和计数器寄存器和计数器图19.11 同步十进制加法计数器逻辑图1CCP&Q0Q2Q3F0JQQKF1JQQKF2JQQKF3JQQKQ1&1 第第19章章 寄存器和计数器寄存器和计数器根据图19.11的逻辑关系,写出电路的驱动方程:J0=K 0=1

12、J1=K1=Qn 3Qn 0J2=K2=Qn 1Qn 0J3=K3=Qn2Qn1Qn0+Qn3Qn0输出方程:C=Qn3Qn0 第第19章章 寄存器和计数器寄存器和计数器将上面的式子代入JK触发器的特性方程可得到:由上面的的状态转换方程可列出状态转换表19.5。 nnnnnnnnnnnnnnnnnnnnnnnnnnnnn330012303012130120121210301310010Q)QQQQQ(Q)QQQQQ(QQQQQQQQQQQQQQQQQ 第第19章章 寄存器和计数器寄存器和计数器表19.5 同步十进制加法计数器状态转换表 第第19章章 寄存器和计数器寄存器和计数器 状态转换如图1

13、9.12所示。根据图19.12可画出各触发器输出端的波形图,如图19.13所示。 第第19章章 寄存器和计数器寄存器和计数器图19.12 同步十进制加法计数器状态转换图1110111100000001001000111010Q3Q2Q1Q0100110000100010101110110101111011100 第第19章章 寄存器和计数器寄存器和计数器图19.13 同步十进制加法计数器各触发器输出端波形图0000t012345678910CPQ0ttttQ1Q2Q3 第第19章章 寄存器和计数器寄存器和计数器2.同步十进制减法计数器图19.14所示是同步十进制减法计数器的逻辑图,它是从同步二

14、进制减法计数器电路的基本上演变过来的,其工作原理请读者自行分析。 第第19章章 寄存器和计数器寄存器和计数器图 19.14 同步十进制减法计数器逻辑图 1CF0JQQKCPF1JQQKF2JQQKF3JQQKQ0Q1Q2Q3& 第第19章章 寄存器和计数器寄存器和计数器19.3 异步计数器异步计数器19.3.1 异步二进制计数器1. 异步二进制加法计数器 图19.15所示是由JK触发器组成的四位异步二进制加法计数器的逻辑图。 第第19章章 寄存器和计数器寄存器和计数器图19.15 异步二进制加法计数器逻辑图F0JQQ1KCPF1JQQKQ0F2JQQKQ1F3JQQKQ2Q3 第第19

15、章章 寄存器和计数器寄存器和计数器根据图19.15的逻辑图,可分别写出时钟方程、驱动方程和状态方程。时钟方程:CP 0=CP, CP 1=Qn0,CP2=Qn1,CP3=Qn2驱动方程:J0=K0=1,J1=K1=1,J2=K2=1,J3=K3=1状态方程:nnnnnnnnnnnnnnnn33333132222212110111000010QQKQJQQQKQJQQQKQJQQQKQJQ 第第19章章 寄存器和计数器寄存器和计数器状态转换图如图19.16所示。图 19.16 异步二进制加法计数器状态转换图000000010010001101000101011001111111111011011

16、1001011101010011000Q3Q2Q1Q0 第第19章章 寄存器和计数器寄存器和计数器由状态转换图可画出各触发器输出端的状态转换波形图,如图19.17所示。 第第19章章 寄存器和计数器寄存器和计数器图19.17 异步二进制加法计数器状态转换波形图0CP1CPtttttCP2CP3Q0Q1Q2Q30000 第第19章章 寄存器和计数器寄存器和计数器2. 异步二进制减法计数器 图19.18所示为由JK触发器组成的四位异步二进制减法计数器的逻辑图。 第第19章章 寄存器和计数器寄存器和计数器图19.18 四位异步二进制减法计数器逻辑图F0JQQ1KCPF1JQQKQ0F2JQQKQ1F

17、3JQQKQ2Q3 第第19章章 寄存器和计数器寄存器和计数器 根据图19.18所示的逻辑图,可分别写出时钟方程、驱动方程和状态方程。时钟方程:CP0=CP,CP1=Qn0,CP2=Qn1 ,CP3= Qn2 驱动方程:J0=K0=1,J1=K1=1, J2=K2=1, J3=K3=1状态方程: nnnnnnnnnnnnnnnn33333132222212110111000010QQKQJQQQKQJQQQKQJQQQKQJQ 第第19章章 寄存器和计数器寄存器和计数器状态转换如图19.19所示。图 19.19 四位异步二进制减法计数器状态转换图000011111110110111001011

18、1010100100010010001101000101011001111000Q3Q2Q1Q0 第第19章章 寄存器和计数器寄存器和计数器由状态转换图可画出各触发器的输入端和输出端波形图,如图19.20所示。 图 19.20 四位异步二进制减法计数器输入输出波形图00000tttttCP1CP0Q1CP2Q2CP3Q0Q3 第第19章章 寄存器和计数器寄存器和计数器19.3.2 异步十进制加法计数器图19.21所示是一个异步十进制加法计数器的逻辑电路,它由4个JK触发器组成,将4位异步十进制加法计数器修改后, 能保存00001001共10个状态,而跳过10101111共6个状态,从而实现十进

19、制计数。由图19.21所示逻辑图,可分别写出时钟方程、驱动方程和输出方程。 第第19章章 寄存器和计数器寄存器和计数器图 19.21 异步十进制加法计数器逻辑图F0JQQ1KCPF1JQQKQ0F2JQQKQ1F3JQQKQ2Q3&C 第第19章章 寄存器和计数器寄存器和计数器时钟方程:CP 0=CP,CP 1=Qn0,CP 2=Qn1,CP3=Qn 0=CP1驱动方程:J0=K0=1 ;J1=Qn3, K1=1J2=K2=1J 3=Qn 2Qn 0, K3=1输出方程:C=Qn3Qn0 第第19章章 寄存器和计数器寄存器和计数器状态方程: 状态转换如图19.22所示。nnnnnnnn

20、nnnnn12313212031000010QQQQQQQQQQQKQJQ 第第19章章 寄存器和计数器寄存器和计数器图19.22 异步十进制加法计数器状态转换图0000000100100011010010011000011101100101Q3Q2Q1Q0 第第19章章 寄存器和计数器寄存器和计数器 由图19.22可画出各触发器输入端和输出端波形图,如图19.23所示。 第第19章章 寄存器和计数器寄存器和计数器图19.23 异步十进制加法计数器各触发器输入和输出端波形图012345678910tttttCPQ00Q10Q20Q30 第第19章章 寄存器和计数器寄存器和计数器19.4 任意进

21、制计数器的构成方法任意进制计数器的构成方法19.4.1 中规模集成电路计数器1. 四位同步二进制加法计数器 图19.24所示为集成四位同步二进制加法计数器74LS161 的逻辑功能图。 第第19章章 寄存器和计数器寄存器和计数器图19.24 74LS161芯片引脚图74LS161CPCTTQ0COD0CTPDRLDD1D2D3Q1Q2Q3 第第19章章 寄存器和计数器寄存器和计数器74LS161的功能如表19.6所示(“”为上升沿)。 第第19章章 寄存器和计数器寄存器和计数器表19.6 74LS161功能表 第第19章章 寄存器和计数器寄存器和计数器2. 同步二进制可逆计数器 图19.25为

22、4位同步二进制可逆计数器74LS191的芯片引脚图,其逻辑功能如表19.7所示(“”为上升沿)。 第第19章章 寄存器和计数器寄存器和计数器图19.25 74LS191芯片引脚图 74LS191CPQ0D0DRLDD1D2D3Q1Q2Q3S 第第19章章 寄存器和计数器寄存器和计数器 表19.7 74LS191逻辑功能表 第第19章章 寄存器和计数器寄存器和计数器3. 同步十进制计数器 1) 同步十进制加法计数器图19.26为集成十进制同步加法计数器74LS160 芯片引脚图,其逻辑功能如表19.8所示(“”为上升沿)。 第第19章章 寄存器和计数器寄存器和计数器图19.26 74LS160芯

23、片引脚图74LS160CPCTPQ0COD0CTTDRLDD1D2D3Q1Q2Q3 第第19章章 寄存器和计数器寄存器和计数器表19.8 74LS160逻辑功能表 第第19章章 寄存器和计数器寄存器和计数器2) 同步十进制可逆计数器图19.27为集成十进制同步可逆计数器74LS190芯片引脚图,其逻辑功能如表19.9所示(“”为上升沿)。 第第19章章 寄存器和计数器寄存器和计数器图19.27 74LS190芯片引脚图74LS190CPQ0CO/BOD0MLDD1D2D3Q1Q2Q3CT 第第19章章 寄存器和计数器寄存器和计数器表19.9 74LS190逻辑功能表 第第19章章 寄存器和计数

24、器寄存器和计数器4. 异步计数器 图19.28(a)为集成异步二五十进制计数器74LS290芯片引脚图。它实际上是一个一位二进制数器和一个五进制计数器两部分的组合,图19.28(b)为74LS290的电路结构图。图中的R0A和R0B为置0输入端,S9A、S9B为置9输入端。表19.10为74LS290的功能表。 第第19章章 寄存器和计数器寄存器和计数器 图 19.28 74LS290(a) 芯片引脚图;(b) 电路结构图M2M = 5Q1Q074LS290CP1Q0CP0Q1Q2Q3R0AR0BS9AS9B(a)CP0CP1Q2Q3Q1Q2Q3(b) 第第19章章 寄存器和计数器寄存器和计数

25、器表19.10 74LS290的逻辑功能表 第第19章章 寄存器和计数器寄存器和计数器由功能表可知74LS290逻辑功能如下:异步置0功能:当R0=R0AR0B=1,S9=S9AS9B=0时,计数器置零与时钟脉冲CP无关,因而称为异步置0。异步置9功能:当R0=R0AR0B=0,S9=S9AS9B=1时,计数器置9与时钟脉冲CP无关,因此称为异步置9。 第第19章章 寄存器和计数器寄存器和计数器 计数功能:当R0AR0B=0,S9AS9B=0时,计数器处于计数工作状态。一般分为四种情况讨论: (1计数脉冲由CP0 端输入,从Q0输出时,构成一位二进制计数器。 (2计数脉冲由CP1 端输入,输出

26、为Q3Q2Q1时,构成异步五进制计数器。 (3若将Q0与CP1相连,计数脉冲由CP0端输入,输出为Q3Q2Q1Q0时,构成十进制异步计数器。 (4若将Q3与CP0相连,计数脉冲由CP1端输入,从高位到低位输出为Q3Q2Q1Q0时, 构成5421BCD码的异步十进制加法计数器。 第第19章章 寄存器和计数器寄存器和计数器19.4.2 构成任意进制计数器的方法1. 用复位法构成任意进制计数器复位法,又称为异步置零法,其工作原理如下:如果计数器从S0开始计数,当输入了M个脉冲后,电路进入SM状态。如果将SM状态译码,产生一个异步置0信号加到计数的异步置0端,则电路一旦进入SM状态后立即复位,回到S0

27、状态。由于跳过了NM的状态,故可得到M进制计数器。图19.29所示是复位法产生M进制计数器的示意图,图中虚线箭头表示SM只在一个短暂的时间里出现。 第第19章章 寄存器和计数器寄存器和计数器图19.29 复位法产生M进制计数器示意图SN2SN1S0S1S2SM1SM 第第19章章 寄存器和计数器寄存器和计数器例19.2 试用74LS161构成十二进制计数器。 解 采用复位法实现的电路连线如图19.30所示。 第第19章章 寄存器和计数器寄存器和计数器图19.30 例19.2电路图 74LS161CPCTTQ0COD0CTPDRLDD1D2D3Q1Q2Q31CP&000011001011

28、1010100110000001001000110100010101100111 第第19章章 寄存器和计数器寄存器和计数器例19.3 试用74LS160构成七进制计数器。 解 采用复位法实现的电路连线如图19.31所示。 第第19章章 寄存器和计数器寄存器和计数器图19.31 例19.3电路图74LS160CPCTTQ0COD0CTPDRLDD1D2D3Q1Q2Q31CP0000011101100010001101000101&0001 第第19章章 寄存器和计数器寄存器和计数器2. 用置位法构成任意进制计数器 例19.4 试用74LS160构成七进制计数器采用置位法实现)。 解 由

29、于74LS160是十进制同步计数器,具有00001001共10个工作状态,工作时若能跳过3个状态就能构成七进制计数器,如图19.32所示。 第第19章章 寄存器和计数器寄存器和计数器图19.32 状态示意图00001001001001111000000101000011011001011234598761012 第第19章章 寄存器和计数器寄存器和计数器根据74LS160的功能可知,预置过程需在CP时钟的控制下完成,则可选择两种方案,分别如图19.33(a)、(b)所示。 第第19章章 寄存器和计数器寄存器和计数器 图 19.33 例19.4电路图(a) 电路方案一;(b) 电路方案二174L

30、S160CPCTPQ0COD0CTTDRLDD1D2D3Q1Q2Q31CP11174LS160CPCTPQ0COD0CTTDRLDD1D2D3Q1Q2Q31CP11(a)(b) 第第19章章 寄存器和计数器寄存器和计数器3. 利用计数器的级联获得大容量N进制计数器 例19.5 试用两片同步十进制加法计数器74LS160构成一个同步百进制计数器。 解 因74LS160是十进制计数器,所以两级串接后1010恰好是百进制计数器,如图19.34所示。 第第19章章 寄存器和计数器寄存器和计数器图19.34 例19.5电路 74LS160(1)CPCTPQ0COD0CTTDRLDD1D2D3Q1Q2Q3

31、1CP74LS160(2)CPCTPQ0COD0CTTDRLDD1D2D3Q1Q2Q3输出 第第19章章 寄存器和计数器寄存器和计数器例19.6 试用两片4位二进制同步加法计数器74LS161构成五十进制的计数器。 解 因74LS161是4位二进制同步加法计数器,构成五十进制计数器选择105或510即第一片为十进制,第二片为五进制,则两片串联后可构成五十进制计数器,如图19.35所示。 第第19章章 寄存器和计数器寄存器和计数器图 19.35 例19.6电路图74LS161(1)CPCTPQ0COD0CTTDRLDD1D2D3Q1Q2Q3CP74LS161(2)CPCTPQ0COD0CTTDRLDD1D2D3Q1Q2Q35 V&15 V&11 第第19章章 寄存器和计数器寄存器和计数器19.4.

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论