产品a8500模块硬件接口手册_v2.5_第1页
产品a8500模块硬件接口手册_v2.5_第2页
产品a8500模块硬件接口手册_v2.5_第3页
产品a8500模块硬件接口手册_v2.5_第4页
产品a8500模块硬件接口手册_v2.5_第5页
已阅读5页,还剩41页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、重要所有:龙尚科技(上海)本资料及其包含的所有内容为龙尚科技(上海)所有,受中国法律及适用之国际公约中有关著作权法律的保护。龙尚科技(上海)授权,任何人不得以、散布、改动或以其它方式使用本资料的责任。部分或全部内容,违者将被依法不保证 龙尚科技(上海)不对此文档中的任何内容作任何明示或暗示的陈述或保证,而且不对特定目的的适销性及适用性或者任何间接、特殊或连带的损失承担任何责任。本文档(包含任何附件)包含的信息是信息。接收人了解其获得的本文档是的,限用于规定的目的外不得用于任何目的,也不得将本文档泄露给任何第。免责本公司不承担由于客户不正常操作造成的或者人身责任。请客户按照手册中的技术规格和参考

2、设计开发相应的。在未之前,本公司根据技术发展的需要对本手册内容进行更改,且更本不另行通知。A8500 模块硬件接口手册_V2.5共 47 页第 2 页目录引言71.1.1.1.2.1.3.1.4.1.5.文档目的7内容一览7相关文档7修订.8缩略语82.简介102.1. 特性列表112.2. A8500 模块工作模式132.3. 系统功能框图142.4. 硬件接口15应用接口及功能描述163.1. 39-pin 接口定义163.2. 电源183.3.2.1. 电源接口描述及电路设计183.2.1.1. VBAT 输入183.2.1.2. VRTC 输入193.2.1.3. VOUT_2V8 电

3、压输出213.2.1.4. POWER_KEY 输入213.2.1.5. RESET 输入213.2.2. 开关机控制223.2.2.1. 按键开关机223.2.2.2. 低电压关机233.2.2.3. AT 指令关机233.2.3. 复位控制233.2. UART 接口243.3.1. UART 接口描述243.3.2. UART0 接口参考电路243.3.3. UART0 接口说明253.3.3.1. 模块 Firmware.263.3.4. A8500 模块休眠和唤醒控制263.3.4.1. UART0_RI 信号263.3.4.2. UART0_DSR 信号273.4. 模拟音频接口2

4、83.4.1. 模拟音频参考电路283.5. SIM 接口303.5.1.3.5.2.接口描述30接口参考设计303.6. 状态指示灯 POWER_STATUS 输出接口333.6.1. POWER_STATUS 输出信号描述33A8500 模块硬件接口手册_V2.5共 47 页第 3 页3.6.2. POWER_STATUS 参考电路333.7. 网络指示灯 NET_LIGHT 输出接口343.7.1. NET_LIGHT 输出信号描述343.7.2. NET_LIGHT 参考电路343.8. ADC 接口353.9. 天线接口353.9.1. 焊接式天线353.9.2. 使用RF 连接器连

5、接天线363.9.2.1. 天线 RF 连接器373.9.2.2. RF 转接线373.9.3. A8500 的 RF 输出功率373.9.4. A8500 的 RF 接收灵敏度373.9.5. A8500 工作频率383.9.6. A8500 天线要求38机械特性394.4.1.4.2.4.3.4.4.模块实物视图39模块 3D 图39模块 2D 结构图39模块应用端 A8500 接口原理图和 PCB 封装推荐404.5. A8500 SMT 参考40各种业务下的功耗43电气特性455.6.6.1.6.2.6.3.6.4.极限电压范围45环境温度范围45接口工作状态电气特性46环境可靠性要求

6、466.5. ESD 特性47A8500 模块硬件接口手册_V2.5共 47 页第 4 页表格.8表 1:版本修订表 2:缩略语描述对照表8表 3:A8500 模块主要特性列表11表 4:A8500 工作模式一览13表 5:A8500 39-pin 接口定义表17表 6:A8500 电源相关接口18表 7:A8500 UART 接口24表 8:A8500 休眠和唤醒控制26表 9:A8500 模拟音频接口28表 10:A8500 SIM 接口30表 11:A8500 POWER_STATUS 信号接口33表 12:A8500 状态指示灯状态描述33表 13:A8500 NET_LIGHT 信号

7、接口34表 14:A8500 网络指示灯状态描述34表 15:A8500 ADC 接口表35表 16:A8500 天线接口35表 17:A8500 的 RF 输出功率表37表 18:A8500 的 RF 接收灵敏度37表 19:A8500 工作频率38表 20:A8500 天线指标要求38表 21:A8500 模块各频段功耗(后续提供)43表 22:A8500 模块极限工作电压范围45表 23:A8500 模块温度范围45表 24:A8500 普通数字 IO 信号的逻辑电平46表 25:A8500 接口电源工作状态电特性46表 26:A8500 环境可靠性要求46表 27:A8500 接口抗

8、ESD 特性47A8500 模块硬件接口手册_V2.5共 47 页第 5 页图表图 1:A8500 模块系统框图14图 2:A8500 模块正面实图15图 3:A8500 模块背面实图15图 4:A8500 模块 39-pin Lin 序图16图 5:A8500 模块 VBAT 输入19图 6:A8500 模块漏电流截止电路19图 7:VRTC 接可充电备份电池20图 8:VRTC 接不可充电备份电池20图 9:VRTC 接大容量电容20图 10:POWER_KEY 开机控制参考电路21图 11:按键控制模块开关机时序图22图 12:A8500 RESET 时序图23图 13:A8500 UA

9、RT0 带流控连接设计图25图 14:A8500 UART0 无流控连接设计图25图 15:A8500图 16:A8500图 17:A8500呼入时 UART0_RI 输出信号26送达时 UART0_RI 输出信号27模拟音频通道接口参考设计图29图 18:SIM Holder 的 SPEC31图 19:A8500 SIM 接口参考设计图31图 20:POWER_STATUS 接口参考设计图33图 21:NET_LIGHT 接口参考设计图34图 22:A8500图 23:A8500图 24:A8500外接焊接式天线参考设计图36使用 RF 连接器连接天线参考设计图36正面和背面实物视图39图

10、25:A8500 2D 结构图40图 26:A8500 炉温曲线41A8500 模块硬件接口手册_V2.5共 47 页第 6 页1. 引言A8500 无线模块是一款适用于850/E900/DCS1800/ PCS1900 网络的GPRS/无线终端,GPRS 接入理论速率上下行可达 85.6kbps。A8500 可提供 GPRS 数据、控、POS、PAD、车载设备等、语音、通讯簿等功能,可广泛应用于电力集抄、电力负。1.1. 文档目的本文详细阐述了 A8500 无线模块的基本功能及主要特点、硬件接口及使用方法、结构特性、功耗指标和电气特性,指导用户将 A8500 模块嵌入各种应用终端的设计。1.

11、2. 内容一览本文共分为以下几部分:² 第 1 章,主要介绍文档目的、相关资料、修订、缩略语解释等;² 第 2 章,描述 A8500 无线模块的基本功能和主要特点;² 第 3 章,详细描述了 A8500 各个硬件接口的功能、特性和使用方法;² 第 4 章,详细描述 A8500 结构方面的特性和注意事项;² 第 5 章,详细描述 A8500 各种业务下的功耗;² 第 6 章,详细描述 A8500 电气特性。1.3. 相关文档² A8500 模块规格说明;² A8500 AT 指令集;² A8500 EVB

12、用户手册;² A8500 参考设计电路;² A8500 应用业务流程手册。A8500 模块硬件接口手册_V2.5共 47 页第 7 页1.4. 修订表 1:版本修订1.5. 缩略语表 2:缩略语描述对照表A8500 模块硬件接口手册_V2.5共 47 页第 8 页缩写描述中文描述AMRAdaptive Multi-rate自适应多速率BERBit Error Rate误码率BTSBase Transceiver Station收发信台PCIPeripheral Component Interconnect外设部件互连CSCircuit Switched (CS) domai

13、n电路域CSDCircuit Switched Data电路交换数据DCEData communication equipment数据电路终端设备DTEData terminal equipment数据终端设备DTRData Terminal Ready数据终端就绪EFREnhanced Full Rate增强型全速率EEnhanced增强型EMCElectromagnetic Compatibility电磁兼容性ESDElectrostatic Discharge静电FRFrame Relay帧中继GMSKGaussian Minimum Shift Keying高斯最小移频键控GPIOGe

14、neral Purpose Input Output通用输入/输出GPRSGeneral Packet Radio Service通用分组无线系统Global Standard for Mobile Communications全球标准移动通信系统HRHalf Rate半速IECInternational Electro-technical Commission国际电工技术委员会IMEIInternational Mobile Equipment Identity国际移动设备标识版本修订描述V1.0钟明2012-12-20V1.0 版本创建V2.2张华明2013-01-18补齐原资料内容V2.

15、3曹新春2013-05-20修正部分 pin 号V2.4张华明2013-06-081. 增加 SIM_DET 功能;2. 修正电源处电路设计;3. 修正开关机描述V2.5张华明2015-4-11. 修改 DTR 电平控制方向2. 增加 DSR 功能描述A8500 模块硬件接口手册_V2.5共 47 页第 9 页I/OInput/Output输入/输出ISOInternational Standards Organization国际标准化组织ITUInternationalmunications Union国际电信bpsbits per second比特每秒LEDLight Emitting D

16、iode发光二极管M2MMachine to machine到MOMobile Originated移动台发起的MTMobile Terminated移动台终止的NTCNegative Temperature Coefficient负温度系数PCPersonal Computer个人计算机PCBPrinted Circuit Board印制电路板PCSPersonal Cellular System个人蜂窝系统PCIPeripheral Component Interconnect外设部件互连PCSPersonal Communication System1900PDUPacket Data

17、Unit分组数据单元PPPPoint-to-point protocol点到点协议PSPacket Switched分组交换QPSKQuadrate Phase Shift Keying正交相位移频键控SIMSubscriber Identity Module用户识别模块TCP/IPTransmission Control Protocol/ Internet Protocol传输控制协议/互联网协议UARTUniversal asynchronous receiver-transmitter通用异步收/发器(机)LCCLeadless Chip Carriers无引脚封装2.简介A8500

18、无线模块是一款四频 GPRS/无线终端,A8500 模块支持频段:Quad-band等级。850/E900/DCS1800/ PCS1900,支持 GPRS 多时隙 Class12A8500 采用先进的高度集成设计方案,将射频、基带集成在一块 PCB 上,完成无线接收、发射、基带信号处理和音频信号处理功能,采用单面布局 LCC 封装,模块结构为:19.5mm×25.5mm×2.3mm,是一款最小的四频 GPRS/模块。A8500 本身内嵌 TCP/IP 协议,支持 AT 命令扩展。A8500 采用 39-pin LCC 封装,提供如下接口:1)2)3)4)5)6)7)8)9

19、)电源接口模拟音频接口 2 路 UART 接口SIM 接口电源状态指示灯接口网络状态指示灯接口2 路 ADC 接口RESET 接口开关机按键接口10) RTC 接口11) 电压输出12) 天线接口A8500 模块硬件接口手册_V2.5共 47 页第 10页2.1. 特性列表表 3:A8500 模块主要特性列表A8500 模块硬件接口手册_V2.5共 47 页第 11 页特性描述电源电压3.3V4.5V(推荐值 3.8V)工作频段850/E900/DCS1800/ PCS1900LongsungFOTA支持OpenCPU支持数据业务GPRSGPRS: Class12,85.6kbps(DL),8

20、5.6kbps(UL)移动台 Class B 编码方案 CS1-4 支持 Full PBCCHCSDCSD:14.4kbps特性内置 TCP/IP 协议栈支持多个 Socket 及 IP 地址业务点对点MO、MT小区广播支持 Text 和PDU 模式工作温度正常工作温度:-40+80 受限工作温度:-40+85 温度:-50+95ESDVBAT,GND:空气放电±8KV,接触放电±4KV射频天线接口:空气放电±8KV,接触放电±4KV最大Class 4 (2 W) for E900/850Class 1 (1 W) for DCS1800/PCS1900

21、干扰检测支持功耗关机漏电流:210a Sleep 模式:<1.6Ma Idle 模式:<20Ma 通话模式:<260Ma 数据模式:<380Ma接口连接器39-pin LCC 封装31-pin 接口电源接口(2pin VBAT,8pin GND)1 路 9 线全串口 UART0,1 路 3 线串口 UART11 路标准接口(支持 3V、1.8V SIM)1 路电源指示灯接口,1 路网络指示灯接口1 路电压输出1 个开机按键接口,1 路 VRTC2 路 ADC 输入1 对差分模拟音频输入A8500 模块硬件接口手册_V2.5共 47 页第 12 页1 对差分模拟音频输出天

22、线接口天线连接口天线焊盘,匹配 50 阻抗特性天线结构19.5×25.5×2.3mm重量<5 克固定方式SMT 焊接固定AT 命令支持标准 AT 指令集(Hayes 3GPP TS 27.007 和 27.005)支持 LongSung 扩展 AT 指令集认证CCC RoHS2.2. A8500 模块工作模式表 4:A8500 工作模式一览A8500 模块硬件接口手册_V2.5共 47 页第 13 页模式描述Sleep 模式当串口没有输入,模块将进入 Sleep 模式,模块的功耗降至最低。Sleep 情况下可以由短信、呼叫唤醒,模块 UART_RI 将会通知外部 MC

23、U,可将 MCU 唤醒。MCU 可通过UART_DTR 置位低电平唤醒模块。模式IDLE模块系统处于工作空闲状态,模块已经到网络,模块此时已经做好了收发(和语音服务)的准备。TALK此时模块做语音通话服务,模块功耗取决于网络设置。GPRS 模式GPRS IDLE模块已经为 GPRS 数据传输做好了准备。但此时尚无数据收发。模块功耗取决于网络设置和 GPRS 的相关设置(比如多时隙Class 等级设置)。GPRS DATAGPRS 数据收传输中,模块功耗取决于网络设置(比如功率控制等级)、数据上下行速率和 GPRS 的相关设置(比如多时隙Class 等级设置)。最小功能模式VBAT 持续供电,使

24、用 AT+CFUN=0 使模块进入最小功能模式,此时模块的射频收发处于关闭状态。使用AT+CFUN=1 模块重新打开收发网络到正常功能模式。关机模式若模块是上电开机模式(默认配置),模块只能 VBAT 低电压掉电关机;使用 AT 指令AT+SAUTOPOWERON=0 配置成按键开机模式,可使用 POWER_KEY 按键关机,或者AT+CPOF 指令关机。2.3. 系统功能框图图 1 是 A8500模块系统框图:图 1:A8500 模块系统框图 射频部分包括:1)2)3)射频收发信机(集成在 BB 内)SW 表面滤波器功率放大器 基带部分包括:1)2)3)4)电源管理单元 PMU(集成在 BB

25、 内)(集成在 BB 内)(集成在 BB 内)模拟基带数字基带器,包含 NOR FLASH 和 PSRAM(集成在 BB 内)A8500 模块硬件接口手册_V2.5共 47 页第 14 页2.4. 硬件接口A8500 模块是单面布局的 PCBA,采用 LCC 接口封装,如图 2 和图 3 实图所示。图 2:A8500 模块正面实图图 3:A8500 模块背面实图A8500 模块硬件接口手册_V2.5共 47 页第 15 页3. 应用接口及功能描述3.1. 39-pin接口定义图 4:A8500 模块 39-pin Lin 序图A8500 模块硬件接口手册_V2.5共 47 页第 16 页表 5

26、:A8500 39-pin 接口定义表A8500 模块硬件接口手册_V2.5共 47 页第 17 页PIN NO.PIN NameI/ODescribe1GND2ANTI/O天线接口,匹配 50阻抗天线3GND4GND5POWER_STATUSOA8500 工作状态指示灯6NET_LIGHTOA8500 网络指示灯7VRTCI/O2.8V, 0.2Ma8GND9MIC_PI模拟差分音频输入10MIC_N11EAR_PO模拟差分音频输出12EAR_N13GND14VOUT_2V8O2.8V 电源输出,50Ma 负载15RESETI高电平有效,确保拉高 60ms,可以使用 AP 的 GPIO 可以

27、直接驱动1617SIM_DETI在位检测, 高电平表示在位,低电平表示 SIM卡不在位,模块内部 72k 电阻上拉,此管脚悬空表示在位。18UART1_TXOUART1 数据, 2.8V19UART1_RXIUART1 数据接收, 2.8V20UART0_TXOUART0 数据, 2.8V21UART0_RXIUART0 数据接收, 2.8V22UART0_CTSIUART0 流控CTS, 2.8V23UART0_RTSOUART0 流控RTS, 2.8V24UART0_DTRIUART0 DTR, 2.8V25UART0_DCDOUART0 载波侦测, 2.8V26UART0_DSROUAR

28、T0 DSR, 2.8V27UART0_RIOUART0 Ring, 2.8V28SIM_RESETO1.8/3.0V29SIM_CLKO1.8/3.0V30SIM_DATAI/O1.8/3.0V31SIM_VCCO1.8/3.0V32GND33ADC1IADC1 输入,最大输入电平 3.0V34ADC0IADC0 输入,最大输入电平 3.0V35POWER_KEYI模块默认配置是上电开机模式,在开机关机流程中POWER_KEY 是不起作用的。3.2. 电源本节描述和电源相关,开关机相关的接口。涉及的接口包括如下:表 6:A8500 电源相关接口3.2.1. 电源接口描述及电路设计3.2.1.

29、1. VBAT输入A8500 模块的供电采用单电源供电方式,VBAT 范围在 3.3V4.5V 之间。在网络下工作,数据传输或者通话时,瞬间大功率发射会形成高达 2A 的电流峰值,从而导致 VBAT大的纹波出现,如瞬间压降造成 VBAT 供电电压过低,模块将会关机。为保证模块能正常工作,要求电源供电必须具备足够的供电能力。在确保 VBAT 电源供电能力足够(3.8V,1A 负载)的前提下,设计时必须依照:A8500 模块硬件接口手册_V2.5共 47 页第 18 页PIN NameI/OPIN Num.描述VBATI38,39模块供电,3.34.5V,标称值 3.8VVRTCI/O72.8V,

30、 0.2MaVOUT_2V8O14内部 LDO 输出:2.8V, 50MaGND1,3,4,8,13,32,36,37地POWER_KEYI35模块默认配置是上电开机模式,在开机关机流程中POWER_KEY 是不起作用的。可用 AT 指令AT+SAUTOPOWERON=0 将模块配置成按键开机模式。POWER_KEY 内部有 60K 上拉至VBAT,控制 A8500 开机和关机,低电平有效,确保低电平 2S,外部如果通过 GPIO 口控制,为保证电平匹配,加NPN 进行电平 控制。RESETI15高电平有效,确保拉高 60ms,可以使用 AP 的 GPIO可以直接驱动PIN NO.PIN Na

31、meI/ODescribe可用 AT 指令 AT+SAUTOPOWERON=0 将模块配置成按键开机模式。POWER_KEY 内部有 60K 上拉至 VBAT,控制A8500 开机和关机,低电平有效,确保低电平 2S,外部如果通过 GPIO 口控制,为保证电平匹配,加NPN 进行电平隔离控制。36GND37GND38VBATIVBAT 供电输入,3.3-4.5V39VBATIVBAT 供电输入,3.3-4.5V在 VBAT 输入靠近模块侧接一个(2200Uf/10V)电解电容(如图 5 的 CA),若结构受限,可用两个并联(470Uf/6.3V)钽电容(如图 5 的 CA),再并上一个 0.1

32、Uf1Uf 的陶瓷电容(如图 5 的 CB)。电路接法如下图所示:VBAT+CACB图 5:A8500 模块 VBAT 输入注:由于 A8500 模块关机状态下保留了一个内部 32K 晶振,故关机漏电流约在 210Ua, 若对关机电流比较敏感的应用,需要降低系统关机漏电流,建议增加 MOS 开关电路,参考电路如下:图 6:A8500 模块漏电流截止电路3.2.1.2. VRTC输入A8500 模块 PIN7 是VRTC 接口,用于接外部可充电备份电池。当没有 VBAT 供电时,备A8500 模块硬件接口手册_V2.5共 47 页第 19 页份电池通过 VRTC 引脚为模块内部 RTC 单元供电

33、。当 VBAT 供电时,A8500 也可以通过VRTC 引脚对备份电池充电。如果用户不需要此功能,PIN7 可以悬空不接。参考电路如下:图 7:VRTC 接可充电备份电池如采用不可充电电池,参考电路如下:图 8:VRTC 接不可充电备份电池也可采用大容量电容,参考电路如下:图 9:VRTC 接大容量电容A8500 模块硬件接口手册_V2.5共 47 页第 20 页3.2.1.3. VOUT_2V8 电压输出当 A8500 模块正常开机,在 PIN14 上有一个电压输出,输出电压 2.8V,电流负载 50Ma。这个输出电压可做外部供电使用,比如 IO 信号的电压,同时也可以状态判断模块是否开机。

34、VOUT_2V8 电平3.2.1.4. POWER_KEY输入A8500 默认的配置是上电开机模式,这种模式下 POWER_KEY 对开关机不起作用。可用 AT 指令:AT+SAUTOPOWERON=0将模块配置成按键开机模式。按键开机模式下,在 VBAT 供电条件下,POWER_KEY 可控制模块的开机和关机。通过外部 MCU 的控制可实现 A8500 的开机和关机。电路设计对 POWER_KEY 可控,在 VBAT 持续加电情况下,第一次拉低 POWER_KEY 至 GND 保持 2000ms,A8500 模块开机。当模块开机后拉低 POWER_KEY,当再次拉低 POWER_KEY 至

35、GND 保持2000ms,模块就会关机。POWER_KEY 输入参考电路如下图。AP_PWR_CTRL 是应用端给 A8500 的控制信号,可以实现 A8500 的开机。图 10:POWER_KEY 开机控制参考电路3.2.1.5. RESET输入A8500 模块 PIN15 是模块的 RESET 输入。当需要复位 A8500 模块时,将 RESET 拉高,A8500 模块硬件接口手册_V2.5共 47 页第 21 页模块即可复位。² 务必让应用端控制 A8500 模块的复位,给模块一个 60Ms 高电平脉冲可以复位模块。通过 MCU 的 GPIO 可以直接控制模块的 RESET,不

36、存在电平兼容性的问题。注:也可用 AT 指令来 RESET 模块。指令格式如下:AT+CFUN=1,13.2.2. 开关机控制A8500 支持两种开机模式:上电开机或按键开机。A8500 默认开机方式是上电开机,通过 AT 命令 AT+SAUTOPOWERON=0 可以配置成按键开机模式。用户可以通过VOUT_2V8 脚是否输出高电平来判断模块是否开机。A8500 支持三种关机模式:低电压(包括掉电)关机或通过控制 POWER_KEY 实现按键关机或 AT 指令关机。用户可以通过机。VOUT_2V8 脚是否输出低电平来判断模块是否关3.2.2.1. 按键开关机确保给 A8500 的 VBAT

37、供电电压在 3.34.5V,推荐使用 3.8V。POWER_KEY 控制按键开机时序如下图:注意:若将 A8500 使用 AT 设置为按键开机模式,需要将 POWER_KEY 设计为可控模式。此时 POWER_KEY 可控制 A8500 开关机。VBATTonToffPOWER_ON VOUT_2V8RESETModule StateOFFPower- on sequenceONPower-off sequenceOFF图 11:按键控制模块开关机时序图图中的 Ton 和 Toff 是 2000Ms。A8500 模块硬件接口手册_V2.5共 47 页第 22页3.2.2.2. 低电压关机当 A

38、8500 模块的 VBAT 电压过低(包括 VBAT 掉电),模块会关机。注意: 此时模块没有进行正常的关机流程, SIM 没有走从的终端状态和按键关机后的状态不同。注销的流程。此时登记3.2.2.3. AT指令关机当 A8500 模块处于按键开机模式下,AT+CPOF,模块会关机。3.2.3. 复位控制通过 A8500 的 PIN15 复位 RESET 输入,可给模块一个高电平有效的复位信号。当模块在工作时,给 RESET 一个 Tst(60Ms)以上的高电平,然后拉低,A8500 复位。VBATTonPOWER_ONVOUT_2V8TstRESETModule StateOFFPower-

39、 on sequenceONRESETON图 12:A8500 RESET 时序图注:也可用 AT 指令来 RESET 模块。指令格式如下:AT+CFUN=1,1A8500 模块硬件接口手册_V2.5共 47页第 23 页3.2. UART接口A8500 提供两个 UART 接口。通过 UART0 接口可以实现对 A8500 的 AT 交互,也可以作为数据通道接入。UART0 是全功能串口,默认用于 AT 和数据接入及模块 firmware 升级,UART1 默认用于 Trace。3.3.1. UART接口描述A8500 的 UART 接口见下表。表 7:A8500 UART 接口3.3.2.

40、 UART0 接口参考电路A8500 模块的 UART0 提供全串口。A8500作为 DCE ( Data CommunicationEquipment),客户应用端作为 DTE(Data terminal equipment)。² 若将 A8500 的 UART0 口作为数据接,考虑数据传输的稳定,建议必须连接硬件流控 CTS 和 RTS。推荐 DCE-DTE 接法如下图。A8500 模块硬件接口手册_V2.5共 47 页第 24 页PIN NameI/OPIN Num.描述UART1_TXO18TX in UART1UART1_RXI19RX in UART1UART0_TXO2

41、0TX in UART0UART0_RXI21RX in UART0UART0_CTSI22CTS in UART0UART0_RTSO23RTS in UART0UART0_DTRI24DTR in UART0UART0_DCDO25DCD in UART0UART0_DSRO26DSR in UART0UART0_RIO27RI in UART0GND1,3,4,8,13,32,36,37地图 13:A8500 UART0 带流控连接设计图² 若将 A8500 设计成使用 AT 指令交互的方式,此时可以不考虑硬件流控的连接,此时的 DCE-DTE 连接方法见下图。图 14:A85

42、00 UART0 无流控连接设计图3.3.3. UART0 接口说明1) UART0_RTS/UART0_CTS:串口硬件流控信号,DCE 和 DTE 的 RTS/CTS 需要交叉连接;UART 的波特率可设置为:1200, 2400, 4800, 9600, 19200, 38400, 57600,115200, 230400, 460800;波特率设置可用 AT 指令设置,设置之后模块保存设置。AT 指令是:AT+IPR注意:默认的波特率是 115200,且 Data Bits=8, Parity=None, Stop Bits=1,Flow Control=None。A8500 模块硬件

43、接口手册_V2.5共 47 页第 25 页A 8500( DCE)UART0 _CTS UART0 _RTS UART0 _RX UART0 _TXGNDHOST( DTE)DCD DTR DSR CTS RTS RX TX RIGND2) A8500 模块的 UART 接口是 TTL 电平,如果要转换成 RS232 电平(比如 PC 的RS232接口)就需要电平转换(e.g. SP3238EEA)进行电平在转换;3) 建议对 UART 接口进行 ESD 保护设计。3.3.3.1. 模块Firmware特别建议:考虑到客户终端可维护和调试,建议终端外部留一个升级口。3.3.4. A8500 模

44、块休眠和唤醒控制为了便于表述 A8500 和外部处理器 MCU 的休眠控制流程,我们称 A8500 为 BP,而外部处理器 MCU 称为 AP。控制 A8500 的 Sleep 和 Wakeup 相关信号接口见下表。表 8:A8500 休眠和唤醒控制3.3.4.1. UART0_RI信号UART 接口的 UART0_RI 用来侦测呼入和其它的非请求结果码(Unsolicited ResultCode)类型。1)呼入,UART0_RI 将会输出 1s 低电平和 4s 高电平、每 5s 一个周期的振当一个铃信号串。图 15:A8500呼入时 UART0_RI 输出信号2)当一条送达模块,UART0

45、_RI 将会输出一个 1s 低电平脉冲信号。A8500 模块硬件接口手册_V2.5共 47 页第 26 页PIN NameI/OPIN Num.描述UART0_DTRI24串口没有数据时候,模块自动进入休眠, UART0_DTR 拉低唤醒模块UART0_RIO27A8500 唤醒MCU(只对和有变化)UART0_DSRO26A8500 唤醒MCU(对、数据均有变化)图 16:A8500送达时 UART0_RI 输出信号3.3.4.2. UART0_DSR信号UART 接口的 UART0_DSR 同样也能用来侦测呼入和其它的非请求结果码(Unsolicited Result Code)类型情参考

46、 AT&S 的描述。根据 AT&S 设置的值不同,DSR 的功能不同,详A8500 模块硬件接口手册_V2.5共 47 页第 27 页3.4. 模拟音频接口A8500 提供 1 路模拟音频接口。A8500 模块的音频接口信号见下表: 表 9:A8500 模拟音频接口3.4.1. 模拟音频参考电路A8500 模拟语音接口,参考设计见下图:A8500 模块硬件接口手册_V2.5共 47 页第 28 页PIN N0.I/OPIN No.描述MIC_PI9Mic input+MIC_NI10Mic input-REC_PO11Receiver output+REC_NO12Receiv

47、er output-Close to SpeakerDifferential Layout BEAD ESD1nF10pF33pF BEAD 10pF33pF1nF10pF33pFESDA8500REC_PREC_NMIC_PMIC_NClose to MICESD10pF33pF10pF33pF10pF33pFESDDifferential Layout图 17:A8500 模拟音频通道接口参考设计图1)音频信号均是差分信号,建议按照差分电路设计音频线路;2)3)4)推荐使用滤波电容去除内部的以提升音频品质;为了抗静电,在音频回路上推荐使用 ESD 保护器件;布局上滤波电路和 ESD 保护器

48、件靠近音频器件设计,音频线路在 Layout 上需要走差分线,推荐 PCB 走线宽度:MIC 8mils,Receiver 12 mils。A8500 模块硬件接口手册_V2.5共 47 页第 29 页3.5. SIM接口A8500 支持 1.8/3.0V 的。3.5.1.接口描述A8500 的支持 1.8/3.0V 的卡,SIM 接口信号见下表。表 10:A8500 SIM 接口3.5.2.接口参考设计SIM 设计需要选用座,参考图纸如下:A8500 模块硬件接口手册_V2.5共 47 页第 30 页PIN NameI/OPIN Num.描述SIM_RESETO28RESET SignalSIM_CLKO29Clock SignalSIM_DATAI/O30SIM DATASIM_VCCO31SIM PowerSIM_DETI17在位检测, 高电平表示 在位,低电平表示 不在位,模块内部 72k 电阻上拉,此管脚悬空表示SIM卡在位。GND1,3,4,8,13,32,36,37地图 18:SIM Holder 的 SPECSI

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论