大学电工技术 触发器和时序逻辑电路_第1页
大学电工技术 触发器和时序逻辑电路_第2页
大学电工技术 触发器和时序逻辑电路_第3页
大学电工技术 触发器和时序逻辑电路_第4页
大学电工技术 触发器和时序逻辑电路_第5页
已阅读5页,还剩142页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录触发触发。下一页下一页返回返回上一页上一页退出退出章目录章目录 定义:能够存储定义:能够存储1位二值信号的单元电路统称为触位二值信号的单元电路统称为触发器。发器。 特点:特点:1、具有两个能自行保持的稳定状态,用来、具有两个能自行保持的稳定状态,用来表示逻辑状态的表示逻辑状态的0和和1。 2、根据不同的输入信号可以置成、根据不同的输入信号可以置成1或或0状态。状态。下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 原来的状态原来的状态

2、下面介绍下面介绍,下一页下一页返回返回上一页上一页退出退出章目录章目录 0 和和 1 态态; 2. ; 0 或或 1 下一页下一页返回返回上一页上一页退出退出章目录章目录两互补输出端两互补输出端两输入端两输入端反馈线反馈线下一页下一页返回返回上一页上一页退出退出章目录章目录 触发器输出与输入的逻辑关系触发器输出与输入的逻辑关系 101设触发器原态设触发器原态为为“1”态。态。翻转为翻转为“0”态态(1) SD=1,RD = 01下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“0”态态10触发器保持触发器保持 0 态不变态不变复位复位 结论结论: 不论不论 触发器原来触发器

3、原来 为何种状态,为何种状态, 当当 SD= 1, RD= 0 时时, 将使将使触发器触发器 置置 0 或称为或称为 复位复位。下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“0”态态0翻转为翻转为“1”态态(2) SD=0,RD = 1下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“1”态态01触发器保持触发器保持 1 态不变态不变置位置位 结论结论: 不论不论 触发器原来触发器原来 为何种状态,为何种状态, 当当 SD = 0, RD =1时时, 将使将使触发器触发器 置置 1 或称为或称为 置位置位。下一页下一页返回返回上一页上一页退出退出章目

4、录章目录设原态为设原态为“0”态态1保持为保持为“0”态态(3) SD=1,RD = 1下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“1”态态11触发器保持触发器保持“1”态不变态不变 当当 SD=1, RD=1时时, 触发器保持触发器保持 原来的状态,原来的状态, 即即触发器具触发器具 有保持、记有保持、记 忆功能忆功能。下一页下一页返回返回上一页上一页退出退出章目录章目录110011111110若若G1先翻转,则触发器为先翻转,则触发器为“0”态态 1 态态 (4) SD=0,RD = 010 当信号当信号SD=RD=0同同时变为时变为1时时, 由于由于与非门的翻转

5、时与非门的翻转时间不可能完全相间不可能完全相同,触发器状态同,触发器状态可能是可能是 1 态,也态,也可能是可能是 0 态,不态,不能根据输入信号能根据输入信号确定。确定。下一页下一页返回返回上一页上一页退出退出章目录章目录逻辑符号逻辑符号SDRDQ1 0 0 置置00 1 1 置置11 1 不变不变 保持保持0 0 同时变同时变 1后不确定后不确定功能功能下一页下一页返回返回上一页上一页退出退出章目录章目录 下一页下一页返回返回上一页上一页退出退出章目录章目录 将触发器的次态将触发器的次态Qn+1与现态与现态Qn,以及输入信号之间的逻辑,以及输入信号之间的逻辑关系用表格的形式表示出来,称为关

6、系用表格的形式表示出来,称为状态转移真值表状态转移真值表,简称,简称特性表特性表或或真值表真值表。基基本本RSRS触触发发器器状状态态真真值值表表R RD D S SD DQ Qn nQ Qn+1n+1功能功能0 00 00 0不允许不允许0 00 01 10 10 10 00 0Q Qn+1n+10 0置置“0”0”0 10 11 10 01 01 00 01 1Q Qn+1n+11 1置置“1”1”1 01 01 11 11 11 10 00 0Q Qn+1n+1Q Qn n保持保持1 11 11 11 1R RD D S SD DQ Qn+1n+10 00 0不定不定0 10 10 01

7、 01 01 11 11 1Q Qn n简化真值表简化真值表记忆!记忆!下一页下一页返回返回上一页上一页退出退出章目录章目录基本基本 RS 触发器的两种形式触发器的两种形式特特性性表表Qn11101010不定不定00Qn+1SD RD不定不定11001110Qn00Qn+1SDRDQQSDRDSRQQSDRDSR逻逻辑辑符符号号置置 0、置、置1 信信号低电平有效号低电平有效置置 0、置、置1 信信号高电平有效号高电平有效注注意意弄清输入弄清输入信号是低电平信号是低电平有效(左图,有效(左图,与非门构成)与非门构成)还是高电平有还是高电平有效(右图,或效(右图,或非门构成)。非门构成)。下一页

8、下一页返回返回上一页上一页退出退出章目录章目录 01R RD D= =S SD D=1=1R RD D=1=1S SD D= =R RD D=0,S=0,SD D=1=1R RD D=1,S=1,SD D=0=0圆圈表状态圆圈表状态箭头表转箭头表转移方向移方向标注表转标注表转移条件移条件下一页下一页返回返回上一页上一页退出退出章目录章目录RDSDQQ置1置0置1置1置1保持不允许 下一页下一页返回返回上一页上一页退出退出章目录章目录 下一页下一页返回返回上一页上一页退出退出章目录章目录 Synchronous Flip - Flop 实际工作中,触发器的工作状态不仅要由触实际工作中,触发器的工

9、作状态不仅要由触发输入信号决定,而且要求按照一定的节拍发输入信号决定,而且要求按照一定的节拍工作。为此,需要增加一个时钟控制端工作。为此,需要增加一个时钟控制端 CP。 CP 即即 Clock Pulse,它是一串,它是一串周期和脉宽一定的矩形脉冲。周期和脉宽一定的矩形脉冲。 具有时钟脉冲控制的触发器称为时钟触发器,具有时钟脉冲控制的触发器称为时钟触发器,又称钟控触发器。又称钟控触发器。 同步触发器是其中最简单的一种,而同步触发器是其中最简单的一种,而基本基本 RS 触发器称异步触发器。触发器称异步触发器。 下一页下一页返回返回上一页上一页退出退出章目录章目录基本基本RS触发器触发器导引电路导

10、引电路下一页下一页返回返回上一页上一页退出退出章目录章目录当当CP=0时时01111下一页下一页返回返回上一页上一页退出退出章目录章目录当当 CP = 1 时时1打开打开11下一页下一页返回返回上一页上一页退出退出章目录章目录当当 CP = 1 时时1(1) S = 0, R = 00011触发器保持原态触发器保持原态触发器状态由触发器状态由R,S 输入状态决定。输入状态决定。11下一页下一页返回返回上一页上一页退出退出章目录章目录1101010(2) S = 0, R= 1触发器置触发器置“0”(3) S =1, R= 0触发器置触发器置“1”11下一页下一页返回返回上一页上一页退出退出章目

11、录章目录1110011110Q=1Q=011(4) S =1, R= 1 当时钟由当时钟由 1变变 0 后后触发器状态不定触发器状态不定11下一页下一页返回返回上一页上一页退出退出章目录章目录0 0 SR0 1 01 0 11 1 不定不定Qn+1QnQn+1时钟到来后触发器的状态时钟到来后触发器的状态下一页下一页返回返回上一页上一页退出退出章目录章目录不定不定不定不定QQ10 0 SR0 1 01 0 11 1 不定不定Qn+1Qn下一页下一页返回返回上一页上一页退出退出章目录章目录CP0 0 SR 0 1 0 1 0 1 1 1 不定不定Qn+1Qn下一页下一页返回返回上一页上一页退出退出

12、章目录章目录从触发器从触发器主触发器主触发器CP CPKQRQJS 1互补时互补时钟控制钟控制主、从主、从触发器触发器不能同不能同时翻转时翻转下一页下一页返回返回上一页上一页退出退出章目录章目录1AJKCPQQQQG1G2G3G4G5G6G7G8G9. C C .下一页下一页返回返回上一页上一页退出退出章目录章目录主触发器主触发器 主触发器主触发器0101下一页下一页返回返回上一页上一页退出退出章目录章目录10主触发器封锁主触发器封锁0C01010下一页下一页返回返回上一页上一页退出退出章目录章目录CP 高电平时触发器高电平时触发器接收信号并暂存。接收信号并暂存。要求要求CP高电平期间高电平期

13、间J、K状态保持不变。状态保持不变。CP 下降沿时下降沿时( ) 触触发器翻转发器翻转。CP 低电平时低电平时J、K 不不起作用。起作用。10010下一页下一页返回返回上一页上一页退出退出章目录章目录01CP010(1)J=1, K=1 设触发器设触发器原态为原态为“0”态态翻转为翻转为“1”态态11 011010100101下一页下一页返回返回上一页上一页退出退出章目录章目录CP01010设触发器原设触发器原态为态为“1”态态为为“?”状态状态J=1, K=1时,每来时,每来一个时钟脉冲,状一个时钟脉冲,状态翻转一次,态翻转一次,即具即具有计数功能。有计数功能。(1) J=1, K=1101

14、00110下一页下一页返回返回上一页上一页退出退出章目录章目录01CP010(2) J=0,K=1 设触发器原设触发器原态为态为“1”态态翻转为翻转为“0”态态01 100101011001设触发器原设触发器原态为态为“0”态态为为“?”态态下一页下一页返回返回上一页上一页退出退出章目录章目录01CP010(3) J=1,K=0 设触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态10 011010100101设触发器原设触发器原态为态为“1”态态为为“?”态态下一页下一页返回返回上一页上一页退出退出章目录章目录CP010(4) J=0,K=0 设触发器原设触发器原态为态为“0”态态保

15、持原态保持原态00 010001下一页下一页返回返回上一页上一页退出退出章目录章目录nQJS nKQR CP高电平时主触高电平时主触发器状态由发器状态由J、K决决定,从触发器状态定,从触发器状态不变。不变。 CP下降沿下降沿( )触触发器翻转发器翻转(主、从触主、从触发器状态一致)。发器状态一致)。CP1RS从触发器从触发器QQQQSDRDRQJKQSCP主触发器主触发器1 1RS从触发器从触发器QQ QQQ QSDSDRDRDRQQJKQSCPCP主触发器主触发器下一页下一页返回返回上一页上一页退出退出章目录章目录nQJS nKQR Qn10 0 1 1 1 0 0Qn 0 10 1 0 1

16、 0 1 0 1 0 0 0 1 1 0 CP高电平时触发器高电平时触发器接收信号并暂存。接收信号并暂存。CP 低电平时低电平时J、K不起作用。不起作用。CP下降沿时下降沿时( )触触发器翻转发器翻转。下一页下一页返回返回上一页上一页退出退出章目录章目录J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn ()触发器工作时触发器工作时SD 、 RD应接高电平。应接高电平。 ()1J1KC1SR下一页下一页返回返回上一页上一页退出退出章目录章目录例:例:JK 触发器工作波形触发器工作波形CPJKQ下降沿触发翻转下降沿触发翻转0 0 1 1 0 1 1 0 1 1 下一页下一页返回

17、返回上一页上一页退出退出章目录章目录 GND 2 1 1 1 1 1 1QQQSJKCPQSJK CPRR UCC2 2 2 2 2 2 116 15 14 13 12 11 10 91 2 3 4 5 6 7 8 每个芯片内有两每个芯片内有两个独立的个独立的JK触发器触发器 每个每个JK 有各自的有各自的置置 0 端端(清零端清零端)和置和置 1 端端 (预置端预置端) , 低电低电平有效。平有效。 CP下降沿下降沿( )触发器翻转触发器翻转 CPQJKSDRDQ1J1KC1SR下一页下一页返回返回上一页上一页退出退出章目录章目录要求要求CP高电平期间高电平期间J、K状态保持不变。状态保持不

18、变。10010如果如果CP高电平期间高电平期间J、K状态发生变化,状态发生变化,对触发器有什么影响?对触发器有什么影响?下一页下一页返回返回上一页上一页退出退出章目录章目录基本基本RS触发器触发器导引电路导引电路反反馈馈线线下一页下一页返回返回上一页上一页退出退出章目录章目录01101100101下一页下一页返回返回上一页上一页退出退出章目录章目录01011110110下一页下一页返回返回上一页上一页退出退出章目录章目录D Qn+1 0101Qn+1 =Dn;C1D下一页下一页返回返回上一页上一页退出退出章目录章目录 每个芯片内有两个每个芯片内有两个独立的独立的 D 触发器触发器 CP上升沿上

19、升沿( )触发器触发器翻转翻转 每个每个 D 有各自的有各自的置置“0”端和置端和置“1”端端,低电平有效。低电平有效。D 触发器逻辑符号触发器逻辑符号DCPQQRDSDC1D下一页下一页返回返回上一页上一页退出退出章目录章目录 CPDQ下一页下一页返回返回上一页上一页退出退出章目录章目录D Qn+1 0101J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn仍为下降沿仍为下降沿触发翻转触发翻转S1J C1R1K下一页下一页返回返回上一页上一页退出退出章目录章目录(保持功能保持功能)(计数功能计数功能)J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 QnS1J

20、 C1R1K下一页下一页返回返回上一页上一页退出退出章目录章目录T CPQD=QD Qn+1 0101C1D下一页下一页返回返回上一页上一页退出退出章目录章目录 按功能分按功能分下一页下一页返回返回上一页上一页退出退出章目录章目录清零清零寄存指令寄存指令000011011101触发器状态不变触发器状态不变下一页下一页返回返回上一页上一页退出退出章目录章目录10清零清零11001100&0000001110101111QQQQ下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录o清零清零1移位脉冲移位脉冲2341011000000010

21、011101110111 1从高位向低位从高位向低位依次输入依次输入数码输入数码输入下一页下一页返回返回上一页上一页退出退出章目录章目录111010110011000输出输出5移位脉冲移位脉冲786数码输入数码输入0下一页下一页返回返回上一页上一页退出退出章目录章目录左移寄存器波形图左移寄存器波形图111111Q0Q3Q2Q1111待存待存数据数据0111下一页下一页返回返回上一页上一页退出退出章目录章目录0001123移位脉冲移位脉冲Q2 Q1 Q0移位过程移位过程Q3寄寄 存存 数数 码码 D001110000清清 零零110左移一位左移一位001011左移二位左移二位01011左移三位左

22、移三位10114左移四位左移四位101串行串行 输输 出出下一页下一页返回返回上一页上一页退出退出章目录章目录1 清零清零寄存指令寄存指令并行输入并行输入串行输出串行输出串行输入串行输入移位脉冲移位脉冲DCP下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录既能左移也能右移。既能左移也能右移。左移输入左移输入 待输数据由待输数据由 低位至高位低位至高位依次输入依次输入待输数据由待输数据由高位至低位高位至低位依次输入依次输入101右移输入右移输入移位控制端移位控制端000000010&下一页下一页返回返回上一页上一页退出退出章目录章目

23、录为便于扩展逻辑功能和增加使用的灵活性,在定型生产的移位寄存为便于扩展逻辑功能和增加使用的灵活性,在定型生产的移位寄存器集成电路上有的又附加了左、右移控制、数据并行输入、保持、器集成电路上有的又附加了左、右移控制、数据并行输入、保持、异步置零(复位)等功能。如异步置零(复位)等功能。如74LS194A是一个是一个4位双向移位寄存器位双向移位寄存器。 下一页下一页返回返回上一页上一页退出退出章目录章目录011110 00 11 01 1直接清零直接清零(异步异步)保保 持持右移右移(从从Q0向右移动向右移动)左移左移(从从Q3向左移动向左移动)并行输入并行输入 RDCPS1 S0功功 能能 74

24、LS194功能表功能表并行输入并行输入控制端控制端输出端输出端右移右移串行串行输入输入右移右移串行串行输入输入下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录CP1JC11K1JC11K1JC11K&FF1FF0FF2ZQ2Q1Q0下一页下一页返回返回上一页上一页退出退出章目录章目录 二二 进进 制制 数数 Q2 Q1 Q0 0 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 计数计数脉冲数脉冲数下一页下一页返回返回上一页上一页退出退出章目录章目录

25、1010CP计数脉冲计数脉冲三位异步二进制加法计数器三位异步二进制加法计数器在电路图中在电路图中J、悬空表示悬空表示J、K=1 当相邻低位触发当相邻低位触发器由器由1变变 0 时翻转时翻转下一页下一页返回返回上一页上一页退出退出章目录章目录异步二进制加法器工作波形异步二进制加法器工作波形 Q0Q1Q2每个触发器翻转的时间有先后,与计数脉冲不同步每个触发器翻转的时间有先后,与计数脉冲不同步 每经一个触发器,脉冲的周期就增加一倍,频率每经一个触发器,脉冲的周期就增加一倍,频率减为一半。减为一半。下一页下一页返回返回上一页上一页退出退出章目录章目录思考思考1、各触发器、各触发器CP应如何连接?应如何

26、连接?下一页下一页返回返回上一页上一页退出退出章目录章目录 八进制异步减法计数器电路八进制异步减法计数器电路 (a) D 触发器构成;触发器构成; (b) JK触发器构成触发器构成下一页下一页返回返回上一页上一页退出退出章目录章目录1JC11K1JC11K1JC11K&FF1FF0FF2ZCPQ2Q1Q0下一页下一页返回返回上一页上一页退出退出章目录章目录 二二 进进 制制 数数 Q2 Q1 Q0 0 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 脉冲数脉冲数(CP)下一页下一页返回返回上一页上一页退

27、出退出章目录章目录计数计数脉冲数脉冲数二进制数二进制数十进十进制数制数Q3 Q2 Q1 Q0012345678 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 00 12345678计数计数脉冲数脉冲数二进制数二进制数十进十进制数制数Q3 Q2 Q1 Q0 9 10 11 12 13 14 15 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 19 101112131415 16 0 0 0 0 0 四位二进制加法计数器的状态表四位二进制加法计

28、数器的状态表下一页下一页返回返回上一页上一页退出退出章目录章目录FF0每输入一每输入一C翻一次翻一次FF1FF2FF3J0 =K0 =1Q0 =1J1 =K1 = Q0Q1 = Q0 = 1J2 =K2 = Q1 Q0Q2 = Q1 = Q0 = 1J3 =K3= Q2 Q1 Q0J0 =K0 =1J1 =K1 = Q0J2 =K2 = Q1 Q0J3 =K3 = Q2 Q1 Q0下一页下一页返回返回上一页上一页退出退出章目录章目录 计数脉冲同时加到各位触发器上,计数脉冲同时加到各位触发器上,当每个到来后当每个到来后触发器状态是否改变要看触发器状态是否改变要看J、K的状态。的状态。由主从型由主

29、从型 JK 触发器组成的同步四位二进制加法计数器触发器组成的同步四位二进制加法计数器当当Q2=Q1 = Q0=1 时再来一时再来一个时钟个时钟翻转。翻转。下一页下一页返回返回上一页上一页退出退出章目录章目录 74LS161型四位同步二进制计数器型四位同步二进制计数器(a) 外引线排列图;外引线排列图; (b) 逻辑符号逻辑符号下一页下一页返回返回上一页上一页退出退出章目录章目录01111 1 10 0 RD CPEP ET 同步二进制计数器的同步二进制计数器的 0111LDQ3Q2Q1Q0A3A2A1A0 d3d2d1d0 d3d2d1d0计计 数数保保 持持 保保 持持 0 0 0 0下一页

30、下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 CP0= CP K0 =1 J0 =Q2K1 =1 J1 =1CP1= Q0J2=Q0Q1K2 =1CP2= CP 下一页下一页返回返回上一页上一页退出退出章目录章目录 CP0= CP=0 K0 =1 J0 =Q2=1 K1 =1 J1 =1 CP1= Q0=0J2=Q0Q1=0K2 =1CP2= CP=0 下一页下一页返回返回上一页上一页退出退出章目录章目录011111 011111011111111111011101011111000010012010301141005000CP1= Q0下

31、一页下一页返回返回上一页上一页退出退出章目录章目录CP12345Q0Q1Q2下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录二进制数二进制数Q3Q2Q1Q0脉冲数脉冲数(CP)十进制数十进制数0123456789100 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 0012345678901. 同步同步下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 常用常用74LS160型同步十进

32、制加法计数器型同步十进制加法计数器, 其外引脚其外引脚排列及功能表与排列及功能表与74LS161型计数器相同。型计数器相同。下一页下一页返回返回上一页上一页退出退出章目录章目录01111 1 10 0 RD CPEP ET 同步二进制计数器的同步二进制计数器的 0111LDQ3Q2Q1Q0A3A2A1A0 d3d2d1d0 d3d2d1d0计计 数数保保 持持 保保 持持 0 0 0 0下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录清零清零110 100000RD高电平清零高电平清零下一页下一页返回返回上一页上一页退出退出章目录章目录0

33、置置“9”1100 1 1 Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0下一页下一页返回返回上一页上一页退出退出章目录章目录 0 011Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0下一页下一页返回返回上一页上一页退出退出章目录章目录Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0Q

34、JKQFF0 0 011输出五进制输出五进制输入输入计数计数脉冲脉冲二进制计数二进制计数输入输入计数计数脉冲脉冲下一页下一页返回返回上一页上一页退出退出章目录章目录Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0 0 011输入脉冲输入脉冲输出十进制输出十进制下一页下一页返回返回上一页上一页退出退出章目录章目录输输 入入输输 出出Q2Q3R01S92S91R02Q1Q011011011000000001010R01S92S91R02有任一为有任一为“0”有任一为有任一为“0” 下一页下一

35、页返回返回上一页上一页退出退出章目录章目录五进制输出五进制输出计数脉冲计数脉冲输入输入Q1Q2Q3工作波形工作波形下一页下一页返回返回上一页上一页退出退出章目录章目录输入计输入计数脉冲数脉冲十分频输出十分频输出(进位输出进位输出)计数状态计数状态计数器输出计数器输出下一页下一页返回返回上一页上一页退出退出章目录章目录Q1Q2Q3Q0CP1 2 3 4 5 6 7 8 9 10工作波形工作波形S92S91Q0Q3Q1Q2R01R02CP1CP0下一页下一页返回返回上一页上一页退出退出章目录章目录21.3.3 任意进制计数器的构成方法:任意进制计数器的构成方法:S0S1S2S3SM-2SM-1SM

36、SN-3SN-2SN-1下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录Q3Q2Q1Q00123456789100 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 001234567890六个脉冲循环一次六个脉冲循环一次下一页下一页返回返回上一页上一页退出退出章目录章目录例:六进制计数器例:六进制计数器六六种种状状态态Q3Q2Q1Q00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1

37、 11 0 0 01 0 0 10 0 0 0清零不受时钟清零不受时钟CP控制,控制,只要只要RD端端出现高电平信出现高电平信号,计数器立即清零。号,计数器立即清零。下一页下一页返回返回上一页上一页退出退出章目录章目录1111计数器清零计数器清零计数器清零计数器清零&.下一页下一页返回返回上一页上一页退出退出章目录章目录D0D1D2D3CLDRDQ0Q1Q2Q3EPETCPCP11&进位输出进位输出01111 1 10 0 RD CPEP ET 同步二进制计数器的同步二进制计数器的 0111LDQ3Q2Q1Q0A3A2A1A0 d3d2d1d0 d3d2d1d0计计 数数保保

38、持持 保保 持持 0 0 0 0下一页下一页返回返回上一页上一页退出退出章目录章目录S0SiSi+1Si+2Sj-1SjSN-3SN-2SN-1NM个个状态状态D0D1D2D3CLDRDQ0Q1Q2Q3EPETCPCP11&进位输出进位输出CP1D0D1D2D3CLDRDQ0Q1Q2Q3EPETCP1进位进位输出输出1下一页下一页返回返回上一页上一页退出退出章目录章目录进进位位输输出出D0D1D2D3CLDRDQ0Q1Q2Q3EPETCP1D0D1D2D3CLDRDQ0Q1Q2Q3EPETCPCP11并行进位的连接方式并行进位的连接方式01111 1 10 0 RD CPEP ET 同

39、步二进制计数器的同步二进制计数器的 0111LDQ3Q2Q1Q0A3A2A1A0 d3d2d1d0 d3d2d1d0计计 数数保保 持持 保保 持持 0 0 0 0下一页下一页返回返回上一页上一页退出退出章目录章目录D0D1D2D3CLDRDQ0Q1Q2Q3EPETCPCP11进位输出进位输出D0D1D2D3CLDRDQ0Q1Q2Q3EPETCP111串行进位的连接方式串行进位的连接方式D0D1D2D3CLDRDQ0Q1Q2Q3EPETCPCP1进进位位输输出出D0D1D2D3CLDRDQ0Q1Q2Q3EPETCP11&G2下一页下一页返回返回上一页上一页退出退出章目录章目录0100(

40、4)十位十位个位个位下一页下一页返回返回上一页上一页退出退出章目录章目录输输 入入输输 出出Q2Q3R01S92S91R02Q1Q011011011000000001010R01S92S91R02有任一为有任一为“0”有任一为有任一为“0” 下一页下一页返回返回上一页上一页退出退出章目录章目录 例例2: 六十进制计数器六十进制计数器 个位为十进制,十位为六进制。个位为十进制,十位为六进制。个位的最高位个位的最高位 Q3 接十位的接十位的 CP0 ,个位十进制,个位十进制计数器经过十个脉冲循环计数器经过十个脉冲循环一次,每当第十个脉冲来到后一次,每当第十个脉冲来到后 Q3由由 1 变为变为 0,

41、相当于,相当于一个下降沿,使一个下降沿,使十位六进制十位六进制计数器计数。经过六十个计数器计数。经过六十个脉冲,个位和脉冲,个位和十位十位计数器都恢复为计数器都恢复为 0000。下一页下一页返回返回上一页上一页退出退出章目录章目录Q3 Q2 Q1 Q0=1000 1000010000100001下一页下一页返回返回上一页上一页退出退出章目录章目录CP1234Q2Q1Q0Q3下一页下一页返回返回上一页上一页退出退出章目录章目录K0 = Q2 J0 =Q2 J1 =Q0J2 =Q1 K1 =Q0 K2 =Q1下一页下一页返回返回上一页上一页退出退出章目录章目录可产生相移为可产生相移为 的顺序脉冲。的顺序脉冲。下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录VAVBUCC调转调转地地下一页下一页返回返回上一页上一页退出退出章目录章目录2/3 UCC2/3 UCC1/3 UCC011/3 UCC112/3 UCC2/3 UCCRD=1SD=0C充电充电C放电放电12/3 UCC01101Q=0导通导通1下一页下一页返回返回上一页上一页退出退出章目录

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论