计算机组成原理题附答案_第1页
计算机组成原理题附答案_第2页
计算机组成原理题附答案_第3页
计算机组成原理题附答案_第4页
计算机组成原理题附答案_第5页
已阅读5页,还剩46页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计 算 机 组 成 原 理 题 解 指 南第一部分:简答题第一章 计算机系统概论1.说明计算机系统的层次结构。计算机系统可分为:微程序机器级,一般机器级(或称机器语言级) ,操作系统级,汇编语言级,高级语言级。第四章 主存储器1.主存储器的性能指标有哪些?含义是什么?存储器的性能指标主要是存储容量 . 存储时间、存储周期和存储器带宽。在一个存储器中可以容纳的存储单元总数通常称为该存储器的存储容量。存取时间又称存储访问时间,是指从启动一次存储器操作到完成该操作所经历的时间。存储周期是指连续两次独立的存储器操作 (如连续两次读操作)所需间隔的最小时间。存储器带宽是指存储器在单位时间中的数据传输速率。2.DRAM存储器为什么要刷新? DRAM存储器采用何种方式刷新?有哪几种常用的刷新方式?DRAM存储元是通过栅极电容存储电荷来暂存信息。由于存储的信息电荷终究是有泄漏的,电荷数又不能像 SRAM存储元那样由电源经负载管来补充,时间一长,信息就会丢失。为此必须设法由外界按一定规律给栅极充电,按需要补给栅极电容的信息电荷,此过程叫“刷新”。DRAM采用读出方式进行刷新。因为读出过程中恢复了存储单元的 MOS栅极电容电荷,并保持原单元的内容,所以读出过程就是再生过程。常用的刷新方式由三种:集中式、分散式、异步式。3.什么是闪速存储器?它有哪些特点?闪速存储器是高密度、 非易失性的读/写半导体存储器。从原理上看,它属于 ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于 RAM,所以传统ROM与RAM的定义和划分已失去意义。因而它是一种全新的存储器技术。闪速存储器的特点:(1)固有的非易失性,(2)廉价的高密度,(3)可直接执行,(4)固态性能。4.请说明SRAM的组成结构,与 SRAM相比,DRAM在电路组成上有什么不同之处?SRAM存储器由存储体、读写电路、地址译码电路、控制电路组成, DRAM还需要有动态刷新电路。第五章 指令系统1.在寄存器—寄存器型,寄存器—存储器型和存储器—存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?寄存器-寄存器型执行速度最快 ,存储器-存储器型执行速度最慢。因为前者操作数在寄存器中,后者操作数在存储器中,而访问一次存储器所需的时间一般比访问一次寄存器所需时间长。2.一个较完整的指令系统应包括哪几类指令?包括:数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指令、堆栈指令、字符串指令、特权指令等。3.什么叫指令?什么叫指令系统?指令就是要计算机执行某种操作的命令一台计算机中所有机器指令的集合,称为这台计算机的指令系统。第六章 中央处理部件CPU1.指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据。时间上讲,取指令事件发生在“取指周期” ,取数据事件发生在“执行周期”。从空间上讲,从内存读出的指令流流向控制器(指令寄存器)。从内存读出的数据流流向运算器(通用寄存器)。2.简述CPU的主要功能。CPU主要有以下四方面的功能: (1)指令控制 程序的顺序控制,称为指令控制。(2)操作控制 CPU管理并产生由内存取出的每条指令的操作信号,把各种操作信号送往相应部件,从而控制这些部件按指令的要求进行动作。时间控制对各种操作实施时间上的控制,称为时间控制。数据加工对数据进行算术运算和逻辑运算处理,完成数据的加工处理。3.举出CPU中6个主要寄存器的名称及功能。CPU有以下寄存器:指令寄存器(IR):用来保存当前正在执行的一条指令。程序计数器(PC):用来确定下一条指令的地址。地址寄存器(AR):用来保存当前CPU所访问的内存单元的地址。缓冲寄存器(DR):<1>作为CPU和内存、外部设备之间信息传送的中转站。<2> 补偿CPU和内存、外围设备之间在操作速度上的差别。<3> 在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。通用寄存器(AC):当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算时,为ALU提供一个工作区。状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。除此之外,还保存中断和系统工作状态等信息,以便使 CPU和系统能及时了解机器运行状态和程序运行状态。4.比较水平微指令与垂直微指令的优缺点。水平型微指令并行操作能力强、效率高、灵活性强,垂直型微指令则较差。水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。由水平型微指令解释指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令正好相反。水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说比较容易掌握5.什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何?指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间。机器周期也称为 CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间)时钟周期是时钟频率的倒数, 也可称为节拍脉冲或 T周期,是处理操作的最基本单位。一个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成。6.什么是RISC?RISC指令系统的特点是什么?RISC是精简指令系统计算机,它有以下特点:选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。指令长度固定,指令格式种类少,寻址方式种类少。只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行。大部分指令在一个机器周期内完成。(5)CPU中通用寄存器数量相当多。以硬布线控制为主,不用或少用微指令码控制。一般用高级语言编程,特别重视编译优化工作,以减少程序执行时间。7.什么是CISC?CISC指令系统的特点是什么?CISC是复杂指令系统计算机的英文缩写。其特点是:(1)指令系统复杂庞大,指令数目一般多达 2、3百条。(2)寻址方式多(3)指令格式多 (4) 指令字长不固定(5)可访存指令不加限制 (6) 各种指令使用频率相差很大(7)各种指令执行时间相差很大 (8) 大多数采用微程序控制器8.什么叫指令?什么叫微指令?二者有什么关系?指令,即指机器指令。每一条指令可以完成一个独立的算术运算或逻辑运算操作。控制部件通过控制线向执行部件发出各种控制命令, 通常把这种控制命令叫做微命令,而一组实现一定操作功能的微命令的组合,构成一条微指令。许多条微指令组成的序列构成了微程序,微程序则完成对指令的解释执行。第七章 存储系统1.什么是存储保护?通常采用什么方法?当多个用户共享主存时,为使系统能正常工作,应防止由于一个用户程序出错而破坏其它用户的程序和系统软件,还要防止一个用户程序不合法的访问不是分给它的主存区域。为此,系统提供存储保护。通常采用的方法是:存储区域保护和访问方式保护。第九章 输入输出(I/O)设备1.何谓CRT的显示分辨率、灰度级?分辨率是指显示器所能表示的像素个数。像素越密,分辨率越高,图像越清晰。分辨率取决于显像管荧光粉的粒度、荧光屏的尺寸和 CRT电子束的聚焦能力。同时刷新存储器要有与显示像素数相对应的存储空间,用来存储每个像素的信息。灰度级是指黑白显示器中所显示的像素点的亮暗差别,在彩色显示器中则表现为颜色的不同。灰度级越多,图像层次越清楚逼真。2.什么是刷新存储器?其存储容量与什么因素有关?为了不断提供刷新图像的信号,必须把一帧图像信息存储在刷新存储器,也叫视频存储器。其存储容量由图像灰度级决定。分辨率越高,灰度级越多,刷新存储器容量越大。第十章 输入输出(I/O)系统1.外围设备的I/O控制方式分哪几类?各具什么特点?外围设备的I/O控制方式分类及特点:程序查询方式:CPU的操作和外围设备的操作能够同步,而且硬件结构比较简单程序中断方式:一般适用于随机出现的服务,且一旦提出要求应立即进行,节省了CPU的时间,但硬件结构相对复杂一些。直接内存访问(DMA)方式:数据传输速度很高,传输速率仅受内存访问时间的限制。需更多硬件,适用于内存和高速外设之间大批交换数据的场合。通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了CPU的工作效率。外围处理机方式:通道方式的进一步发展,基本上独立于主机工作,结果更接近一般处理机。2.总线的一次信息传送过程大致分哪几个阶段?分五个阶段:请求总线、总线仲裁、寻址(目的地址) 、信息传送、状态返回(或错误报告)。3.一个计算机系统中的总线,大致分为哪几类?一个计算机系统中的总线分为三类:同一部件如CPU内部连接各寄存器及运算部件之间的总线,称为内部总线。同一台计算机系统的各部件,如CPU、内存、通道和各类I/O接口间互相连接的总线,称为系统总线。多台处理机之间互相连接的总线,称为多机系统总线。4.说明总线结构对计算机系统性能的影响。(1)最大存储容量单总线系统中,最大内存容量必须小于由计算机字长所决定的可能的地址总线。双总线系统中,存储容量不会受到外围设备数量的影响(2)指令系统双总线系统,必须有专门的 I/O指令系统单总线系统,访问内存和 I/O使用相同指令(3)吞吐量总线数量越多,吞吐能力越大5.中断处理过程包括哪些操作步骤?中断处理过程如下:设备提出中断请求当一条指令执行结束时CPU响应中断(3)CPU设置“中断屏蔽”标志,不再响应其它中断请求保存程序断点(PC)硬件识别中断源(转移到中断服务子程序入口地址)用软件方法保存CPU现场为设备服务恢复CPU现场“中断屏蔽”标志复位,以便接收其它设备中断请求返回主程序6.画出中断处理过程的流程图。解:图如下:7.中断接口中有哪些标志触发器?功能是什么?中断接口中有四个标志触发器:准备就绪的标志(RD):一旦设备做好一次数据的接受或发送,便发出一个设备动作完毕信号,使RD标志置“1”。在中断方式中,该标志用作为中断源触发器,简称中断触发器。允许中断触发器(EI):可以用程序指令来置位。EI为“1”时,某设备可以向CPU发出中断请求;EI为“0”时,不能向CPU发出中断请求,这意味着某中断源的中断请求被禁止。设置EI标志的目的,就是通过软件来控制是否允许某设备发出中断请求。(3)中断请求触发器(IR):它暂存中断请求线上由设备发出的中断请求信号。当志为“1”时,表示设备发出了中断请求。

IR标中断屏蔽触发器(IM):是CPU是否受理中断或批准中断的标志。IM标志为“0”时,CPU可以受理外界的中断请求,反之,IM标志为“1”时,CPU不受理外界的中断。还有一个称为工作触发器:(BS):设备“忙”的标志,表示设备正在工作。8.CPU响应中断应具备哪些条件?在CPU内部设置的中断允许触发器必须是开放的。外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至CPU。当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断。9.请说明程序查询方式与中断方式各自的特点。程序查询方式,数据在 CPU和外围设备之间的传送完全靠计算机程序控制,优点是硬件结构比较简单,缺点是 CPU效率低,中断方式是外围设备用来“主动”通知 CPU,准备输入输出的一种方法,它节省了 CPU时间,但硬件结构相对复杂一些。10.简要描述外设进行 DMA操作的过程及DMA方式的主要优点。外设发出DMA请求(2)CPU 响应请求,DMA控制器从CPU接管总线的控制由DMA控制器执行数据传送操作向CPU报告DMA操作结束主要优点是数据传送速度快第二部分:其他题型一、选择题:1、完整的计算机系统应包括 。A、运算器、存储器、控制器 B、外部设备和主机C、主机和实用程序 D、配套的硬件设备和软件系统2、计算机系统中的存储器系统是指 。A、RAM存储器 B、ROM存储器C、主存储器 D、主存储器和外存储器3、至今为止,计算机中的所有信息仍以二进制方式表示的理由是 。A、节约元件 B、运算速度快 C、物理器件性能所致 D、信息处理方便4、冯·诺依曼机工作方式的基本特点是 。A、多指令流单数据流 B、按地址访问并顺序执行指令C、堆栈操作 D、存储器按内部选择地址5、某寄存器中的值有时是地址,因此只有计算机的 才能识别它。A、译码器 B、判断程序 C、指令 D、时序信号6、50年代,为了发挥 的效率,提出了 技术,从而发展了操作系统,通过它对 进行管理和调度。A、计算机,操作系统,计算机 B、计算,并行,算法C、硬设备,多道程序,硬软资源 D、硬设备,晶体管,计算机7、计算机硬件能直接执行的只有 。A、符号语言 B、机器语言 C、机器语言和汇编语言 D、汇编语言8、在机器数中, 的零的表示形式是唯一的。A、原码 B、补码 C、反码 D、原码和反码9、针对8位二进制数,下列说法中正确的是 。C、+1的移码等于-127的反码 D、0的补码等于-1的反码10、计算机系统中采用补码运算的目的是为了 。A、与手工运算方式保持一致 B、提高运算速度C、简化计算机的设计 D、提高运算的精度11、某机字长32位,采用定点小数表示,符号位为 1位,尾数为31位,则可表示的最大正小数为 ,最小负小数为 。A、+(231-1) B、-(1-2-32) C、+(1-2-31)≈+1 D、-(1-2-31)≈-112、某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正整数为,最小负整数为。A、+(231-1)B、-(1-2-32)C、+(230-1)D、-(231-1)13、用n+1位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是 。A、0≤|N|≤2n+1-1 B 、0≤|N|≤2n-1 C 、0≤|N|≤2n-1-114、用n+1位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是 。A、0≤|N|≤1-2-(n+1) B 、0≤|N|≤1-2-n C 、0≤|N|≤1-2-n+115、定点 8位字长的字,采用 2的的补码形式表示 8位二进制整数,可表示的数范围为 。A、-127~+127 B、-2-127~+2-127 C、2-128~2+127 D、-128~+12716、IEEE754标准规定的32位浮点数格式中,符号位为 1位,阶码为8位,尾数为23位。则它所能表示的最大规格化正数为 。A、+(2-223)×2+127 B 、+(1-223)×2+127C、+(2-223)×2+255 D、2+127-22317、IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位。则它所能表示的最小规格负数为 。A、-(2-252)×2-1023 B 、-(2-2-52)×2+1023C、-1×2-1024 D、-(1-252)×2+204718、假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的码是 。19、若某数x的真值为-0.1010,在计算机中该数表示为 1.0110,则该数所用的编码方法是 码。A、原 B、补 C、反 D、移20、长度相同但格式不同的 2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为 。A、两者可表示的数的范围和精度相同B、前者可表示的数的范围大但精度低C、后者可表示的数的范围大且精度高D、前者可表示的数的范围大且精度高21、在浮点数原码运算时,判定结果为规格化数的条件是 。A、阶的符号位与尾数的符号位不同 B、尾数的符号位与最高数值位相同C、尾数的符号位与最高数值位不同 D、尾数的最高数值位为 122、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是 。A、阶符与数符相同 B、阶符与数符相异C、数符与尾数小数点后第 1位数字相异D、数符与尾数小数点后第 1位数字相同23、运算器虽有许多部件组成,但核心部分是 。A、数据总线 B、算术逻辑运算单元 C、多路开关 D、通用寄存器24、在定点二进制运算器中,减法运算一般通过 来实现。A、原码运算的二进制减法器 B、补码运算的二进制减法器C、补码运算的十进制加法器 D、补码运算的二进制加法器25、在定点运算器中,无论采用双符号位还是单符号位,必须有 ,它一般用 来实现。A、译码电路,与非门 B、编码电路,或非门C、溢出判断电路,异或门 D、移位电路,与或非门26、下列说法中正确的是 。A、采用变形补码进行加减法运算可以避免溢出B、只有定点数运算才有可能溢出,浮点数运算不会产生溢出C、只有带符号数的运算才有可能产生溢出D、只有将两个正数相加时才有可能产生溢出27、在定点数运算中产生溢出的原因是 。A、运算过程中最高位产生了进位或借位B、参加运算的操作数超出了机器的表示范围C、运算的结果超出了机器的表示范围D、寄存器的位数太少,不得不舍弃最低有效位28、存储器是计算机系统中的记忆设备,它主要用来 。A、存放数据 B、存放程序 C、存放数据和程序 D、存放微程序29、存储单元是指 。A、存放一个二进制信息位的存储元 B、存放一个机器字的所有存储元集合C、存放一个字节的所有存储元集合 D、存放两个字节的所有存储元集合30、计算机的存储器采用分级存储体系的主要目的是 。A、便于读写数据 B、减小机箱的体积C、便于系统升级 D、解决存储容量、价格和存取速度之间的矛盾31、存储周期是指 。A、存储器的读出时间 B、存储器的写入时间C、存储器进行连续读和写操作所允许的最短时间间隔D、存储器进行连续写操作所允许的最短时间间隔32、和外存储器相比,内存储器的特点是 。A、容量大,速度快,成本低 B、容量大,速度慢,成本高C、容量小,速度快,成本高 D、容量小,速度快,成本低33、某计算机字长16位,它的存储容量 64KB,若按字编址,那么它的寻址范围是 。A、0~64K B、0~32K C、0~64KB D、0~32KB34、某SRAM芯片,其存储容量为 64K×16位,该芯片的地址线和数据线数目为 。A、64,16 B、16,64 C、64,8 D、16,1635、某DRAM芯片,其存储容量为 512K×8位,该芯片的地址线和数据线数目为 。A、8,512 B、512,8 C、18,8 D、19,836、某机字长32位,存储容量1MB,若按字编址,它的寻址范围是 。A、0~1M B、0~512KB C、0~256K D、0~256KB37、某计算机字长 32位,其存储容量为 4MB,若按字编址,它的寻址范围是 。A、0~1M B、0~4MB C、0~4M D、0~1MB38、某计算机字长 32位,其存储容量为 4MB,若按半字编址,它的寻址范围是 。A、0~4MB B、0~2MB C、0~2M D、0~1MB39、某计算机字长为为 32位,其存储容量为16MB,若按双字编址,它的寻址范围是 。A、0~16MB B、0~8M C、0~8MB D、0~16MB40、某SRAM芯片,其容量为 512×8位,加上电源端和接地端,该芯片引出线的最小数目应为 。A、23 B、25 C、50 D、1941、相联存储器是按 进行寻址的存储器。A、地址指定方式 B、堆栈存取方式C、内容指定方式 D、地址指定与堆栈存取方式结合42、主存储器和CPU之间增加cache的目的是 。A、解决CPU和主存之间的速度匹配问题 B、扩大主存储器的容量C、扩大CPU中通用寄存器的数量D、既扩大主存容量又扩大 CPU通用寄存器数量43、采用虚拟存储器的主要目的是 。A、提高主存储器的存取速度B、扩大主存储器的存储空间,并能进行自动管理和调度C、提高外存储器的存取速度 D、扩大外存储器的存储空间44、在虚拟存储器中,当程序在执行时, 完成地址映射。A、程序员 B、编译器 C、装入程序 D、操作系统45、下列说法中不正确的是 。A、每个程序的虚地址空间可以大于实地址空间,也可以小于实地址空间B、多级存储体系由 cache、主存和虚拟存储器构成C、cache和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理D、当cache未命中时,CPU可以直接访问主存,而外存与 CPU之间则没有直接通路46、虚拟段页式存储管理方案的特点为 。A、空间浪费大、存储共享不易、存储保护容易、不能动态连接B、空间浪费小、存储共享容易、存储保护不易、不能动态连接C、空间浪费大、存储共享不易、存储保护容易、能动态连接D、空间浪费小、存储共享容易、存储保护容易、能动态连接47、在cache的地址映射中,若主存中的任意一块均可映射到 cache内的任意一块的位置上,则这种方法称为 。A、全相联映射 B、直接映射 C、组相联映射 D、混合映射48、指令系统中采用不同寻址方式的目的主要是 。A、实现存储程序和程序控制B、缩短指令长度,扩大寻址空间,提高编程灵活性C、可以直接访问外存D、提供扩展操作码的可能并降低指令译码难度49、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一数常需采用 。A、堆栈寻址方式 B、立即寻址方式C、隐含寻址方式 D、间接寻址方式50、对某个寄存器中操作数的寻址方式称为 寻址。A、直接 B、间接 C、寄存器 D、寄存器间接51、寄存器间接寻址方式中,操作数处在 。A、通用寄存器 B、主存单元 C、程序计数器 D、堆栈52、变址寻址方式中,操作数的有效地址等于 。A、基值寄存器内容加上形式地址(位移量)B、堆栈指示器内容加上形式地址C、变址寄存器内容加上形式地址D、程序计数器内容加上形式地址53、堆栈寻址方式中,设 A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元,如果进栈操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作应为 。A、(Msp)→A,(SP)+1→SP B 、(SP)+1→SP,(Msp)→AC、(SP)-1→SP,(Msp)→A D 、(Msp)→A,(SP)-1→SP54、程序控制类指令的功能是 。A、进行算术运算和逻辑运算 B、进行主存与CPU之间的数据传送C、进行CPU和I/O设备之间的数据传送 D、改变程序执行的顺序55、运算型指令的寻址与转移性指令的寻址不同点在于 。A、前者取操作数,后者决定程序转移地址B、后者取操作数,前者决定程序转移地址C、前者是短指令,后者是长指令D、前者是长指令,后者是短指令56、指令的寻址方式有顺序和跳跃两种方式。采用跳跃寻址方式,可以实现 。A、堆栈寻址 B、程序的条件转移C、程序的无条件转移 D、程序的条件转移或无条件转移57、下列几项中,不符合 RISC指令系统的特点是 。A、指令长度固定,指令种类少B、寻址方式种类尽量减少,指令功能尽可能强C、增加寄存器的数目,以尽量减少访存次数D、选取使用频率最高的一些简单指令,以及很有用但不复杂的指令58、中央处理器是指 。A、运算器 B、控制器C、运算器和控制器 D、运算器,控制器和主存储器59、在CPU中跟踪指令后继地址的寄存器是 。A、主存地址寄存器 B、程序计数器C、指令寄存器 D、状态条件寄存器60、操作控制器的功能是 。A、产生时序信号 B、从主存取出一条指令C、完成指令操作码译码D、从主存取出指令,完成指令操作码,产生有关的操作控制信号61、指令周期是指 。A、CPU从主存取出一条指令的时间 B、CPU执行一条指令的时间C、CPU从主存取出一条指令加上执行这条指令的时间D、时钟周期时间62、同步控制是 。A、只适用于CPU控制的方式 B、只适用于外围设备控制的方式C、由统一时序信号控制的方式 D、所有指令执行时间都相同的方式63、请在以下叙述中选出两个正确描述的句子 。A、同一个CPU周期中,可以并行执行的微操作叫相容性操作B、同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C、同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D、同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作64、微程序控制器中,机器指令与微指令的关系是 。A、每一条机器指令由一个微指令来执行B、每一条机器指令由一段用微指令编成的微程序来解释执行C、一段机器指令组成的程序可由一条微指令来执行D、一条微指令由若干条机器指令组成65、为了确定下一条微指令的地址,通常采用断定方式,其基本思想是 。A、用程序计数器 PC来产生后继续微指令地址B、用微程序计数器 PC来产生后继微指令地址C、通过微指令控制字段由设计者指定或者由设计者指定的差别字段控制产生后继微指令地址D、通过指令中指定一个专门字段来控制产生后继微指令地址66、下面描述的RISC机器基本概念中正确的句子是 。A、RISC机器不一定是流水 CPU B、RISC机器一定是流水CPUC、RISC机器有复杂的指令系统 D、CPU配备很少的通用寄存器67、描述流水CPU基本概念中正确的句子是 。A、流水CPU是以空间并行性为原理构造的处理器B、流水CPU一定是RISC机器C、流水CPU一定是多媒体CPUD、流水CPU是一种非常经济而实用的时间重叠技术68、下列部件中不属于控制器的部件是 。A、指令寄存器 B、操作控制器 C、程序计数器 D、状态条件寄存器69、下列部件中不属于执行部件的是 。A、控制器 B、存储器 C、运算器 D、外围设备70、计算机操作的最小时间单位是 。A、时钟周期 B、指令周期 C、CPU周期 D、微指令周期71、就微命令的编码方式而言,若微操作命令的个数已确定,则 。A、直接表示法比编码表示法的微指令字长短B、编码表示法比直接表示法的微指令字长短C、编码表示法与直接表示法的的微指令字长相等D、编码表示法与直接表示法的的微指令字长大小关系不确定72、正确说明中正确的是 。A、微程序控制方式和硬孙线控制方式相比较,前者可以使指令的执行速度更快B、若采用微程序控制方式,则可以 PC取代PCC、控制存储器可以用掩模 ROM、EPROM或闪速存储器实现D、指令周期也称为 CPU周期73、下列各条中,不属于微指令结构设计所追求的目标的是 。A、提高微程序的执行速度 B、提高微程序设计的灵活性C、缩短微指令的长度 D、增大控制存储器的容量74、计算机使用总线结构的主要优点是便于实于实现积木化,同时 。A、减少了信息传输量 B、提高了信息传输的速度C、减少了信息传输线的条数75、系统总线中地址线的功用是 。A、用于选择主存单元 B、用于选择进行信息传输的设备C、用于指定主存单元和 I/O设备接口电路的地址D、用于传送主存物理地址和逻辑地址76、在 的计算机系统中,外设可以和主存储器单元统一编址, 因此可以不使用 I/O指令。A、单总线 B、双总线 C、三总线 D、多种总线77、以RS-232为接口,进行7位ASCII码字符传送,带有一位奇校验位和两位停止位,当波特率为9600波特时,字符传送率为 。A、960 B、873 C、1371 D、48078、下列各项中, 是同步传输的特点。A、需要应答信号 B、各部件的存取时间比较接近C、总线长度较长 D、总线周期长度可变79、计算机系统的输入输出接口是 之间的交接界面。A、CPU与存储器 B、主机与外围设备C、存储器与外围设备 D、CPU与系统总线80、计算机的外围设备是指 。A、输入/输出设备 B、外存设备C、远程通信设备 D、除了CPU和内存以外的其它设备81、CRT的分辨为1024×1024像素,像素的颜色数为 256,则刷新存储器的容量是 。A、512KB B、1MB C、256KB D、2MB82、CRT的颜色数为256色,则刷新存储器每个单元的字长是 。A、256位 B、16位 C、8位 D、7位83、具有自同步能力的磁记录方式是 。A、NRZ0 B、NRZ1 C、PM D、MFM84、MD光盘和PC光盘是 型光盘。A、只读 B、一次 C、重写85、以下描述中基本概念正确的句子是 。A、硬盘转速高,存取速度快 B、软盘转速快,存取速度快C、硬盘是接触式读写 D、软盘是浮动磁头读写86、下面关于计算机图形和图像的叙述中,正确的是 。A、图形比图像更适合表现类似于照片和绘画之类的有真实感的画面B、一般说来图像比图形的数据量要少一些C、图形比图像更容易编辑、修改D、图像比图形更有用87、显示器的主要参数之一是分辨率,其含义为 。A、显示屏幕的水平和垂直扫描频率 B、显示屏幕上光栅的列数和行数C、可显示不同颜色的总数D、同一幅画面允许显示不同颜色的最大数目88、下列各种操作的时间中,不属于活动头硬盘的存取访问时间的是 。A、寻道时间 B、旋转延迟时间 C、定位时间 D、传送时间89、中断发生时,由硬件保护片更新程序计数器 PC,而不是由软件完成,主要是为了 。A、能进入中断处理程序并能正确返回原程序 B、节省内存C、提高处理机的速度 D、使中断处理程序易于编制,不易出错90、中断向量地址是 。A、子程序入口地址 B、中断源服务程序入口地址C、中断服务程序入口地址 D、中断返回地址91、在I/O设备、数据通道、时钟和软件这四项中,可能成为中断源的是 。A、I/O设备 B、I/O设备和数据通道C、I/O设备、数据通道和时钟 D、I/O设备、数据通道、时钟和软件92、中断允许触发器用来 。A、表示外设是否提出了中断请求 B、CPU是否响应了中断请求C、CPU是否正在进行中断处理 D、开放或关闭可屏蔽硬中断93、硬中断服务程序结束返回断点时, 程序末尾要安排一条指令 IRET,它的作用是 。A、构成中断结束命令 B、恢复断点信息并返回C、转移到IRET的下一条指令 D、返回到断点处94、在采用DMA方式高速传输数据时,数据传送是 。A、在总线控制器发出的控制信号控制下完成的B、在DMA控制器本身发出的控制信号控制下完成的C、由CPU执行的程序完成的D、由CPU响应硬中断处理完成的95、周期挪用方式常用于 方式的/输入输出中。A、DMA B、中断 C、程序传送 D、通道96、下列陈述中正确的是 。A、中断响应过程是由硬件和中断服务程序共同完成的B、每条指令的执行过程中,每个总线周期要检查一次有无中断请求C、检测有无DMA请求,一般安排在一条指令执行过程的末尾D、中断服务程序的最后一条指令是无条件转移指令97、如果有多个中断同时发生,系统将根据中断优先级最高的中断请求。若要调整中断事件的响应次序,可以利用 。A、中断嵌套 B、中断向量 C、中断响应 D、中断屏蔽98、通道程序是由 组成。A、I/O指令 B、通道指令(通道控制) C、通道状态字99、通道对CPU的请求形式是 。A、自陷 B、中断 C、通道命令 D、跳转指令100、CPU对通道的请求形式是 。A、自陷 B、中断 C、通道命令 D、I/O指令答案:1.D 2.D 3.C 4.B 5.C 6.C 7.B 8.B 9.B 10.C 11.①C②D12.①A②D 13.B 14.B 15.D 16.A 17.C 18.D 19.B 20.B 21.D22.C 23.B 24.D 25.C 26.D 27.C 28.C 29.B 30.D 31.C 32.C33.B 34.D 35.D 36.C 37.A 38.C 39.B 40.D 41.C 42.A 43.B44.D 45.B 46.D 47.A 48.B 49.C 50.C 51.B 52.C 53.B 54.D55.A 56.D 57.B 58.C 59.B 60.D 61.C 62.C 63.A,D 64.B 65.C66.B 67.D 68.D 69.A 70.A 71.B 72.C 73.D 74.C 75.C 76.A77.A 78.B 79.B 80.D 81.B 82.C 83.C,D 84.C 85.A 86.C 87.B88.C 89.A 90.B 91.D 92.D 93.B 94.B 95.A 96.A 97.D 98.B99.B 100.D二、填空题1、在计算机术语中,将运算器和控制器合在一起称为

,而将

和存储器合在一起称为 。2、存储 并按

顺序执行,这是

型计算机的工作原理,也是计算机

工作的关键。3、计算机系统是一个由硬件、软件组成 结构,它通常由 级、 级、级、 级、 级组成。每一级上都能进行 。4、从采用的器件角度看,计算机的发展大致经历了五代的变化。从 年开始为第一代,采用 ;从 年开始为第二代,采用 ;从 年开始为第三代,采用 ;从年开始为第四代,采用 ;从 年开始为第五代,采用 。5、计算机的软件一般分为两大类:一类叫 软件,一类叫 软件。其中,数据库管理系统属于 软件,计算机辅助教学软件属于 软件。6、计算机系统中的存储器分为 和 。在CPU执行程序时,必须将指令存放在中。7、输入、输出设备以及辅助存储器统称为 。8、计算机存储器的最小单位为 。1KB容量的存储器能够存储 个这样的基本单位。9、在计算机系统中,多个系统部件之间信息传送的公共通路称为 。就其所传送的信息的性质而言,在公共通路上传送的信息包括 、 和信息。10、一个定点数由 和 两部分组成。根据小数点位置不同,定点数有和 两种表示方法。11、为了使计算机能直接处理十进制形式的数据,采用以下两种表示形式:形式和

形式。前者主要用在

计算的应用领域,后者用于直接完成

的算术运算。12、数的真值变成机器码可采用:

表示法,

表示法,

表示法,

表示法。13、移码表示法主要用于表示

的阶码

E,以利于比较两个

数的大小和

操作。14、字符信息是

数据,以属于处理

领域的问题。国际上采用的字符系统是七单位的

码。15、为使运算器构造的 ,运算方法中算术运算通常采用 加减法,乘除法或 乘除法。16、八位二进制数所能的整数范围用二进制补码表示是

,用十进制表示是到 。17、在进行浮点加减法运算时,需要完成 、 、 、 和等步骤。18、对阶时,使 阶向 阶看齐,使小阶的尾数向

移位,每

移一位,其阶码加1,直到两数的阶码相等为止。19、在浮点加减法运算中,当运算结果的尾数的绝对值大于

1时,需要对结果进行

,其操作是 。20、在浮点加减法运算中,当运算结果的尾数的绝对值小于

0.5时,需要对结果进行

,其操作是 。21、现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有A、B和 C 三种形式。其中 A 操作速度最慢, C 操作速度最快。22、浮点数选择的尾数基值(也即阶码的底)越大,它所能表示的数的范围就越它所表示的数的精度就越 。

,23、浮点运算器由 A 和算,而 B 要求能进行

B 组成,它们都是运算。

运算器。

A

只要求能执行

运24、对存储器的要求是

,为了解决这三方面的矛盾,计算机采用体系结构。25、存储器的技术指标有 , , , 。26、CPU能直接访问 和 ,但不能直接访问 和 。27、广泛使用的 和 都是半导体不如后者高。它们的共同缺点是断电后

存储器,前者的速度比后者快,保存信息。28、闪速存储器能提供高性能、低功耗、高可靠性以及 能力,为现有的体系结构带来巨大变化,因此作为 用于便携式电脑中。29、相联存储器不按地址而是按访问的存储器,在存储器中用来存放。在这两种应用中,都需要

cache中用来存放查找。

,在虚拟30、cache是一种存储器,是为了解决重要的硬件技术。现发展为体系;

CPU和主存之间分设体系。

不匹配而采用的一项31、主存与cache的地址映射有A、了前二者的优点又尽量避免其缺点,从

B 、

C三种方式。其中来说较为理想。

C方式,适度地兼顾32、虚拟存储器指的是

层次,它给用户提供了一个比实际

空间大得多的空间。33、虚拟存储器只是一个容量非常大的存储器 模型,不是任何实际的存储器。按照主存一外存层次的信息传送单位不同,虚拟存储器有式、 式、 式三类。34、多个用户共享主存时,系统应提供

。通常采用的方法是

保护和保护,并用 来实现。35、存储器的读出时间指的是为便于控制,存储器设计的读出时间

。实际上存储器的读出时间写入时间。而存取周期

写入时间,但存取时间。36、半导体SRAM靠 存储信息,半导体 DRAM则是靠 存储信息。37、DRAM存储器的刷新一般有

三种方式,之所以刷新是因为 。38、使用cache为了解决

是为了解决 问题,存储管理主要由 实现。使用虚拟存储器是问题,存储管理主要由 实现。后一种情况下, CPU 访问第二级存储器。39、虚拟存储器通常由 和 两级存储系统组成。为了在一台特定的机器上执行程序,必须把 映射到这台机器主存储器的 空间上,这个过程称为 。40、为了便于主存和辅存之间的信息交换,虚拟存储器一般采用 或 的复合地址格式。根据地址格式不同,虚拟存储器分为 、 和 三种。41、计算机系统的存储系统通常采用层次结构。在选择各层次所采用的器件时,应综合考虑 、 、 、 、 等因素。42、指令系统是表征一台计算机 的重要因素,它的 和 不仅直接影响到机器的硬件结构,而且也影响到 。43、指令格式是指令用 表示的结构形式,指令格式由 字段和字段组成。44、指令操作码字段表征指令的 ,而地址码字段指示 ,微小型机中多采用混合方式的指令格式。45、数据寻址方式有 寻址, 寻址, 寻址, 寻址,寻址, 寻址, 寻址, 寻址, 寻址,寻址, 寻址等多种。46、堆栈是一种特殊的 寻址方式,它采用 原理。按结构不同分为堆栈和 堆栈。47、一个较完善的指令系统包含

类指令,

类指令,

指令,类指令, 指令,

指令,

类指令。48、RISC指令系统的最大的特点是:

固定;

种类少;只有

指令访问存储器。49、指令格式中,地址码字段是通过出 地址,常用的指令格式有

来体现的,因为通过某种方式的变换,可以给、 、 三种。50、二地址指令中,操作数的物理位置有三种型式,它们是: 、 型和 型。51、隐含寻址是指令格式中不明确给出址。立即寻址是指令的地址字段指出的不是

,而是隐含指定,通常以,而是。

作为隐含地52、寄存器直接寻址是

,寄存器间接寻址是

,所以指令执行的速度前者比后者 。53、块寻址方式常用于

,以实现外存或外设同主存之间的

,在主存中还可用于 。54、指令字长度等于机器长度的指令称为 ;指令字长度等于半个机器字长度的指令称为 ;指令字长度等于两个机器字长度的指令称为 。55、条件转移指令、无条件转移指令、转子指令、返主指令、中断返回指令等都是令。这类指令在指令格式中所表示的地址,表示要转移的是 ,而不是

指。56、存储器堆栈中,需要一个 ,它是CPU中的一个专用寄存器,它指定的 就是堆栈的 。57、计算机的低级语言分为 和 ,这两种语言都是面向 的语言。高级语言的语句和用法与具体机器的 无关。58、设D为指令中的形式地址, I为基址寄存器,PC为程序计数器。若有效地址 E=(PC)+D,则为寻址方式;若有效地址E=(D),则为寻址方式;若E=(I)+D,则为寻址方式;若有效地址E=((PC)+D),则为寻址方式;若为直接寻址,则有效地址为

。59、在寄存器间接寻址方式中,有效地址存放在 中,而操作数存放在 中。60、根据操作数所在的位置,指出其寻址方式:操作数在寄存器中,为 寻址;操作数地址在寄存器中,为 寻址;操作数在指令中,为 寻址;操作数的主存地址在指令中,为 寻址;操作数的地址为某一寄存器的内容与指令的位移量之和,可以是 寻址、 寻址和 寻址。61、转移指令若采用直接寻址方式,则称为相对寻址方式,则称为 ,转移地址为

,转移地址由。

直接给出;若采用62、当今的 CPU芯片除了包括定点运算器和控制器外,还包括

运算器和管理等部件。63、CPU从 取出一条指令并执行这条指令的时间和称为 B功能不同,各种指令的 B是 。但在流水CPU中要力求做到

。由于各种指令的操作。64、时序信号产生器提供机器所需的三级体制;在微程序控制器中,一般采用

时序信号,在硬联线控制器中,时序信号采用二级体制。65、微程序设计技术是利用 方法设计 的一门技术,具有 等一系列优点。66、硬联线控制器的基本思想是:某一 控制信号是 译码输出、 信号、 信号的函数。67、流水CPU中的主要问题是 相关, 相关和 相关,为此需要采用相应的技术对策,都能保证流水畅通而不 。68、在

CPU中,指令寄存器的作用是

,程序计数器的作用是

,程序状态字寄存器

PSW的作用是

,地址寄存器的作用是

。69、CPU从主存取出一条指令并执行该指令的时间叫做 ,它常常用若干个来表示,而后者又包含有若干个 。70、控制部件通过控制线向执行部件发出各种控制命令,而执行部件接受此控制命令后所进行的操作叫做

通常把这种控制命令叫做。

,71、微程序控制器主要由 A 、 、 三大组成,其中 A是只读型存储器,它用来存放 。72、控制器主要包括 、 、 、 和 。73、CPU中,保存当前正在执行的指令的寄存器为

,保存下条指令地址的寄存器为 ,保存CPU访存地址的寄存器为

。74、总线是构成计算机系统的 ,是多个 部件之间进行数据传送的通道,并在 的基础上进行工作。75、微型计算机的标准总线从 16位的 总线发展到32位的 总线和总线,又进一步发展到 64位的 总线。76、衡量总线性能的重要指标是 ,它定义为总线本身所能达到的最高 。77、当代流行的标准总线追求与 、 、 无关的开发标准。78、计算机系统中,根据应用条件和硬件资源不同,数据的传输方式可采用传送, 传送, 传送。79、为了解决多个 同时竞争总线 ,必须具有 部件。80、按照总线仲裁电路的 不同,总线仲裁分为 仲裁和 仲裁。81、集中式仲裁方式必须有一个 ,它受理所有功能模块的 ,按进行排队,然后仅给一个功能模块发出 信号。82、分布式仲裁不需要 ,每个功能模块都有自己的 。通过分配 仲裁号,每个仲裁器将仲裁总线得到的号与 进行比较,从而获得总线控制权。83、总线定时是总线系统的核心问题之一。为了同步 、 的操作,必须制订 。通常采用 定时和 定时两种方式。84、单处理器系统中的总线可以分为三类, CPU内部连接各寄存器及运算部件之间的总线称为 ;中、低速I/O设备之间互相连接的总线称为 ;同一台计算机系统内的高速功能部件之间相互连接的总线称为

。85、不同的CRT显示标准所支持的最大 和 数目的 的。86、常用的打印设备有 打印机、 打印机、 打印机、 打印机,它们都属于 输出设备。87、磁盘、磁带属于 存储器,特点是

大,

低,记录信息

,但存取速度慢,因此在计算机系统中作为

存储器使用。88、磁表面存储器主要技术指标有: 、 、 、 。89、温彻斯特磁盘是一种采用先进技术研制的头、盘片、电机等驱动部件读写电路等组装成一个

磁头、

盘片的磁盘机,它将磁机电一体化整体,成为最有代表性的

存储器。90、软磁盘和硬磁盘的 原理与 方式基本相同,但在 和 上存在较大的差别。91、光盘是近年来发展起来的一种光盘分型、型、

设备,是型三类。

不可缺少的设备。按读写性质分,92、重写型光盘分 和 两种,用户可对这类光盘进行 信息。93、按读写性质分,光盘分只读型一次型、重写型三类。MO属于 型,DVD属于 型,CD-R属于 型。94、按显示器件分类,显示设备可以分为 显示器、 显示器和 显示器等。95、CRT显示器上构成图像的最小单元或图像中的一个点称为 ;磁盘记录面上的一系列同心圆称为 。96、在计算机系统中,CPU对外围设备的管理除程序 方式、程序 方式外,还有 方式、 方式和 方式。97、程序中断方式是各类计算机中广泛使用的一种 方式,当某一外设的数据准备就绪后,它主动向 发出请求信号,后者响应中断请求后,暂停运行主程序,自动转移到设备的 。98、中断处理需要有中断 、中断 产生、中断 等硬件支持。99、如果CPU处于中断允许状态,则可立即接受中断请求进行中断响应。一旦进行中断响应过程,CPU会立即自动 ,并将当前 和 的内容保存到 。100、程序中断方式控制输入输出的主要特点是,可以使 和 并行工作。101、中断系统应具有的功能包括:实现中断响应、中断服务和 ;实现中断排队和 。102、一次程序中断大致分为 、 、 、 、 等过程。103、DMA技术的出现使得 可以通过 直接访问 ,在此同时,CPU可以继续执行程序。104、DMA方式采用以下三种方式: 、 、 交替访内。105、通道是一个特殊功能的 ,它有自己的 专门负责数据输入输出的传输控制,CPU只负责 功能。106、通道有三种类型: 通道、 通道、 通道。答案:1、A.CPU B.CPU C.主机2、A.程序 B.地址 C.冯·诺依曼 D.自动化3、A.多级层次 B.微程序 C.一般机器 D.操作系统 E.汇编语言 F.高级语言程序设计4、A.1946 B.电子管 C.1958 D.晶体管 E.1965 F.中小规模集成电路G.1971 H.大规模和超大规模集成电路 I.1986 J.巨大规模集成电路5、A.系统 B.应用 C.系统 D.应用6、A.内存 B.外存 C.内存7、A.外围设备8、A.比特 B.81929、A.总线 B.数据 C.地址 D.控制10、A.符号位 B.数值域 C.纯小数 D.纯整数11、A.字符串 B.压缩的十进制数串 C.非数值 D、十进制数12、A.原码 B.反码 C.补码 D.移码13、A.浮点数 B.指数 C.对阶14、A.符号 B.非数值 C.ASCII15、A.简单性 B.补码 C.原码 D.补码.01111111 C.-128 D.+12717、A.对阶 B.尾数求和 C.结果规格化 D.舍入处理 E.溢出处理18、A.小 B.大 C.右 D.右19、A.向右规模化 B.尾数右移一位,左边补符号位,阶码加一20、A.向左规模化 B.尾数每次左移一位,右边补一个零,阶码减一,直到尾数的绝对值大于等于0.5为止21、A.单总线结构 B.双总线结构 C.三总线结构22、A.大 B.低23、A.阶码运算器 B.尾数运算器 C.定点 D.减法、加法 E.加、减、乘、除24、A.容量大 B.速度快 C.成本低 D.多级存储25、A.存储容量 B.存取时间 C.存储周期 D.存储器带宽26、A.cache B.主存 C.磁盘 D.光盘27、A.SRAM B.DRAM C.随机读写 D.集成度 E.不能28、A.瞬时启动B.存储器C.固态盘29、A.内容B.行地址表C.段表、页表和快表D.快速30、A.高速缓冲B.速度C.多级cacheD.指令cache和数据cache31、A.全相联B.直接C.组相联D.灵活性、命中率、硬件投资32、A.主存-外存B.主存C.虚拟地址33、A.逻辑B.物理C.页D.段E.段页34、A.存储保护B.存储区域C.访问方式D.硬件35、A.从一次读操作命令发出到该

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论