版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
中国石油大学(北京)远程教育学院《数字逻辑》期末复习题一、单项选择题.TTL门电路输入端悬空时,应视为(A)D.高阻A.高电平B.低电平C.D.高阻.最小项屋B无的逻辑相邻项是(D)A.ABCDB.Abcd c.abcd d.Abcd.全加器中向高位的进位C为(D)i+1A.A㊉B㊉CiiiC.A+B+A.A㊉B㊉CiiiC.A+B+CiiiiiiiiD.(A㊉C)Biii.一片十六选一数据选择器,它应有( A)位地址输入变量A.4 B.5 C.10 D.16.欲对78个信息以二进制代码表示,则最少需要(B)位二进制码A.4 B.7 C.78 D.10.十进制数25用8421BCD码表示为(B)D.10101D:ASCII码A.10101 B.0010D.10101D:ASCII码.常用的BCD码有(C)A:奇偶校验码 B:格雷码 C:8421码.已知Y=A+AB+AB,下列结果中正确的是(CA:Y=A B:Y=B C:Y=A+B D:Y=A+B.下列说法不正确的是(D)A:同一个逻辑函数的不同描述方法之间可相互转换B:任何一个逻辑函数都可以化成最小项之和的标准形式C:具有逻辑相邻性的两个最小项都可以合并为一项D:任一逻辑函数的最简与或式形式是唯一的.逻辑函数的真值表如下表所示,其最简与或式是(C)
LJ*0以8Oq1》OfOfIf;0-pOp“0平ggg1口OqDig*1举g的0平.1口A:ABC+ABC+ABCB:ABC+ABC+ABCC:BC+ABD:BC+AC.以下不是逻辑代数重要规则的是(DA.代入规则 B.反演规则C.对偶规则D.加法规则.已知函数A.B.C.D.+C-(D+BB+C.(D+E).已知函数A.B.C.D.+C-(D+BB+C.(D+E)-B+C.(D+E)二B+C-(D+E)」DE)的反函数应该是(A.组合逻辑电路一般由( A)组合而成。A、门电路 B、触发器C、计数器D、寄存器.求一个逻辑函数F的对偶式,可将F中的(A)。A、“・”换成“+”,“+”换成“・",常数中的“0”“1”互换B、原变量换成反变量,反变量换成原变量C、变量不变D、常数中的“0”换成“1”,“1”换成“0””达、史妒方物F=VA+B)(A+CXA+DXA+E)=/人、.逻辑函数 (A)。A.AB+AC+AD+AEB.A+BCEDA.AB+AC+AD+AEB.A+BCEDC.(A+BC)(A+DE) D,A+B+C+D+E.下列逻辑电路中,不是组合逻辑电路的有(D)A、译码器 B、编码器C、全加器D、寄存器.逻辑表达式A+BC=(C)A、ABBA、ABB、A+CC、(A+B)(A+C)D、B+C.在( A)输入情况下,“或非”运算的结果是逻辑“1”。A.全部输入为A.全部输入为“0”B.全部输入为“1”C.任一输入为“0”,尹也输白为“1” _D.任:输入为“1”.逻辑函数£=Zm(2,4,5,6)同F2=AR+BC之间关系为(AD.无关F=FF=D.无关A.1 2B.1 2C.20.时序逻辑电路一定包含(AA、触发器A、触发器B、组合逻辑电路C、移位寄存器D、译码器.时序逻辑电路中必须有(A人、输入逻辑变量 .时序逻辑电路中必须有(A人、输入逻辑变量 B、时钟信号_.逻辑函数F=(A+B+C)(A+B+C)、计数器
+B+CD、J编码器+B+C心/人(AAlm(0,1,4,5)
Em(4,5)Alm(0,1,4,5)
Em(4,5).B.Em(0,1,4,5)23.已知函数F=AB+CDA(A+B)・(C+D)A..ABA(B+C)根据反演规则得到的反函数是(AB.(A+B)(C+D)D.ABCD24.最小项ABCD的逻辑相邻项是ABCDAbcDC.)ABCD D.ABCD25.25.Mealy型时序逻辑电路的输出(A.只与当前外部输入有关C )。B.只与电路内部状态有关C.与外部输入和内部状态都有关C.与外部输入和内部状态都有关与外部输入和内部状态都无关一,F=26.逻辑函数F一,F=26.逻辑函数FA.C.口M(3,6,7)Em(3,6,7)EmG,6,7)B.D.A(B+C).JK触发器在CP脉冲作用下,欲实现Qn+1=Qn,则输入信号不能为(A.J=K=0 B.J=Q,K=Q C.J=Q,K=QD.J=Q,K=0.逻辑函数F(A,B,O=ABC+ABC+ABC+ABC+ABC=(A.Em(0,1,3,6,7)B.nm(0,1,3,6,7)29.下列触发器中没有约束条件的是(C.£m(6,7)D.AB+CA、基本RS触发器B、主从RS触发器CC、维持阻塞RS触发器30.欲得到D触发器的功能D、边沿D触发器以下诸图中唯有图(A )是正确的/JA.f JJEZii- ||CB..以下四个系列的TTL集成电路,其中功耗最小的为(D)A.CT74 B.CT74H C.CT74S D.CT74LS.下列门电路,不属于基本逻辑门的是(A)A.异或门 B.与门 C.或门 D.非门.n个变量函数的最小项是(C)oA.n个变量的积项,它包含全部n个变量B.n个变量的和项,它包含n个变量C.每个变量都以原、反变量的形式出现,且仅出现一次D.n个变量的和项,它不包含全部变量.下图示触发器电路的特征方程Qn+i=(A)T.QQn+TQnB.TQ+TQnC.QnD.T.图示ROM阵列逻辑图,当地址为A1AO=1O时,该字单元的内容为(AiAAcD(0^A.1110B.IllC.1010D.100.译码器的逻辑功能是将(D)人:输入的二进制代码译成对应输出的二进制代码8:输入的高、低电平译成对应输出的二进制代码口输入的高、低电平译成对应输出的高、低电平0:输入的二进制代码译成对应输出的高、低电平.AB+AB+AB+AB=(AA.A B.B C.1 D.0.由与非门构成的基本RS触发器两个输入端$=0,R=1时,触发器的状态为(CA.Q=1,Q=0 B.Q=1,Q=1 C.Q=0,Q=1D.Q=0,Q=027.下图所示逻辑图输出为“1”时,输入变量ABCD取值组合为(C)A.0 B.101C.1110 D.111132.集电极开路门(OC门)在使用时须在(C)之间接一电阻.A.输出与地 B.输出与输入C.输出与电源D.输入与电源二、填空题.组合电路中的险象可根据竞争冒险的原因不同分为 静态险象和动态险象。.数字逻辑电路一般分为 组合逻辑电路 和 时序逻辑电路 。.组合逻辑电路的特点是在任何时刻电路产生的稳定输出信号仅与该时刻电路的—输入信号有关。.组合逻辑电路的分析和设计所用到的主要工具是 真值表,而时序逻辑电路的分析和设计所要用到的工具主要是状态表和状态图。.如果决定某一事件发生的多个条件中,只要有一个或一个以上条件成立,事件便可发生,则这种因果关系称之为或逻辑。.将逻辑函数表达式F中所有的“•”变成“+”,“+”变成“・",“0”变成“1”,“1”变成“0",原变量变成反变量,反变量变成原变量,则所得到的新的函数为原函数F的反函数,这一规则称为 反演规则。.时序电路一般由组合逻辑、存储器件和反馈回路三部分组成。.同步时序电路常用的方法有表格法和代数法。.判断一个电路是否可能产生险象的方法有代数法和卡诺图法。两个带符号的二进制的真值N1=-01010,N2=+10011,则U[N1]原=101010,[凡]补=110110,[N1]=-110101,[N2]=010011。十进制正数N=5493,它的对10的补数为[凡0]补=05493。逻辑代数是一种二值代数系统,即任何逻辑变量的取值只有两种可能性,取值0或取值L描述逻辑函数的方法常用的方法有:逻辑表达式、真值表和卡诺图三种。常用的触发器有D触发器、JK触发器、RS触发器和T触发器。计数器按工作方式可分同步计数器和异步计数器:按其进位制可分为二讲制计数器、十进制计数器和任意讲制计数器:按其功能可分为:加法计数器,减法计数器和力口/减可逆计数器等。已知a=110,b=101,则a与b相或的结果为111。三、判断题.判断两个逻辑函数是否相等,通常有两种方法,一种是列出输入变量所有可能的取值的组合;另一种是逻辑代数的公理,定理和规则证明(对).描述逻辑函数常用方法有逻辑表达式、真值表、卡诺图(错).如果一个具有n个变量的函数和项包含全部n个变量,每个变量都以原变量或反变量形式出现,且仅出现一次,则这个和项称为最小项(错).2421码的1011,其权展开式为3(错)加法器是克服了空翻的寄存器(错)单向移位寄存器电路中没有组合逻辑电路(对)触发器的输出是现态函数.(对)逻辑函数化简后的结果是唯一的.(错).如果一个具有n个变量的函数和项包含全部n个变量,每个变量都以原变量或反变量形式出现,且仅出现一次,则这个和项称为最大项(对).已知F=(A+B)(A+C-1),则F'=AB+A(C+0)(错).(30.7)8421码=(9.5)10 (对)锁存器是克服了空翻的寄存器(对)双向移位寄存器电路中没有组合逻辑电路(错)11.一个集成的二—十进制优先编码器有1个基本的输出端.(错)四、分析题.分析如图1给定的组合逻辑电路,写出输出P1,P2,P3,P4的逻辑表达式,并写出输出F的逻辑表达式。
根据图可知,P],P2,P3,P4的逻辑函数表达式如下H=ASC招二/=4I^=B1\=Bj4BCI\=CH=CA^C所以输出F的逻辑表达式为:F=P3+Pj+I>i=AABC+BABC+CABC=ABC(A+B+Q=ABC+A+B+C=AHC+ABC.输入变量中无反变量时,用与非门实现下列逻辑函数F(A,B,C,D)=£m(2,3,5,6)F(A,B,C,D)=Em(2,3,5,6)通过卡诺图化简,得到给定函数的最简“与或”表达式:风露此勺=AB+BC+ABC合并上式中头部相同的“与”项,得到表达式:理露此q=1BAC+ACB选择替代尾部而细】A-,得到表达式:=BABCH选择替代尾部而细】A-,得到表达式:=BABCH用与午门实现唆用与午门实现唆g达式的逻辑电路图如下:.设计一个序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0,典典型输入序列如下:输入X:0111011110输出Z:0001000110作出原始状态图。解:设电路的初始状态为A,检测器接收到第一个后,用状态B标记,连续接收两个用C表示,连续接收3个或以上用D表示。1A.已知描述某组合电路的逻辑函数表达式为f=KC+Kb+AC,试判断该逻辑电路是否可能产生险象。解:由函数表达式可知,变量A和C均具备竞争条件,所以应对这两个变量分别进行分析。先考察变量A,为此将B和C的各种取值组合分别代入函数表达式中,可得到如下结果:BC=00,F=ABC=01,F=ABC=10,F=ABC=11,f=a+a由此可见,当B=C=1时,A的变化可能使电路产生险象。.用T触发器实现J-K触发器的功能,并画出逻辑电路图。已知T触发器的次态方程为:=TQ+TQJ-K触发器的次态方程为:=rQ+BQ将根据上面两式来确定T的逻辑表达式T=f(J,K,Q)根据J-K触发器的状态表
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 老年康复护理学:老年康复护理增强现实技术
- 老年脑卒中患者的护理效果评估
- 眼科护理与医疗和谐
- 班组劳动竞赛活动方案
- 简易非接触式ID卡停车场管理系统设计方案
- 2026年AI智能辅助判图系统在航空货运安检中的应用准确率提升方案
- 2025年前台服务礼仪测试练习卷
- 2025年前台服务规范冲刺押题卷
- 2026年海底地震监测阵列布设与原位回收技术
- 2026年湖北省就业创业培训补贴管理办法八类人员享受
- 2026年度安全培训计划
- 2025年浙江省湖州市教师职称考试(理论知识)在线模拟题库及答案
- 眩晕培训课件
- 农耕文化美术课件
- 基于雷达图像的空间目标结构与姿态反演:方法、实践与前沿
- 2025年护士执业资格考试历年真题汇编与解析
- 快手直播培训
- 2025年生猪养殖二育猪育肥服务合同
- 2025年广东省高职院校五年一贯制转段考试文化课测试(数学)
- 公交驾驶员培训试题及答案
- 浙江省广告产业发展蓝皮书2024-浙江省数字广告研究院
评论
0/150
提交评论