数字电子钟课设报告_第1页
数字电子钟课设报告_第2页
数字电子钟课设报告_第3页
数字电子钟课设报告_第4页
数字电子钟课设报告_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

洛阳理工学院课程设计报告脉冲与数字电路课程设计脉冲与数字电路课程设计数字电子钟的设计设计题目___________________________________数字电子钟的设计通信工程专业___________________________________通信工程B120510班级____________________________B120510B12051022学号___________________________________B12051022李彪榕姓名___________________________________李彪榕2014年6月21日完成日期_______________20

课程设计任务书数字电子钟的设计设计题目:______________________________________数字电子钟的设计设计内容与要求:用中小规模集成电路设计一个数字电子钟,具备有以下功能:〔1〕能显示的事件最大示数为23:59:59;周期为24小时.〔2〕具有调节时,分功能;〔3〕具有整点报时功能,XX时59分50秒以后每隔1秒闪1下,持续10秒。设计要求:〔1〕设计时分秒显示电路;〔2〕设计555脉冲发生电路f=1HZ;〔3〕设计校时电路;〔4〕设计整点报时电路;〔5〕时分秒的进位电路;〔6〕画出框图和逻辑电路图。指导教师:赵国增201课程设计评语成绩:指导教师:_______________年月日目录TOC\o"1-2"\h\z\u1概述 11.1数字电子钟简介 21.2研究的内容 31.3研究的意义 42数字电子钟的元器件介绍 52.1数字电子钟的功能和构造 62.2数字电子钟的主器件选择 73数字电子钟的电路设计 83.1六十进制“秒〞计数器设计 93.2六十进制“分〞计数器设计 103.3二十四进制“时〞计数器设计 113.4秒脉冲电路设计 123.5校分校时电路设计 133.6整点报时电路设计 144数字电子钟电路的安装及调试 15 16 17 185总体功能详细描述 195.1工作过程 205.2整点报时过程 21 22总结 23参考文献 241概述数字电子钟简介

电子钟是人们日常生活中常用的计时工具,而数字式电子钟又有其体积小、重量轻、走时准确、构造简单、耗电量少等优点而在生活中被广泛应用,因此本次设计就用数字集成电路和一些简单的逻辑门电路来设计一个数字式电子钟,使其完成时间及星期的显示功能。多功能数字钟采用数字电路实现对“时〞、“分〞、“秒〞数字显示的计时装置。具有时间显示、走时准确、显示直观、精度、稳定等优点。电路装置十分小巧,安装使用也方便。同时在日期中,它以其小巧,价格低廉,走时精度高,使用方便,功能多,便于集成化而受广阔消费的喜爱。1.2研究的内容〔1〕设计一个有“时〞、“分〞、“秒〞〔23小时59分59秒〕显示,且有手动校时功能的电子钟;〔2〕用中小规模集成电路组成电子钟,并在实验箱上进展组装、调试;〔3〕画出框图和逻辑电路图,写出设计、实验总结报告;〔4〕整点报时。在59分50秒开场,每2s报时一次至整点1.3研究的意义20世纪末,电子技术获得了飞速的开展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的开展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏越来越快。数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于数字集成电路技术的开展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、集成电路有体积小、功耗小、功能多、携带方便等优点,因此在许多电子设备中被广泛使用。给人们带来了生活上的方便。2数字电子钟的元器件介绍2.1数字电子钟的功能和构造数字电子钟的功能需求本课题研究的数字电子钟,应满足经济、实用的特点。经济和实用这两个因素就要求了这种温度不仅实现根本的测量温度的功能,还应该构造简单且有可扩展的其他功能。数字电子钟的构造组成根据数字电子钟的功能分析,在这里设计了数字电子钟的框架图。如图1所示。图1数字电子钟框架图它主要包括以下几大模块,功能如下所述:核心局部即时钟的主要运行及显示局部,实现最高为24小时的周期性运行。扩展功能局部包括整点报时和校时功能。整点报时功能是在XX:59:50秒以后,每隔1秒,小灯闪一下。直到XX:00:00时完毕。校时功能实现的是对时、分的独立校时功能。2.2数字电子钟的主器件选择74LS160

74LS160为十进制同步加法计数器,逻辑功能描述如下:

由逻辑图与功能表知,在CT74LS160中LD为预置数控制端,D0-D3为数据输入端,C为进位输出端,RD为异步置零端,Q0-Q3位数据输出端,EP和ET为工作状态控制端。当RC=0时所有触发器将同时被置零,而且置零操作不受其他输入端状态的影响。当RC=1、LD=0时,电路工作在预置数状态。这时门G16-G19的输出始终是1,所以FF0-FF1输入端J、K的状态由D0-D3的状态决定。当RC=LD=1而EP=0、ET=1时,由于这时门G16-G19的输出均为0,亦即FF0-FF3均处在J=K=0的状态,所以CP信号到达时它们保持原来的状态不变。同时C的状态也得到保持。如果ET=0、则EP不管为何状态,计数器的状态也保持不变,但这时进位输出C等于0。当RC=LD=EP=ET=1时,电路工作在计数状态。从电路的0000状态开场连续输入16个计数脉冲时,电路将从1111的状态返回0000的状态,C端从高电平跳变至低电平。利用C端输出的高电平或下降沿作为进位输出信号。逻辑功能如表1。表174LS160逻辑图CPEPET工作状态X0XXX置零10XX预置数X1101保持X11X0保持〔C=0〕1111计数引脚图以及逻辑符号如图2所示。图274LS160引脚图2.2.2555脉冲发生器555集成定时器由四个局部组成:〔1〕根本RS触发器:由两个“与非〞门组成。〔2〕比拟器:C1、C2是两个电压比拟器。〔3〕分压器:阻值均为5千欧的电阻串联起来构成分压器,为比拟器C1和C2提供参考电压。〔4〕晶体管开卷和输出缓冲器:晶体管VT构成开关,其状态受端控制。输出缓冲器就是接在输出端的反相器G3,其作用是提高定时器的带负载能力和隔离负载对定时器的影响。其引脚排列如图3。图3555引脚排列图LED显示屏LED是发光二极管LightEmittingDiode的英文缩写。LED显示屏是由发光二极管排列组成的一显示器件。它采用低电压扫描驱动,具有:耗电少、使用寿命长、本钱低、亮度高、故障少、视角大、可视距离远、规格品种全等特点。目前LED显示屏作为新一代的信息传播媒体,已经成为城市信息现代化建立的标志。管脚1234分别接输出段的Q0、Q1Q2、Q3.图形显示如图4所示:图4LED显示屏与非门、非门、或非门图5与非门图6多脚与非门功能:与非门是数字电路的一种根本逻辑电路。假设当输入均为高电平〔1〕,则输出为低电平〔0〕;假设输入中至少有一个为低电平〔0〕,则输出为高电平〔1〕。与非门可以看作是与门和非门的叠加。

3数字电子钟的电路设计六十进制“秒〞计数器设计所需器件两块中规模集成十进制计数器74LS160,两个LED显示屏,四个74LS04非门,一个四输入与门。各器件功能见第2局部。原理六十进制秒计数器,它由两块中规模集成十进制计数器74LS160,一块组成十进制,另一块组成六进制。组合起来就构成六十进制计数器,如图7所示六十进制计数器。六进制采用的是置零范围为0—5,当第六个脉冲到来的瞬间置零,构成六进制计数器。原理图如下。图7秒钟局部电路图3.2六十进制“分〞计数器设计3.2.1所需器件两块中规模集成十进制计数器74LS160,两个LED显示屏,四个74LS04非门,一个四输入与门。原理六十进制分计数器,它由两块中规模集成十进制计数器74LS160,一块组成十进制,另一块组成六进制。组合起来就构成六十进制计数器,如图5.1所示六十进制计数器。六进制采用的是置零法,其变化范围为0—5,当第六个脉冲到来的瞬间置零,构成六进制计数器。与六十进制秒计数器一样。原理图如下。图8分钟局部电路图3.3二十四进制“时〞计数器设计所需器件两块中规模集成十进制计数器74LS160和74ls162,两个LED显示屏,一个74LS00与门。各器件功能见第2局部原理二十四进制时计数器,它由两块中规模集成十进制计数器74LS160,一块组成四进制,另一块组成二进制。组合起来就构成二十四进制计数器,同理,各片均采用置零法。原理图如下。图9小时局部电路图13.4秒脉冲电路设计秒脉冲发生器是数字钟的核心局部,它的精度和稳定度决定了数字钟的质量,本实验可采用555定时器组成的多谐振荡器发出秒脉冲即1Hz脉冲。.1所需器件电阻R1=25k1个,R3=15k1个;555脉冲发生器1个,电容C1=1uF,C2=30uF。.2原理图图10秒脉冲电路图频率f=1/T=1/[〔R2+2R3〕C1*ln2]=1Hz。3.5校分校时电路设计所需器件单刀双向开关2个、12个与非门、2个非门、1个555脉冲发生器、20K电阻1个、5K电阻1个,电容C1=30uF、C2=1uF。功能描述当走时出现误差的时候,需进展调整。置开关在手动位置,分别对时、分、秒进展单独计数,计数脉冲由秒脉冲输入。为了校时较方便,所以校时脉冲设置频率稍快,不至于和秒脉冲一样慢。这样没有效率,设计也就没多大实际意义了。电路的局部截图如图11。功能如下:a.如果闭合右边开关S2,校时脉冲输入分计数器,从而实现对分的校准。b.如果闭合右边开关S2,校时脉冲输入时计数器,从而实现对时的校准。c.当校时开关接地时,计数器正常计数和进位;当校时开关接高电位时,电子钟处于校时状态,此时计数器由秒到分、由分到时的进位脉冲被屏蔽,此时可对分钟或小时进展手动校对,通过单次脉冲使计数器进位。校时电路如图。图11校时电路图3.6整点报时电路设计所需器件1个与非门,2个或非门,指示灯1个。整点报时电路电路应在整点前10秒钟内开场整点报时,即当时间在59分50秒时,报时电路发出报时控制信号,指示灯每隔1S闪烁一次。当时间在59分50秒时,分钟的个位Qa=Qd=1、十位Qc=1;秒钟的十位Qd=1,他们进展与非,与非之后结果为0,再与秒钟个位数的Qa进展或非。此时,随着秒钟个位脉冲的到来,或非的结果为1-0-1-0-1-0-1-0-1-0,实现指示灯的闪烁。当时间变为XX:00:00灯停顿闪烁,整点报时完成.图12整点报时电路4数字电子钟电路的安装及调试体电路图图13总体电路图按照图11总电路图,先整体摆放各主要元器件,例如6片74LS160,555脉冲发生器,开关,与非门,非门,指示灯等,摆好位置按照总原理图进展连线。为防止出错,应该按照校时电路、555脉冲发生器、时、分、秒、整点报时的顺序分开连接。由于线路较复杂,接线时一定要细心认真细心。计分、计秒电路的调试按照图14所示电路图连接电路,构成60进制计数器,把74LS90的QA、QB、QC、QD分别接上指示电平,以便观测计数器计数情况,再将秒脉冲和校时脉冲分别接到74LS160的CLK,然后接通电,再翻开开关开场计数,观察数码管及电平指示是否按加法计数显示。图14计分计秒电路图计时电路的调试按照图15所示电路图连接电路,构成24进制计数器。用调试计分、计秒电路的方法进展调试。图15计时电路图完整时分秒电路的调试按照图16所示电路,将两个60进制计数器和一个24进制计数器连接起来,再用上述调试计时电路的方法进展调试,确保每个计数器间的进位正常。图16完整时分秒电路图校时电路的调试按照图17所示电路连接电路,构成校时电路,观察是否可以进展校时,并注意在断开开关后是否会存在时间跳变。图17校时电路图4.3.5整点报时电路的调试按照图12所示电路连接电路,构成整点报时电路。接通电路观察从59分50秒起,是否每隔2s指示灯闪动一次,最后一次闪动完毕时到达正点。5总体功能详细描述翻开电路开场运行按钮电路开场工作。555脉冲发生器输出1HZ脉冲,作为CP输入秒钟个位CLK接口,翻开单刀单掷开关,此时数字电子时钟开场工作。5.1工作过程〔1〕秒钟开场从0计时,当个位数显示为9的时候,再来一个时钟脉冲,则向十位产生一个进位脉冲,此时十位加1。〔2〕当秒钟走到59秒时,会向分钟产生一个进位时钟脉冲,此时分钟显示01。〔3〕时间走到59分59秒时,再来一个时钟脉冲,则向小时产生一个进位时钟脉冲。〔4〕当走到23:59:59时,再来一个时钟脉冲,则变为00:00:00,重复上述过程。5.2整点报时过程当时钟走到XX:59:50秒的时候,指示灯开场闪烁,每隔1S闪烁1次,直到XX:00:00,完毕闪烁。5.3校时过程当发现时间错误,需要对时间进展校正的时候,先断开S3即秒钟停顿,翻开S2,则给时钟输入校时脉冲,可以对分钟进展校时,翻开S1的时候,则给小时输入校时脉冲,可以对小时进展校时。翻开S3可以对秒钟进展校时,最大限度的实现准确校时。

总结转眼之间,这次

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论