长理数字电子技术基础试卷数电试卷10_第1页
长理数字电子技术基础试卷数电试卷10_第2页
长理数字电子技术基础试卷数电试卷10_第3页
长理数字电子技术基础试卷数电试卷10_第4页
长理数字电子技术基础试卷数电试卷10_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

-.z.数字电子技术试卷(1)填空(16)1.十进制数123的二进制数是1111011;十六进制数是7B。2.1是8421BCD码,其十进制为861。3.逻辑代数的三种基本运算是与,或和非。4.三态门的工作状态是0,1,高阻态。5.描述触发器逻辑功能的方法有特性表、特性方程、状态转换图、卡诺图、波形图(时序图)。6.施密特触发器的主要应用是脉冲波的整形。7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为20伏8.实现A/D转换的主要方法有并行A/D,双积分A/D,逐次比较A/D。判断题(10)1.BCD码即8421码(×)2.八位二进制数可以表示256种不同状态。(√)3.TTL与非门与CMOS与非门的逻辑功能不一样。(×)4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。(√)5.计数器可作分频器。(√)三.化简逻辑函数(14)1.用公式法化简,化为最简与或表达式。解:2.用卡诺图化简,化为最简与或表达式。解:四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)解:全加器,Y为和,C1为进位。五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)解:六.试用触发器和门电路设计一个同步的五进制计数器。(15)解:电路图略。将非工作状态101,110,111带入方程得次态,101→001,110→101→001,111→001,电路可以自启动。七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15)f=65Hz数字电子技术试卷(2)填空(16)1.十进制数35.85的二进制数是100011.110;十六进制数是23.C。2.逻辑代数中逻辑变量得取值为0,13.组合逻辑电路的输出状态只与当前输入,原状态有关而与电路。4.三态门的输出有0、1、高阻态,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意任何时候,只能有1个三态门被选通。。5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能。6.单稳态触发器的主要应用是延时 。7.设6位D/A转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为5.5v 8.一个8K字节的EPROM芯片,它的地址输入端的个数是。判断题(10)1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。(√)2.二进制数1001和二进制代码1001都表示十进制数。(×)3.触发器的输出状态完全由输入信号决定。(×)4.模拟量送入数字电路前,须经A/D转换。(√)5.多谐振荡器常作为脉冲信号源使用。(√)三.化简逻辑函数(14)1.用公式法化简,化为最简与或表达式。解:2.用卡诺图化简,化为最简与或表达式。解:四.设计一个8421码的检码电路。要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。要求列出真值表,写出逻辑函数式,画出逻辑图。(15)解:五.触发器电路如图1(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)。(15)解:六.分析图2电路实现何种逻辑功能,其中*是控制端,对*=0和*=1分别分析,设初态为。(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)解:逻辑功能:*=0时,同步三进制计数器;*=1时,同步三进制减法计数器。该电路为同步三进制可逆计数器,并且能自启动。七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。芯片引脚图如图3所示,序列信号为11001101(左位为先)。(15)数字电子技术试卷(3)一.填空(16)1.十进制数86的二进制数是1010110;8421BCD码是10000110。2.在Y=AB+CD的真值表中,Y=1的状态有7个。3.4位二进制数码可以编成16个代码,用这些代码表示0~9十进制输的十个数码,必须去掉6代码。4.描述触发器逻辑功能的方法有状态转换表、状态转换图、特性。5.若Q=1,J=0,K=1,则0。6.设ROM地址为,输出为,则ROM的容量为256×4BIt。7.一个8位二进制D/A转换器的分辨率为0.025,则输入数字量为11010011时,输出模拟电压为5.27。8.转换精度和转换速度是衡量A/D、D/A转换器性能优劣的主要指标。二.回答问题(10)1.已知*Y=*Z,则Y=Z,正确吗?为什么?解:不正确。当*=0时,Y≠Z,等式成立。2.五位环形计数器的时钟频率为10KHz,其输出波形的频率是多少?解:五进制计数器,10000/5=2KHz三.化简逻辑函数(14)1.用公式法化简,化为最简与或表达式。解:Y=A+C2.用卡诺图化简,化为最简与或表达式。解:四.由双4选1数据选择器组成的电路如图1所示,①写出的表达式。②列出的真值表。(15)解:五.*室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则黄灯和红灯都亮。试用门电路设计。要求:列出真值表,写出逻辑函数式,画出逻辑电路图。(15)解:示正常工作,0表示出故障;设用R,Y,G表示红,黄,绿灯:1表示灯亮,0表示灯灭。、六.触发器电路及输入波形如图2所示,要求:写出电路方程,画出与Y的对应波形。(设的初态为11)(15)驱动方程:;状态方程:,输出方程:七.试用中规模集成十六进制计数器74LS161芯片设计一个十三进制计数器,要求必须包括0000和1111状态,利用C端左进位输出。芯片引脚图如图3所示。(15)数字电子技术试卷(4)填空(16)1.十进制数3.5的二进制数是;8421BCD码是。2.在的结果是。3.D触发器的状态方程为,如果用D触发器来实现T触发器的功能,则T、D间的关系为。4.一个64选1的数据选择器,它的选择控制端有个。5.6位D/A转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为V。6.一片64K×8存储容量的只读存储器ROM,有条地址线,有条数据线。7.由555定时器构成的单稳态触发器,输出脉宽。8.和是衡量A/D、D/A转换器性能优劣的主要指标。回答问题(10)1.已知*Y=*Z,则Y=Z,正确吗?为什么?2.已知*+Y=*Y,则*=Y,正确吗?为什么?三.化简逻辑函数(14)1.用公式法化简,化为最简与或表达式。2.用卡诺图化简,化为最简与或表达式。四.分析图1所示电路,要求列出的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。(15)五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)六.试用D触发器及少量门器件设计,状态转换图为①→②→③模为3的同步计数器。要求有设计过程。(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15)数字电子技术试卷5一.选择题(共20分)1.将十进制数(3.5)10转换成二进制数是() ①11.11 ②10.11 ③10.01 ④11.102.三变量函数的最小项表示中不含下列哪项()①m2 ②m5 ③m3 ④m73.一片64k×8存储容量的只读存储器ROM,有()条地址线和()条数据线。①64、8②64、16③16、8④16、164.在ADC工作过程中,包括保持a,采样b,编码c,量化d四个过程,其先后顺序为()①abcd②bcda③cbad④badc5.以下各种ADC中,转换速度最慢的是()①并联比较型②逐次逼进型③双积分型④以上各型速度相同6.一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为()①1:3 ②1:4 ③1:5 ④1:67.当三态门输出高阻状态时,输出电阻为() ①无穷大 ②约100欧姆③无穷小④约10欧姆8.通常DAC中的输出端运算放大器作用是()①倒相 ②放大 ③积分 ④求和9.16个触发器构成计数器,该计数器可能的最大计数模值是() ①16 ②32 ③162 ④21610.一个64选1的数据选择器有()个选择控制信号输入端。() ①6 ②16 ③32 ④64二.判断题(20分)1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()2.三态门输出为高阻时,其输出线上电压为高电平()3.前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。()7.当时序逻辑电路存在无效循环时该电路不能自启动()8.RS触发器、JK触发器均具有状态翻转功能()9.D/A的含义是模数转换()10.构成一个7进制计数器需要3个触发器()三、简答题(每小题5分,共10分)1.用基本公式和定理证明下列等式:。2请写出RS、JK触发器的状态转移方程,并解释为什么有的触发器有约束方程。四.用卡诺图化简以下逻辑函数(每小题5分,共10分)1.2.,给定约束条件为AB+CD=0五.一个组合电路具有3个输入端A,B,C,一个输出端Y,其输入和输出波形如图1所示,使用或非门设计电路(15分)六.8选1数据选择器CC4512的逻辑功能如表1所示。试写出图2所示电路输出端Y的最简与或形式的表达式。(10分)七.如图3所示电路的计数长度N是多少?能自启动吗?画出状态转换图。(15分)数字电子技术试卷(06)一、数制转换(12)1、(10010111)2=( )16=( )102、(8C)16=( )2=( )103、(127)10=( )2=( )164、(110101.11)8=( )165、(-1101B)原码=( )反码=( )补码二、选择填空题(12)1)、以下的说法中,——是正确的。A)一个逻辑函数全部最小项之和恒等于0B)一个逻辑函数全部最大项之和恒等于0C)一个逻辑函数全部最大项之积恒等于1D)一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。A)A或B有一个接1 B)A或B有一个接0 C)A和B并联使用 D)不能实现3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。A)RS=0 B)R+S=1 C)RS=1 D)R+S=04)、用8级触发器可以记忆——种不同的状态。A)8 B)16 C)128 D)2565)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。A)8和8 B)6和3 C)6和8 D)3和6三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1)、(2)、,给定约束条件为:四、证明(12)(1)、(2)五、设计一位二进制全减器逻辑电路。(D=A-B-Ci,A:被减数,B:减数,Ci:借位输入,D:差,另有Co:借位输出)(16)六、分析上图时序电路的逻辑功能。FF1,FF2和FF3是三个主从结构的JK触发器,下降沿动作,输入端悬空时和逻辑1状态等效。(20)如图,用555定时器接成的施密特触发器电路中,试求:(16)1)当Vcc=12V,而且没有外接控制电压时,VT+、VT-及ΔVT值。2)当Vcc=9V,外接控制电压Vco=5V时,VT+、VT-及ΔVT值。数字电子技术试卷(07)数制转换(12)1、(1101101)2=( )16=( )10 2、(3D.BE)16=( )2=( )103、(25.7)10=( )2=( )16 4、(1)8421BCD=( )85、(-00101B)原码=( )反码=( )补码二、选择填空题(12)1)、以下的说法中,——是正确的。A)一个逻辑函数全部最小项之和恒等于0 B)一个逻辑函数全部最大项之和恒等于0C)一个逻辑函数全部最大项之积恒等于1 D)一个逻辑函数全部最大项之积恒等于02)、已知R、S是与非门构成的基本RS触发器的输入端,则约束条件为——。A)R+S=1 B)R+S=0 C)RS=1 D)RS=03)、若JK触发器的原状态为0,欲在CP作用后仍保持为0状态,则激励函数JK的值应是——。A)J=1,K=1 B)J=0,K=0 C)J=0,K=* D)J=*,K=*4)、同步计数器是指——的计数器。A)由同类型的触发器构成。 B)各触发器时钟端连在一起,统一由系统时钟控制。C)可用前级的输出做后级触发器的时钟。 D)可用后级的输出做前级触发器的时钟。5)、同步四位二进制计数器的借位方程是B=,则可知B的CP周期和正脉冲宽度为——。A)16、2 B)16、1 C)8、8 D)8、4三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1).(2).Y(A,B,C,D)=Σ(m3,m5,m6,m7,m10),给定约束条件为:m0+m1+m2+m4+m8=0证明下列逻辑恒等式(方法不限)(12)(1)、(2)、五、分析下图所示电路中当ABCD单独一个改变状态时是否存在竞争冒险现象?如果存在,则都发生在其它变量为何种取值的情况下?(16)六、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图(20)。七、如图所示,用CMOS反相器组成的施密特触发器电路中,若R1=50K,R2=100K,VDD=5V,VTH=VDD/2,试求电路的输入转换电平VT+、VT-以及回差电压ΔVT。(16)数字电子技术试卷(08)数制转换(10):1、(11.001)2=( )16=( )10 2、(8F.FF)16=( )2=( )10 3、(25.7)10=( )2=( )164、(+1011B)原码=( )反码=( )补码 5、(-101010B)原码=( )反码=( )补码二、选择填空题(10)1)、主从JK触发器是——。 A)在CP上升沿触发 B)在CP下降沿触发 C)在CP=1稳态触发 D)与CP无关2)、T触发器的特性方程是——。A) B) C D)3)、用8级触发器可以记忆——种不同的状态。 A)8 B)16 C)128 D)2564)、存在约束条件的触发器是——。 A)基本RS触发器 B)D锁存器 C)JK触发器 D)D触发器5)、构成模值为256的二进制计数器,需要——级触发器。 A)2 B)128 C)8 D)256三、判断题:判断下列说法是否正确,正确的打"√”,错误的打"Χ”。(10)1)、1001个"1”连续异或的结果是1。( ) 2)、已知逻辑A+B=A+C,则B=C。( )3)、已知逻辑AB=AC,则B=C。( ) 4)、函数F连续取100次对偶,F不变。( )5)、正"与非”门也就是负"或非”门。( )四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10)(1)、(2)、,给定约束条件为:AB+CD=0证明下列逻辑恒等式(方法不限)(15)(1)、(2)、(3)、六、试画出用3线-—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑电路图。(74LS138:输入A2、A1、A0;输出…)(15)七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。(20)八、试叙述施密特触发器的工作特点及主要用途。(10)数字电子技术试卷(09)数制转换(10):1、(1.01011111)2=( )16=( )10 2、(10.00)16=( )2=( )10 3、(0.39)10=( )2=( )164、(+00110B)原码=( )反码=( )补码 5、(-1101B)原码=( )反码=( )补码二、选择填空题(15)1)、同步计数器是指——的计数器。A)由同类型的触发器构成。 B)各触发器时钟端连在一起,统一由系统时钟控制。C)可用前级的输出做后级触发器的时钟。 D)可用后级的输出做前级触发器的时钟。2)、已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3做进位,则其周期和正脉冲宽度是——。A)10、1 B)10、2 C)10、4 D)10、83)、若四位同步二进制计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为——。A)0111 B)0110 C)1000 D)00114)、若四位二进制加法计数器正常工作时,由0000状态开始计数,则经过43个输入计数脉冲后,计数器的状态应是——。A)0011 B)1011 C)1101 D)10105)、在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是——。A)状态转换图 B)特性方程 C)卡诺图 D)数理方程三、用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式(10)(1)、(2)、四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10)(1)、(2)、Y(A,B,C)=Σ(m0,m1,m2,m4),给定约束条件为:m3+m5+m6+m7=0五、证明下列逻辑恒等式(方法不限)(10)(1)、(2)、六、试用四位并行加法器74LS283设计一个加/减运算电路。当控制信号M=0时它将两个输入的四位二进制数相加,而M=1时它将两个输入的四位二进制数相减。允许附加必要的门电路。(74LS283:输入变量A(A3A2A1A0)、B(B3B2B1B0)及CI,输出变量S(S3S2S1S0)及CO)(15)七、对*同步时序电路,已知状态表如下表所示,若电路的初始状态Q1Q0=00,输入信号波形如图所示,试画出Q1、Q0的波形(设触发器响应于负跳变)(15)。*010001/111/10110/010/01010/011/

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论